电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

BR24L01

器件型号:BR24L01
厂商名称:ROHM Semiconductor
厂商官网:https://www.rohm.com/
下载文档

器件描述

128】8 bit electrically erasable PROM

文档预览

BR24L01器件文档内容

Memory ICs             BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                        BR24L01AFV-W / BR24L01AFVM-W

1288 bit electrically erasable PROM

BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W
BR24L01AFV-W / BR24L01AFVM-W

The BR24L01A-W series is 2-wire (I2C BUS type) serial EEPROMs which are electrically programmable.

I2C BUS is a registered trademark of Philips.

zApplications
  General purpose

zFeatures
1) 128 registers 8 bits serial architecture.
2) Single power supply (1.8V to 5.5V).
3) Two wire serial interface.
4) Self-timed write cycle with automatic erase.
5) 8 byte page write mode.
6) Low power consumption.

     Write (5V) : 1.2mA (Typ.)
     Read (5V) : 0.2mA (Typ.)
     Standby (5V) : 0.1A (Typ.)
7) DATA security
     Write protect feature (WP pin) .
     Inhibit to WRITE at low VCC.
8) Small package - - - DIP8 / SOP8 / SOP-J8 / SSOP-B8 / MSOP-8
9) High reliability EEPROM with Double-Cell Structure
10) High reliability fine pattern CMOS technology.
11) Endurance : 1,000,000 erase / write cycles
12) Data retention : 40 years
13) Filtered inputs in SCLSDA for noise suppression.
14) Initial data FFh in all address.

zAbsolute maximum ratings (Ta=25C)

Parameter              Symbol                                   Limits           Unit
                                                                                   V
Supply voltage         VCC                                      -0.3 to +6.5
                                                                                 mW
                                                                800 (DIP8) 1
                                                                                 C
                                                                450 (SOP8) 2     C
                                                                                   V
Power dissipation      Pd                                       450 (SOP-J8) 3

                                                                300 (SSOP-B8) 4

                                                                310 (MSOP8) 5

Storage temperature    Tstg                                     -65 to +125

Operating temperature  Topr                                     -40 to +85

Terminal voltage       -                                        -0.3 to VCC+0.3

1 Degradation is done at 8.0mW/C for operation above 25C.
2, 3 Degradation is done at 4.5mW/C for operation above 25C.

4 Degradation is done at 3.0mW/C for operation above 25C.
5 Degradation is done at 3.1mW/C for operation above 25C.

                                                                                                    1/25
Memory ICs              BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                         BR24L01AFV-W / BR24L01AFVM-W

zRecommended operating conditions

Parameter               Symbol                                         Limits          Unit

Supply voltage          VCC                1.8 to 5.5                                  V

Input voltage           VIN                0 to VCC                                    V

zDC operating characteristics (Unless otherwise specified Ta=-40 to 85C, VCC=1.8 to 5.5V)

           Parameter    Symbol Min. Typ. Max. Unit                                                              Conditions
"HIGH" input volatge 1                                                                       2.5VVCC5.5V
"LOW" input volatge 1   VIH1       0.7VCC                              -       -       V     2.5VVCC5.5V
"HIGH" input volatge 2                                                                       1.8VVCC2.5V
"LOW" input volatge 2   VIL1       -                                   -       0.3VCC  V     1.8VVCC2.5V
"LOW" output volatge 1                                                                       IOL=3.0mA, 2.5VVCC5.5V, (SDA)
"LOW" output volatge 2  VIH2       0.8VCC                              -       -       V     IOL=0.7mA, 1.8VVCC5.5V, (SDA)
Input leakage current                                                                        VIN=0V to VCC
Output leakage current  VIL2       -                                   -       0.2VCC  V     VOUT=0V to VCC

                        VOL1       -                                   -       0.4     V

                        VOL2       -                                   -       0.2     V

                        ILI        -1                                  -       1       A

                        ILO        -1                                  -       1       A

                        ICC1       -                                   -       2.0     mA    VCC=5.5V, fSCL=400kHz, tWR=5ms,
                                                                                             Byte Write, Page Write

Operating current                                                                            VCC=5.5V, fSCL=400kHz

                        ICC2       -                                   -       0.5     mA Random Read, Current Read,

                                                                                             Sequential Read

Standby current         ISB        -                                   -       2.0     A    VCC=5.5V, SDASCL=VCC,
                                                                                             A0, A1, A2=GND, WP=GND

This product is not designed for protection against radioactive rays.

                                                                                                                              2/25
Memory ICs                            BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                                       BR24L01AFV-W / BR24L01AFVM-W
zDimension

                      9.30.3

                   8           5

3.20.2 3.40.3                                                                                         5.00.2
     0.51Min.
                                 6.50.3                                                                85

                   1           4                                          1.50.1 6.20.3  4.40.2                        0.3Min.

                                                     7.62

                                                                                                        14       0.150.1

                                                                                           0.11     1.27         0.1

                                                                 0.30.1                                0.40.1

                   2.54           0.50.1 0 ~ 15

Fig.1(a) PHYSICAL DIMENSION (Units : mm)                                  Fig.1(b) PHYSICAL DIMENSION (Units : mm)
          DIP8 (BR24L01A-W)                                                         SOP8 (BR24L01AF-W)

                            4.90.2                                                                     3.00.2

                            8765                                                                           85

1.3750.1 6.00.3  3.90.2                           0.45Min.                              6.40.3                        0.3Min.
                                                                                               4.40.2

                                                                                                        14       0.150.1

                            1234          0.20.1                                          1.150.1
                                                                                               0.1
                   0.175    1.27          0.1                                                                        0.1
                                                                                                           0.220.1
                            0.420.1                                                       (0.52)         0.65

Fig.1(c) PHYSICAL DIMENSION (Units : mm)                                  Fig.1(d) PHYSICAL DIMENSION (Units : mm)
          SOP-J8 (BR24L01AFJ-W)                                                     SSOP-B8 (BR24L01AFV-W)

                            2.90.1                  0.290.15
                                                        0.60.2
                              85

4.00.2
     2.80.1

           14                                        0.145-+00..0035

0.475

0.9Max.                              0.22+-00..0054              0.08 M
   0.750.05                0.65 0.08 S
      0.080.05

Fig.1(e) PHYSICAL DIMENSION (Units : mm)
          MSOP8 (BR24L01AFVM-W)

                                                                                                                                   3/25
Memory ICs            BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                       BR24L01AFV-W / BR24L01AFVM-W
zBlock diagram

              A0 1                                             1kbit EEPROM array                          8 VCC
               A1 2                                                                                        7 WP
               A2 3      7bit                        7bits       Slave word                        8bit    6 SCL
            GND 4                                              address register                            5 SDA
                      Address                                                                    Data
                      decoder                                                                    register

                                                 START             STOP
                                         Control logic                                      ACK

                      High voltage generator                       Vcc level detect

                                                         Fig.2 BLOCK DIAGRAM

zPin configuration

                                                     VCC       WP  SCL           SDA

                                                     8         7   6               5

                                                            BR24L01A-W
                                                            BR24L01AF-W
                                                            BR24L01AFJ-W
                                                            BR24L01AFV-W
                                                            BR24L01AFVM-W

                                                     1         2   3               4

                                                     A0        A1  A2            GND

                                                            Fig.3 PIN LAYOUT

zPin name

Pin name        I/O                                  Function

VCC             -     Power supply
GND
                -     Ground (0V)

A0, A1, A2      IN    Slave address set
    SCL
                IN    Serial clock input

SDA         IN / OUT  Slave and word address,                          1
WP                    serial data input, serial data output

                IN    Write protect input

1 An open drain output requires a pull-up resistor.

                                                                                                                  4/25
Memory ICs  BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                             BR24L01AFV-W / BR24L01AFVM-W

zAC operating characteristics (Unless otherwise specified Ta=-40 to 85C, VCC=1.8 to 5.5V)

                                            Fast-mode     Standard-mode

                   Parameter     Symbol  2.5V  Vcc  5.5V 1.8V  Vcc  5.5V                       Unit

Clock frequency                          Min. Typ. Max. Min. Typ. Max.
Data clock "HIGH" period
Data clock "LOW" period          fSCL    -  - 400 -          - 100 kHz
SDA and SCL rise time 1
SDA and SCL fall time 1          tHIGH   0.6 -         - 4.0 -                              -  s
Start condition hold time
Start condition setup time       tLOW    1.2 -         - 4.7 -                              -  s
Input data hold time
Input data setup time            tR      -  - 0.3 -          - 1.0                             s
Output data delay time
Output data hold time            tF      -  - 0.3 -          - 0.3                             s
Stop condition setup time
Bus free time                    tHD:STA 0.6 -         - 4.0 -                              -  s
Write cycle time
Noise spike width (SDA and SCL)  tSU:STA 0.6 -         - 4.7 -                              -  s
WP hold time
WP setup time                    tHD:DAT 0  -          -  0  -                              -  ns
WP high period
1 Not 100% tested.               tSU:DAT 100 -         - 250 -                              -  ns

                                 tPD     0.1 - 0.9 0.2 - 3.5                                   s

                                 tDH     0.1 -         - 0.2 -                              -  s

                                 tSU:STO 0.6 -         - 4.7 -                              -  s

                                 tBUF    1.2 -         - 4.7 -                              -  s

                                 tWR     -  -          5  -  -                              5  ms

                                 tl      -  - 0.1 -          - 0.1                             s

                                 tHD:WP  0  -          -  0  -                              -  ns

                                 tSU:WP 0.1 -          - 0.1 -                              -  s

                                 tHIGH:WP 1.0 -        - 1.0 -                              -  s

                                                                                                     5/25
Memory ICs                BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                           BR24L01AFV-W / BR24L01AFVM-W

zSynchronous data timing

                                          tR                         tF                    tHIGH

  SCL                     tHD : STA             tSU : DAT            tLOW                              tHD : DAT
                           tBUF
  SDA                                                                tPD                          tDH
  (IN)

SDA
(OUT)

SCL         tSU : STA                tHD : STA                                  tSU : STO
SDA

                                         START BIT                                                STOP BIT

                                     Fig.4 SYNCHRONOUS DATA TIMING

SDA data is latched into the chip at the rising edge of SCL clock.
Output data toggles at the falling edge of SCL clock.

zWrite cycle timing

                        SCL

SDA                          D0      ACK
            WRITE DATA (n)
                                                                           tWR
                                                STOP CONDITION                  START CONDITION

                                     Fig.5 WRITE CYCLE TIMING

                                                                                                                  6/25
Memory ICs             BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                        BR24L01AFV-W / BR24L01AFVM-W
zWP timing

SCL

         DATA (1)           DATA (n)

SDA  D1            D0  ACK                      ACK

                                                                                             tWR
                                                                       STOP BIT

WP

         tSU : WP                                                                                 tHD : WP

                            Fig.6(a) WP TIMING OF THE WRITE OPERATION

SCL

         DATA (1)                     DATA (n)
                            tHIGH : WP
SDA  D1            D0  ACK                      ACK

WP

                                                  Fig.6(b) WP TIMING OF THE WRITE CANCEL OPERATION

For the WRITE operation, WP must be "LOW" during the period of time from the rising edge of the clock which takes in
D0 of first byte until the end of tWR. ( See Fig.6 (a) )
During this period, WRITE operation is canceled by setting WP "HIGH". ( See Fig.6 (b) )
In the case of setting WP "HIGH" during tWR, WRITE operation is stopped in the middle and the data of accessing
address is not guaranteed. Please write correct data again in the case.

                                                                                                            7/25
Memory ICs      BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                 BR24L01AFV-W / BR24L01AFVM-W

zDevice operation
1) Start condition (Recognition of start bit)
All commands are proceeded by the start condition, which is a HIGH to LOW transition of SDA when SCL is HIGH.
The device continuously monitors the SDA and SCL lines for the start condition and will not respond to any command

    until this condition has been met. (See Fig.4 SYNCHRONOUS DATA TIMING)

2) Stop condition (Recognition of stop bit)
All communications must be terminated by a stop condition, which is a LOW to HIGH transition of SDA when SCL is

    HIGH. (See Fig.4 SYNCHRONOUS DATA TIMING)

3) Notice about write command
In the case that stop condition is not executed in WRITE mode, transferred data will not be written in a memory.

4) Device addressing
Following a START condition, the master output the slave address to be accessed.
The most significant four bits of the slave address are the "device type identifier", for this device it is fixed as "1010".
The next three bit (device address) identify the specified device on the bus.

    The device address is defined by the state of A0, A1 and A2 input pins. This IC works only when the device address
    inputted from SDA pin correspond to the state of A0, A1 and A2 input pins. Using this address scheme, up to eight
    device may be connected to the bus. The last bit of the stream (R/W - - - READ / WRITE) determines the operation to
    the performed.
The last bit of the stream (R/W - - - READ / WRITE) determines the operation to be performed. When set to "1", a read
    operation is selected ; when set to "0", a write operation is selected.

R / W set to "0" - - - - - - WRITE (including word address input of Random Read)
R / W set to "1" - - - - - - READ

1010        A2  A1  A0  R/W

5) Write protect (WP)
    When WP pin set to VCC (H level), write protect is set for 128 words (all address).
    When WP pin set to GND (L level), enable to write 128 words (all address).
    Either control this pin or connect to GND (or VCC). It is inhibited from being left unconnected.

                                                                                                                     8/25
Memory ICs        BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                   BR24L01AFV-W / BR24L01AFVM-W

6) Acknowledge
Acknowledge is a software convention used to indicate successful data transfers.

    The transmitter device will release the bus after transmitting eight bits.
    (When inputting the slave address in the write or read operation, transmitter is -COM. When outputting the data in
     the read operation, it is this device.)
During the ninth clock cycle, the receiver will pull the SDA line LOW to Acknowledge that the eight bits of data has
    been received.
    (When inputting the slave address in the write or read operation, receiver is this device. When outputting the data in
     the read operation, it is -COM.)
The device will respond with an Acknowledge after recognition of a START condition and its slave address (8bit).
In the WRITE mode, the device will respond with an Acknowledge, after the receipt of each subsequent 8-bit word
    (word address and write data).
In the READ mode, the device will transmit eight bit of data, release the SDA line, and monitor the line for an
    Acknowledge.
If an Acknowledge is detected, and no STOP condition is generated by the master, the device will continue to transmit
    the data. If an Acknowledge is not detected, the device will terminate further data transmissions and await a STOP
    condition before returning to the standby mode. (See Fig.7 ACKNOWLEDGE RESPONSE FROM RECEIVER)

            START CONDITION
                   (START BIT)

     SCL                        1  8                        9
(From -COM)

       SDA

(-COM
OUTPUT DATA)

        SDA
(IC OUTPUT DATA)

                                      Acknowledge Signal
                                          (ACK Signal)

                  Fig.7 ACKNOWLEDGE RESPONSE FROM RECEIVER

                                                               9/25
Memory ICs             BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                        BR24L01AFV-W / BR24L01AFVM-W
zByte write

                    S                       W

                    T                           R                                                      S
                                                                                                       T
                    A         SLAVE             I           WORD                                       O
                                                          ADDRESS                                      P
                    R                           T                                        DATA
                                                                                               D0
                    T  ADDRESS E
                                                                                                   A
             SDA       1 0 1 0 A2 A1 A0               WA             WA        D7                  C
             LINE                                      6              0                            K

                                                RA                       A

                                                /C                       C

                                            WK                           K

             WP

                                                              Fig.8 BYTE WRITE CYCLE TIMING

By using this command, the data is programmed into the indicated word address.
When the master generates a STOP condition, the device begins the internal write cycle to the nonvolatile memory

  array.

zPage write

                 S                    W

                 T                    R                                                                     S

                 A     SLAVE          I         WORD                                                        T
                                            ADDRESS (n)
                 R                    T                              DATA (n)            DATA (n+7)         O

                 T ADDRESS E                                                                                P

SDA                 1 0 1 0 A2 A1 A0        WA            WA     D7                D0                D0
LINE                                         6             0
                                                                                      A                  A
                                      RA                      A                       C                  C
                                      /C                      C                       K                  K
                                      WK                      K

WP

                                                             Fig.9 PAGE WRITE CYCLE TIMING

This device is capable of eight byte page write operation.
When two or more byte data are inputted, the three low order address bits are internally incremented by one after the

  receipt of each word. The four higher order bits of the address (WA6 to WA3) remain constant.
If the master transmits more than eight words, prior to generating the STOP condition, the address counter will

  "roll over", and the previous transmitted data will be overwritten.

                                                                                                                           10/25
Memory ICs                 BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                            BR24L01AFV-W / BR24L01AFVM-W

zCurrent read

                        S                           R

                        T                           E                                        S

                        A             SLAVE                       DATA                       T

                        R                           A                                        O

                        T            ADDRESS        D                                        P

                  SDA      1 0 1 0 A2 A1 A0                   D7                      D0

                  LINE

                                                    RA                                    A

                                                    /C                                    C

                                                    WK                                    K

                                      Fig.10 CURRENT READ CYCLE TIMING

In case that the previous operation is Random or Current Read (which includes Sequential Read respectively), the
  internal address counter is increased by one from the last accessed address (n).
  Thus Current Read outputs the data of the next word address (n+1).
  If the last command is Byte or Page Write, the internal address counter stays at the last address (n).
  Thus Current Read outputs the data of the word address (n).

If an Acknowledge is detected, and no STOP condition is generated by the master (-COM), the device will continue
  to transmit the data. [ It can transmit all data (1kbit 128word) ]

If an Acknowledge is not detected, the device will terminate further data transmissions and await a STOP condition
  before returning to the standby mode.

Note) If an Acknowledge is detected with "Low" level, not "High" level, command will become Sequential Read.
      So the device transmits the next data, Read is not terminated. In the case of terminating Read, input
      Acknowledge with "High" always, then input stop condition.

zRandom read

               S                  W                        S                  R

               T                  R                        T                  E                           S

               A                  I                        A      SLAVE A                                 T
                  SLAVE T                   WORD
               R                                           R                                              O
               T ADDRESS E              ADDRESS(n)                ADDRESS D               DATA(n)
                                                           T                                              P

SDA                                     WA          WA
                                         6           0
LINE              1 0 1 0 A2A1A0                              1 0 1 0 A2A1A0      D7               D0

                                  RA                    A                     RA                       A

                                  /C                    C                     /C                       C

                                  WK                    K                     WK                       K

                                                             Fig.11 RANDOM READ CYCLE TIMING

Random read operation allows the master to access any memory location indicated word address.
If an Acknowledge is detected, and no STOP condition is generated by the master (-COM), the device will continue to

  transmit the data. [ It can transmit all data (1kbit 128word) ]
If an Acknowledge is not detected, the device will terminate further data transmissions and await a STOP condition

  before returning to the standby mode.

  Note) If an Acknowledge is detected with "Low" level, not "High" level, command will become Sequential Read.
         So the device transmits the next data, Read is not terminated. In the case of terminating Read, input
         Acknowledge with "High" always, then input stop condition.

                                                                                                                           11/25
Memory ICs                 BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                            BR24L01AFV-W / BR24L01AFVM-W

zSequential read

      S                    R

      T                    E                                                                  S

      A           SLAVE    A                                                                  T

      R           ADDRESS D        DATA(n)                                  DATA(n+x)         O

      T                                                                                       P

SDA      1 0 1 0 A2 A1 A0      D7           D0                          D7             D0
LINE

                           RA                   A  A                                       A

                           /C                   C  C                                       C

                           WK                   K  K                                       K

                                   Fig.12 SEQUENTIAL READ CYCLE TIMING
                                             (Current Read)

If an Acknowledge is detected, and no STOP condition is generated by the master (-COM), the device will continue to
  transmit the data. [ It can transmit all data (1kbit 128word) ]

If an Acknowledge is not detected, the device will terminate further data transmissions and await a STOP condition
  before returning to the standby mode.

The Sequential Read operation can be performed with both Current Read and Random Read.

  Note) If an Acknowledge is detected with "Low" level, not "High" level, command will become Sequential Read.
         So the device transmits the next data, Read is not terminated. In the case of terminating Read, input
         Acknowledge with "High" always, then input stop condition.

                                                                                              12/25
Memory ICs                   BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                              BR24L01AFV-W / BR24L01AFVM-W

zApplication
1) WP effective timing

  WP is fixed to "H" or "L" usually. But in case of controlling WP to cancel the write command, please pay attention to
  [WP effective timing] as follows.
  During write command input, write command is canceled by controlling WP "H" within the WP cancellation effective
  period.
  The period from the start condition to the rising edge of the clock which take in D0 of the data (the first byte of the data
  for Page Write) is the cancellation invalid period. WP input is don't care during the period. Setup time for rising edge of
  the SCL which takes in D0 must be more than 100ns.
  The period from the rising edge of SCL which takes in D0 to the end of internal write cycle (tWR) is the cancellation
  effective period. In case of setting WP to "H" during tWR, WRITE operation is stopped in the middle and the data of
  accessing address is not guaranteed, so that write correct data again please.
  It is not necessary waiting tWR (5msmax.) after stopping command by WP, because the device is stand by state.

                   The rising edge of the clock                 SCL                      The rising edge
                     which take in D0                             SDA D0                    of SDA

            SCL

            SDA     D1 D0 ACK                                                         ACK

                    AN ENLARGEMENT                                             AN ENLARGEMENT

     S    SLAVE  A    WORD   A                           A                     AA  S           tWR
     T  ADDRESS  C  ADDRESS  C                           C                     CC  T
SDA  A           K           K  D7 D6 D5 D4 D3 D2 D1 D0  K  DATA               KK  O
     R           L           L                           L                     LL  P
     T

                    WP cancellation invalid period  WP cancellation effective period       Stop of the write
                                                                                               operation

WP

                                                                                           Data is not

                                                         No data will be written           guaranteed

                                                   Fig.13 WP EFFECTIVE TIMING

                                                                                                              13/25
Memory ICs     BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                BR24L01AFV-W / BR24L01AFVM-W

2) Software reset
  Please execute software reset in case that the device is an unexpected state after power up and / or the command
  input need to be reset.
  There are some kinds of software reset. Here we show three types of example as follows.
  During dummy clock, please release SDA bus ( tied to VCC by pull up resistor ).
  During that time, the device may pull the SDA line LOW for Acknowledge or outputting or read data.
  If the master controls the SDA line HIGH, it will conflict with the device output LOW then it makes a current overload.
  It may cause instantaneous power down and may damage the device.

               DUMMY CLOCK 14                              START 2

SCL         1  2                          13         14                     COMMAND

SDA                                                                         COMMAND

               Fig.14-(a) DUMMY CLOCK 14 + START + START

            START                      DUMMY CLOCK 9               START
                            1                                9
SCL                                    2             8                      COMMAND
SDA                                                                         COMMAND

               Fig.14-(b) START+ DUMMY CLOCK 9 + START

                                          START 9

SCL         1  2                       3             7       8  9           COMMAND
SDA                                                                         COMMAND

                                       Fig.14-(c) START 9

COMMAND starts with start condition.

                                                                                     14/25
Memory ICs                BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                           BR24L01AFV-W / BR24L01AFVM-W

3) Acknowledge polling
  Since the device ignore all input commands during the internal write cycle, no ACK will be returned.
  When the master send the next command after the wire command, if the device returns the ACK, it means that the
  program is completed. If no ACK id returned, it means that the device is still busy.
  By using Acknowledge polling, the waiting time is minimized less than tWR=5ms.
  In case of operating Write or Current Read right after Write, first, send the slave address (R / W is "HIGH" or "LOW"
  respectively). After the device returns the ACK, continue word address input or data output respectively.

                 THE FIRST WRITE COMMAND                                   During the internal write cycle,
                                                                           no ACK will be returned.
                                                                           (ACK=HIGH)

S                                         S     S              A           S                A
T                                         T     T              C           T
A                WRITE COMMAND            O     A    SLAVE     K           A       SLAVE    C        
R                                         P     R  ADDRESS     H           R     ADDRESS    K
T                                               T                          T
                                                                                            H

                                                                  tWR

                                                            THE SECOND WRITE COMMAND

              S           A                  S              A                 A                      AS
                          C                                 C                 C                      CT
              T    SLAVE  K                  T       SLAVE  K       WORD      K       DATA           KO
                 ADDRESS  H                  A     ADDRESS  L     ADDRESS     L                      LP
A                                        R

              R                              T

              T

                 tWR

                                                                  After the internal write cycle
                                                                  is completed ACK will be returned
                                                                  (ACK=LOW). Then input next
                                                                  Word Address and data.

                      Fig.15 SUCCESSIVE WRITE OPERATION BY ACKNOWLEDGE POLLING

                                                                                                             15/25
Memory ICs       BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                  BR24L01AFV-W / BR24L01AFVM-W

4) Command cancellation by start and stop condition
  During a command input, it is canceled by the successive inputs of start condition and stop condition. (Fig.4)
  But during ACK or data output, the device may output the SDA line LOW. In such cases, operation of start and stop
  condition is impossible, so that the reset can't work. Execute the software reset in the cases. (See Page14)
  Operating the command cancel by start and stop condition during the command of Random Read or Sequential Read
  or Current Read, internal address counter is not confirmed.
  Therefore operation of Current Read after this in not valid. Operate a Random Read in this case.

            SCL  1  0  1  0
            SDA

                             START      STOP
                             CONDITION  CONDITION

            Fig.16 COMMAND CANCELLATION BY START AND STOP CONDITION
                      DURING THE INPUT OF SLAVE ADDRESS

                                                                     16/25
Memory ICs                BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                           BR24L01AFV-W / BR24L01AFVM-W

5) Notes for power supply
  VCC rises through the low voltage region in which internal circuit of IC and the controller are unstable, so that device
  may not work properly due to an incomplete reset of internal circuit.
  To prevent this, the device has the feature of P.O.R. and LVCC.
  In the case of power up, keep the following conditions to ensure functions of P.O.R and LVCC.

(1) It is necessary to be "SDA=H" and "SCL='L' or `H' ".
(2) Follow the recommended conditions of tR, tOFF, Vbot for the function of P.O.R. durning power up.

                                                tR

VCC                                                       Recommended conditions of tR, tOFF, Vbot

                                                          tR                        tOFF  Vbot

                          tOFF                            Below 10ms Above 10ms Below 0.3V

                                                    Vbot  Below 100ms Above 10ms Below 0.2V

     0

                          VCC rising wave from

(3) Prevent SDA and SCL from being "Hi-Z".
    In case that condition 1. and / or 2. cannot be met, take following actions.
   A) Unable to keep condition 1. (SDA is "LOW" during power up.)
       Control SDA, SCL to be "HIGH" as figure below.

VCC                            tLOW
SCL

SDA                                                      After VCC becomes stable
After VCC becomes stable

                          tDH       tSU:DAT                                               tSU:DAT

            a) SCL="H" and SDA="L"                                                b) SCL="L" and SDA="L"

B) Unable to keep condition 2.
   After power becomes stable, execute software reset. (See page14 )

C) Unable to keep condition 1 and 2.
   Follow the instruction A first, then the instruction B.

                                                                                                          17/25
Memory ICs                BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                           BR24L01AFV-W / BR24L01AFVM-W

LVCC circuit
  LVCC circuit inhibit write operation at low voltage, and prevent an inadvertent write. Below the LVCC voltage
  (Typ.=1.2V), write operation is inhibited.

6) I / O circuit
Pull up resister of SDA pin

    The pull up resister is needed because SDA is NMOS open drain. Decide the value of this resister (RPU) properly,
    by considering VIL, IL characteristics of a controller which control the device and VOH, IOL characteristics of the device.
    If large RPU is chosen, clock frequency need to be slow. In case of small RPU, the operating current increases.

Maximum of RPU
    Maximum of RPU is determined by following factor.
    x SDA rise time determined by RPU and the capacitance of bus line (CBUS) must be less than TR.
       And the other timing must keep the conditions of AC spec.
    y When SDA bus is HIGH, the voltage A of SDA bus determined by a total input leak (IL) of the all devices
       connected to the bus and RPU must be enough higher than input HIGH level of a controller and the device,
       including noise margin 0.2 VCC.

VCC - ILRPU - 0.2VCC  VIH

                                           MICRO                    BR24LXX
                                           COMPUTER                    SDA PIN

RPU         0.8VCC - VIH                                 RPU A
                  IL

                                                     IL         IL

Examples : When VCC=3V IL=10A VIH=0.7VCC                THE CAPACITANCE OF
                                                         BUS LINE (CBUS)

            According to 2

            RPU   0.83-0.73
                    1010-6

             300 [k]

                                                                                                                 18/25
Memory ICs            BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                       BR24L01AFV-W / BR24L01AFVM-W

The minimum value RPU
  The minimum value of RPU is determined by following factors.
  x Meet the condition that VOLMAX=0.4V, IOLMAX=3mA when the device output low on SDA line.

VCC - VOL    IOL
   RPU

RPU   VCC - VOL
          IOL

y VOLMAX (=0.4V) must be lower than the input LOW level of the controller and the EEPROM including
   recommended noise margin (0.1 VCC).

VOLMAX  VIL - 0.1VCC

Examples : VCC=3V, VOL=0.4V, IOL=3mA, the VIL of the controller and the EEPROM is VIL=0.3VCC

      According to 1  RPU         3-0.4
      and                         310-3

                                   867 []

                      VOL =0.4[V]
                      VIL =0.33

                           =0.9[V]

      so that condition 2 is met

Pull up resister of SCL pin
  In the case that SCL is controlled by CMOS output, the pull up resister of SCL is not needed.
  But in the case that there is a timing at which SCL is Hi-Z, connect SCL to VCC with pull up resister.
  Several  several dozen k is recommended as a pull up resister, which is considered with the driving ability of the
  output port of the controller.

7) Connections of A0, A1, A2, WP pin
Connections of device address pin (A0, A1, A2)

    The state of device address PIN are compared with the device address send by the master, then one of the devices
    which are connected to the identical bus is selected. Pull up or down these pins, or connect them to VCC or GND.
    Pins which is not used as device address (N.C. PIN) may be either HIGH, LOW, and Hi-Z.

The type of the device which have N.C. PIN  BR24L16 / F / FJ / FV / FVM-W  A0, A1, A2
                                            BR24L08 / F / FJ / FV / FVM-W  A0, A1
                                            BR24L04 / F / FJ / FV / FVM-W  A0

Connections of WP pin
  The WP input allows or inhibits write operations. When WP is HIGH, only READ is available and WRITE to any
  address is inhibited. Both Read and Write are available when WP is LOW.
  In the case that the device is used as a ROM, it is recommended that WP is pulled up or connected to VCC.
  In the case that both READ and WRITE are operated, WP pin must be pulled down or connected to GND or
  controlled.

                                                                                                              19/25
Memory ICs               BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                          BR24L01AFV-W / BR24L01AFVM-W

8) Notes for noise on VCC
About bypass capacitor

    Noise and surges on power line may cause the abnormal function. It is recommended that the bypass capacitors
    (0.1F) are attached on the VCC and GND line beside the device.
    The attachment of bypass capacitors on the board near by connector is also recommended.

                     IC                                                         capacitor 0.01 to 0.1F
PRINT BASE

                         GND            VCC

                                        capacitor 10 to 100F

9) The notice about the connection of controller
About RS

    The open drain interface is recommended for SDA port in I2CBUS. But, in the case that Tri-state CMOS interface is
    applied to SDA, insert a series resister RS between SDA pin of the device and a pull up resister RPU. It limits the
    current from PMOS of controller to NMOS of EEPROM.
    RS also protects SDA pin from surges. Therefore, RS is able to be used though SDA port is open drain.

                                             RPU
                                                       RS

                         CONTROLLER                            EEPROM
                                                               ACK

            SCL

            SDA

                         "H" OUTPUT OF
                         CONTROLLER

                                                               "L" OUTPUT OF
                                                               EEPROM

                                        The "H" output of controller
                                        and the "L" output of EEPROM may cause
                                        current overload to SDA line.

                                                                                                         20/25
Memory ICs              BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                         BR24L01AFV-W / BR24L01AFVM-W

The maximum value of RS
  The maximum value of RS is determined by following factors.
  x SDA rise time determined by RPU and the capacitance of bus line (CBUS ) of SDA must be less than tR.
     And the other timing must also keep the conditions of the AC timing.
  y When the device outputs LOW on SDA line, the voltage of the bus A determined by RPU and RS must be
     lower than the inputs LOW level of the controller, including recommended noise margin (0.1VCC).

                        (VCC-VOL) RS + VOL+0.1VCC  VIL
                            RPU+RS

                                   RS       VIL-VOL-0.1VCC   RPU
                                               1.1VCC-VIL

                        Examples : when VCC=3V, VIL=0.3VCC, VOL=0.4V, RPU=20k
                                    According to 2

                                   RS       0.33-0.4-0.13   20103
                                              1.13-0.33

                                    1.67 [k]

                                   VCC                       VOL

                                       RPU A                                CAPACITANCE OF
                                                                            BUS LINE (CBUS)
                                                RS

                                               IOL

                        VIL                                 EEPROM
                                CONTROLLER

The minimum value of RS
  The minimum value of RS is determined by the current overload due to the conflict on the bus.
  The current overload may cause noise on the power line and instantaneous power down.
  The following conditions must be met, where  is the maximum permissible current.
  The maximum permissible current depends on VCC line impedance and so on. It need to be less than 10mA for
  EEPROM.

                                                                                               VCC  
                                                                                               RS

                                                             RS     VCC
                                                                     

                        RPU                                  Examples : When VCC=3V, =10mA
                               RS
                                            "L" OUTPUT

                                                                         RS       3
                                                                              1010-3

                        MAXIMUM                                           300 []
                        CURRENT

            "H" OUTPUT

            CONTROLLER                      EEPROM

                                                                                                             21/25
Memory ICs                                                                      BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                                                                                 BR24L01AFV-W / BR24L01AFVM-W

10) The special character DATA
    The following characteristic data are typ value.

                            6                                                                                       6                                                                                          1

H INPUT VOLTAGE : VIH (V)   5                                                        L INPUT VOLTAGE : VIL (V)      5                                                          L OUTPUT VOLTAGE : VOL (V)      0.8

                            4                                                                                       4

                                                     SPEC                                                                                          Ta=85C                                                     0.6

                            3                                                                                       3                  Ta=-40C                                                                                                     Ta=25C
                                                                                                                                                                                                                                     Ta=85C
                                                                                                                                                   Ta=25C                                                     0.4
                                                                                                                                                                                                               0.2
                            2                                            Ta=85C                                    2
                                                                                                                                                                                                                 0
                                                                         Ta=-40C                                                                                                                                 0  SPEC

                            1                                            Ta=25C                                    1

                            0                                                                                                                                            SPEC                                                                                  Ta=-40C
                             0123456
                                                                                                                    0                                                                                                 123456
                                        SUPPLY VOLTAGE : VCC (V)                                                     0123456                                                                                         L OUTPUT CURRENT : IOL (mA)

                                                                                                                                SUPPLY VOLTAGE : VCC (V)

                                  Fig.17 High input voltage VIH                                                           Fig.18 Low input voltage VIL                                                               Fig.19 Low output voltage VOL-IOL
                                           (A0,A1,A2,SCL,SDA,WP)                                                                   (A0,A1,A2,SCL,SDA,WP)                                                                      (VCC=1.8V)

                            1                                                                                       1.2                                                                                        1.2

L OUTPUT VOLTAGE : VOL (V)  0.8                                                      INPUT LEAK CURRENT : ILI (A)                                      SPEC                   OUTPUT LEAK CURRENT : ILO (A)                                      SPEC

                                                                                                                      1                                                                                          1

                                                                                                                    0.8                                                                                        0.8

                            0.6                        SPEC                                                         0.6                                                                                        0.6
                            0.4
                            0.2                                        Ta=25C                                      0.4                                                                                        0.4
                                                                                                                    0.2                                                                                        0.2
                              0   Ta=85C                                                                                                                        Ta=85C                                                                                    Ta=85C
                               0                                                                                      0                                          Ta=25C                                         0                                          Ta=25C
                                                                           Ta=-40C                                    0                                         Ta=-40C                                         0                                         Ta=-40C

                                   123456                                                                                 123456                                                                                     123456
                                  L OUTPUT CURRENT : IOL (mA)                                                              SUPPLY VOLTAGE : VCC (V)                                                                   SUPPLY VOLTAGE : VCC (V)

                                  Fig.20 Low output voltage VOL-IOL                                                       Fig.21 Input leakage current ILI                                                           Fig.22 Output leakage current
                                           (VCC=2.5V)                                                                              (A0,A1,A2,SCL,WP)                                                                           ILO(SDA)

                            2.5                                                                                     0.6                                                                                        2.5

CURRENT CONSUMPTION                                                                  CURRENT CONSUMPTION                                           SPEC                        CURRENT CONSUMPTION
   AT WRITING : ICC1 (mA)                                                               AT READING : ICC2 (mA)                                                                    AT WRITING : ICC1 (mA)
                                                           SPEC                                                     0.5                                                                                                              SPEC

                                 2                                                                                  0.4   fSCL=400kHz                                                                          2

                                          fSCL=400kHz                                                                                                                                                                   fSCL=100kHz
                                          DATA=AAh                                                                                                                                                                      DATA=AAh

                            1.5                                                                                           DATA=AAh                                                                             1.5

                                                                Ta=25C                                             0.3                                                                                                              Ta=25C

                                                              Ta=85C                                                                     Ta=85C             Ta=25C                                          1                     Ta=85C

                                 1                                                                                  0.2                                                                                                    Ta=-40C

                                                    Ta=-40C

                            0.5                                                                                     0.1                                       Ta=-40C                                         0.5

                                 0                                                                                  0                                                                                          0
                                  0123456                                                                            0123456                                                                                    0123456

                                             SUPPLY VOLTAGE : VCC (V)                                                            SUPPLY VOLTAGE : VCC (V)                                                                   SUPPLY VOLTAGE : VCC (V)

                                      Fig.23 Write operating current                                                      Fig.24 Read operating current                                                           Fig.25 Write operating current
                                                ICC1 (fSCL=400kHz)                                                                 ICC2 (fSCL=400kHz)                                                                       ICC1 (fSCL=100kHz)

                                                                                                                                                                                                                                                             22/25
Memory ICs                                                                             BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                                                                                        BR24L01AFV-W / BR24L01AFVM-W

                                            0.6                                                                                               2.5                                                                            10000
                                                                                                                                                2                                                                             1000
CURRENT CONSUMPTION                                                        SPEC                                                                                                                                                                                                           Ta=85C
   AT READING : ICC2 (mA)                                                                                                                     1.5                                                                                                                                         Ta=25C
                                            0.5                                                          STANDBY CURRENT : ISB (A)             1                       SPEC                                                                                                              Ta=-40C

                                            0.4  fSCL=100kHz                                                                                  0.5                                                  SCL FREQUENCY : fSCL (kHz)                                                          SPEC1
                                                                                                                                                0
                                                 DATA=AAh                                                                                        0

                                            0.3                                                                                                                                                                                              100

                                                                                                                                                                                                                                                                 SPEC2

                                            0.2              Ta=85C                   Ta=25C

                                                                                                                                                                                                                                             10

                                            0.1                                                                                                                Ta=85C                   Ta=25C
                                                                                                                                                                                         Ta=-40C
                                                                                               Ta=-40C
                                                                                                                                                    123456                                                                                   10    123456
                                              0                                                                                                                                                                                                     SUPPLY VOLTAGE : VCC (V)
                                               0123456                                                                                              SUPPLY VOLTAGE : VCC (V)

                                                           SUPPLY VOLTAGE : VCC (V)

                                                 Fig.26 Read operating current                                                                      Fig.27 Standby current ISB                                                                     Fig.28 Clock frequency fSCL
                                                           ICC2 (fSCL=100kHz)

DATA CLK H TIME : tHIGH (s)                5                                                            DATA CLK L TIME : tLOW (s)          5                                                    START CONDITION HOLD TIME : tHD:STA (s)  5

                                                                                SPEC2                                                                                             SPEC2                                                                                         SPEC2

                                            4                                                                                                 4                                                                                              4

                                                    SPEC1 : FAST-MODE                                                                                 SPEC1 : FAST-MODE                                                                              SPEC1 : FAST-MODE
                                                    SPEC2 : STANDARD-MODE                                                                             SPEC2 : STANDARD-MODE                                                                          SPEC2 : STANDARD-MODE

                                            3                                                                                                 3                                                                                              3

                                            2                                                                                                 2                                                                                              2

                                                  Ta=-40C                                                                                            Ta=85C           SPEC1
                                                    Ta=25C
                                                                           SPEC1                                                              1 Ta=25C                                                                                      1     Ta=-40C             SPEC1
                                            1 Ta=85C                                                                                                                                                                                               Ta=25C
                                                                                                                                                    Ta=-40C
                                                                                                                                                                                                                                                   Ta=85C

                                            0                                                                                                 0                                                                                              0
                                             0123456                                                                                           0123456                                                                                        0123456

                                                         SUPPLY VOLTAGE : VCC (V)                                                                          SUPPLY VOLTAGE : VCC (V)                                                                      SUPPLY VOLTAGE : VCC (V)

                                               Fig.29 Data clock "H" period tHIGH                                                                   Fig.30 Data clock "L" period tLOW                                                              Fig.31 Start condition hold time
                                                                                                                                                                                                                                                             tHD:STA

START CONDITION SET UP TIME : tSU:STA (s)  6                                                                                                 50                                                                                             50

                                            5                         SPEC2                              INPUT DATA HOLD TIME : tHD:DAT (ns)                                  SPEC1,2              INPUT DATA HOLD TIME : tHD:DAT (ns)                                       SPEC1,2

                                            4 SPEC1 : FAST-MODE                                                                                  0  SPEC1 : FAST-MODE                                                                           0  SPEC1 : FAST-MODE
                                                    SPEC2 : STANDARD-MODE                                                                     -50   SPEC2 : STANDARD-MODE                                                                    -50   SPEC2 : STANDARD-MODE

                                            3

                                                                                                                                              -100                                                                                           -100                       Ta=85C
                                                                                                                                              -150
                                            2                                                                                                        Ta=85C
                                                                                                                                                     Ta=25C
                                                                           SPEC1                                                                    Ta=-40C

                                            1    Ta=-40C                                                                                                                                                                                    -150

                                                 Ta=25C                                                                                                                                                                                                Ta=25C  Ta=-40C

                                                 Ta=85C

                                            0                                                                                                 -200                                                                                           -200
                                             0123456                                                                                               0123456                                                                                        0123456
                                                                                                                                                               SUPPLY VOLTAGE : VCC (V)                                                                       SUPPLY VOLTAGE : VCC (V)
                                                        SUPPLY VOLTAGE : VCC (V)
                                                                                                                                                          Fig.33 Input data hold time
                                                 Fig.32 Start condition setup time                                                                                   tHD:DAT(HIGH)                                                                 Fig.34 Input data hold time
                                                           tSU:STA                                                                                                                                                                                           tHD:DAT(LOW)

                                                                                                                                                                                                                                                                                       23/25
Memory ICs                                                                                  BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                                                                                             BR24L01AFV-W / BR24L01AFVM-W

INPUT DATA SET UP TIME : tSU:DAT (ns)      300                                                 INPUT DATA SET UP TIME : tSU:DAT (ns)  300                                                                                         4

                                           200 SPEC1 : FAST-MODE               SPEC2                                                  200 SPEC1 : FAST-MODE               SPEC2           OUTPUT DATA DELAY TIME : tPD (s)                                                 SPEC2
                                                        SPEC2 : STANDARD-MODE           SPEC1                                                      SPEC2 : STANDARD-MODE           SPEC1
                                                                                                                                                                                                                                  3
                                           100                                                                                        100
                                                                                                                                                                                                                                          SPEC1 : FAST-MODE
                                                                                                                                                                                                                                          SPEC2 : STANDARD-MODE

                                               0                                                                                                                        Ta=85C                                                   2
                                           -100
                                                                                                                                      0                                                                                                  Ta=85C
                                                                                                                                                                                                                                         Ta=25C
                                                   Ta=85C                                                                                                                                                                             Ta=-40C                             SPEC1
                                                   Ta=25C
                                                  Ta=-40C                                                                                       Ta=25C  Ta=-40C                                                                1

                                                                                                                                      -100

                                           -200                                                                                       -200                                                                                                SPEC2
                                                0123456                                                                                    0123456                                                                                      SPEC1
                                                            SUPPLY VOLTAGE : VCC (V)                                                                   SUPPLY VOLTAGE : VCC (V)
                                                                                                                                                                                                                                  0
                                                      Fig.35 Input data setup time                                                               Fig.36 Input data setup time                                                      0123456
                                                                 tSU:DAT(HIGH)                                                                             tSU:DAT(LOW)
                                                                                                                                                                                                                                              SUPPLY VOLTAGE : VCC (V)

                                                                                                                                                                                                                                     Fig.37 Output data delay time
                                                                                                                                                                                                                                              tPD0

                                           4                                                                                          4                                                                                           4

OUTPUT DATA DELAY TIME : tPD (s)                                              SPEC2           OUTPUT DATA HOLD TIME : tDH (s)                                           SPEC2           OUTPUT DATA HOLD TIME : tDH (s)                                                  SPEC2

                                           3                                                                                          3                                                                                           3

                                                   SPEC1 : FAST-MODE                                                                          SPEC1 : FAST-MODE                                                                           SPEC1 : FAST-MODE
                                                   SPEC2 : STANDARD-MODE                                                                      SPEC2 : STANDARD-MODE                                                                       SPEC2 : STANDARD-MODE

                                           2                                         SPEC1                                            2                                          SPEC1                                            2                                         SPEC1

                                                Ta=-40C                                                                                     Ta=85C                                                                                   Ta=-40C
                                                  Ta=25C                                                                                    Ta=25C                                                                                     Ta=25C
                                                  Ta=85C                                                                                  Ta=-40C                                                                                      Ta=85C

                                           1                                                                                          1                                                                                           1

                                                   SPEC2                                                                                      SPEC2                                                                                       SPEC2
                                                 SPEC1                                                                                      SPEC1                                                                                       SPEC1

                                           0                                                                                          0                                                                                           0
                                            0123456                                                                                    0123456                                                                                     0123456

                                                       SUPPLY VOLTAGE : VCC (V)                                                                   SUPPLY VOLTAGE : VCC (V)                                                                    SUPPLY VOLTAGE : VCC (V)

                                                  Fig.38 Output data delay time                                                            Fig.39 Output data hold time                                                              Fig.40 Output data hold time
                                                            tPD1                                                                                     tDH0                                                                                      tDH1

STOP CONDITION SET UP TIME : tSU:STO (s)  5                                                   BUS OPEN TIME                          5                                                   INTERNAL WRITING CYCLE TIME : tWR (ms)  6
                                                                                                  BEFORE TRANSMISSION : tBUF (s)
                                                                              SPEC2                                                                                      SPEC2                                                                                     SPEC1,2

                                           4                                                                                          4                                                                                           5

                                                   SPEC1 : FAST-MODE                                                                          SPEC1 : FAST-MODE                                                                   4               Ta=-40C
                                                   SPEC2 : STANDARD-MODE                                                                      SPEC2 : STANDARD-MODE

                                           3                                                                                          3

                                                                                                                                      2                                                                                           3                                         Ta=25C

                                           2                                                                                                                                    SPEC1                                                             Ta=85C

                                                                                                                                      1 Ta=-40C                                                                                  2

                                           1 Ta=85C                           SPEC1                                                          Ta=25C                                                                             1
                                                                                                                                              Ta=85C
                                                   Ta=25C                                                                                                                                                                                SPEC1 : FAST-MODE
                                                 Ta=-40C                                                                             0                                                                                                   SPEC2 : STANDARD-MODE
                                                                                                                                       0123456
                                           0                                                                                                                                                                                      0
                                            0123456                                                                                               SUPPLY VOLTAGE : VCC (V)                                                         0123456

                                                       SUPPLY VOLTAGE : VCC (V)                                                                Fig.42 BUS free time tBUF                                                                       SUPPLY VOLTAGE : VCC (V)

                                                  Fig.41 Stop condition setup time                                                                                                                                                   Fig.43 Write cycle time tWR
                                                            tSU:STO

                                                                                                                                                                                                                                                                                   24/25
Memory ICs                                                                                   BR24L01A-W / BR24L01AF-W / BR24L01AFJ-W /
                                                                                                              BR24L01AFV-W / BR24L01AFVM-W

NOISE REDUCTION                      0.6   SPEC1 : FAST-MODE                                    NOISE REDUCTION                      0.6  SPEC1 : FAST-MODE                                    NOISE REDUCTION                      0.6  SPEC1 : FAST-MODE
   EFFECTIVE TIME : tI (SCL H) (s)  0.5   SPEC2 : STANDARD-MODE                                   EFFECTIVE TIME : tI (SCL L) (s)  0.5  SPEC2 : STANDARD-MODE                                   EFFECTIVE TIME : tI (SDA H) (s)  0.5  SPEC2 : STANDARD-MODE

                                                                  Ta=-40C

                                     0.4                                                                                             0.4                                                                                            0.4

                                              Ta=25C                                                                                                                                                                                        Ta=25C              Ta=-40C
                                                                                                                                                                                                                                                                 Ta=85C
                                     0.3                                                                                             0.3                                                                                            0.3
                                                                                                                                                                                                                                    0.2
                                                                                    Ta=85C                                                                                Ta=-40C

                                     0.2                                                                                             0.2 Ta=25C
                                                                                                                                     0.1
                                     0.1                                                                                                          Ta=85C                                                                           0.1
                                                                                                                                                       SPEC1,2
                                                                                SPEC1,2                                                                                                                                                                                        SPEC1,2
                                                                                                                                     0
                                       0                                                                                              0123456                                                                                         0
                                        0123456                                                                                                                                                                                        0123456
                                                                                                                                                 SUPPLY VOLTAGE : VCC (V)
                                                    SUPPLY VOLTAGE : VCC (V)                                                                                                                                                                       SUPPLY VOLTAGE : VCC (V)

                                           Fig.44 Noise spike width                                                                       Fig.45 Noise spike width                                                                        Fig.46 Noise spike width
                                                     tI (SCL H)                                                                                     tI (SCL L)                                                                                      tI (SDA H)

                                     0.6                                                                                             0.2                                                                                            1.2
                                     0.5
NOISE REDUCTION                            SPEC1 : FAST-MODE                                                                                                                                   WP EFFECTIVE TIME : tHIGH:WP (s)
   EFFECTIVE TIME : tI (SDA L) (s)        SPEC2 : STANDARD-MODE

                                                                                                WP SET UP TIME : tSU:WP (s)                                       SPEC1,2                                                               1

                                                                                                                                     0                                                                                                                                   SPEC1,2

                                     0.4                                                                                                     SPEC1 : FAST-MODE                                                                      0.8
                                     0.3                                                                                                     SPEC2 : STANDARD-MODE                                                                  0.6

                                               Ta=25C             Ta=-40C                                                                                                                                                               SPEC1 : FAST-MODE
                                                                  Ta=85C                                                                                                                                                                 SPEC2 : STANDARD-MODE
                                     0.2
                                                                                                                              -0.2

                                                                                                                                                  Ta=85C                                                                           0.4
                                                                                                                                                                                                                                    0.2
                                                                                                                              -0.4                                                   Ta=-40C                                                                                      Ta=-40C
                                                                                                                                                                                                                                      0                                            Ta=25C
                                     0.1                             SPEC1,2                                                             Ta=25C                                                                                       0                                           Ta=85C
                                       0
                                        0  12345                                             6                                -0.6   0123456                                                                                              123456
                                            SUPPLY VOLTAGE : VCC (V)                                                                                                                                                                       SUPPLY VOLTAGE : VCC (V)
                                                                                                                                          SUPPLY VOLTAGE : VCC (V)

                                           Fig.47 Noise spike width                                                                       Fig.48 WP setup time tSU:WP                                                                     Fig.49 WP high period tHIGH:WP
                                                     tI (SDA L)

                                                                                                                                                                                                                                                                                  25/25
Appendix

                                                Notes

               No technical content pages of this document may be reproduced in any form or transmitted by any
               means without prior permission of ROHM CO.,LTD.
               The contents described herein are subject to change without notice. The specifications for the
               product described in this document are for reference only. Upon actual use, therefore, please request
               that specifications to be separately delivered.
               Application circuit diagrams and circuit constants contained herein are shown as examples of standard
               use and operation. Please pay careful attention to the peripheral conditions when designing circuits
               and deciding upon circuit constants in the set.
               Any data, including, but not limited to application circuit diagrams information, described herein
               are intended only as illustrations of such devices and not as the specifications for such devices. ROHM
               CO.,LTD. disclaims any warranty that any use of such devices shall be free from infringement of any
               third party's intellectual property rights or other proprietary rights, and further, assumes no liability of
               whatsoever nature in the event of any such infringement, or arising from or connected with or related
               to the use of such devices.
               Upon the sale of any such devices, other than for buyer's right to use such devices itself, resell or
               otherwise dispose of the same, no express or implied right or license to practice or commercially
               exploit any intellectual property rights or other proprietary rights owned or controlled by
               ROHM CO., LTD. is granted to any such buyer.
               Products listed in this document use silicon as a basic material.
               Products listed in this document are no antiradiation design.

         The products listed in this document are designed to be used with ordinary electronic equipment or devices
         (such as audio visual equipment, office-automation equipment, communications devices, electrical
          appliances and electronic toys).
         Should you intend to use these products with equipment or devices which require an extremely high level of
         reliability and the malfunction of with would directly endanger human life (such as medical instruments,
          transportation equipment, aerospace machinery, nuclear-reactor controllers, fuel controllers and other
         safety devices), please be sure to consult with our sales representative in advance.

         About Export Control Order in Japan
          Products described herein are the objects of controlled goods in Annex 1 (Item 16) of Export Trade Control
          Order in Japan.
          In case of export from Japan, please confirm if it applies to "objective" criteria or an "informed" (by MITI clause)
          on the basis of "catch all controls for Non-Proliferation of Weapons of Mass Destruction.

                                                                                                           Appendix1-Rev1.0
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved