电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

BD9486F

器件型号:BD9486F
厂商名称:ROHM Semiconductor
厂商官网:https://www.rohm.com/
下载文档

BD9486F器件文档内容

                                                                                                      Datasheet

LED Drivers for LCD Backlights

1ch Boost up type
White LED Driver for large LCD

BD9486F

1.1 General Description                                                Key Specifications

      BD9486F is a high efficiency driver for white LEDs and is         Operating power supply voltage range:9.0V to 18.0V
      designed for large LCDs. BD9486F has a boost DCDC
      converter that employs an array of LEDs as the light              Oscillator frequency of DCDC: 150kHz (RT=100k)
      source.
      BD9486F has some protect functions against fault                  Operating Current:                                2.6mA(Typ.)
      conditions, such as over-voltage protection (OVP), over
      current limit protection of DCDC (OCP), LED OCP                   Operating temperature range:  -40C to +85C
      protection, and Over boost protection (FBMAX).
      Therefore it is available for the fail-safe design over a        1.2 Package(s)          W(Typ) x D(Typ) x H(Max)
      wide range output voltage.                                                            10.00mm x 6.20mm x 1.71mm
                                                                           SOP16
                                                                                                          Pin pitch 1.27mm

Features                                                               Figure 1. SOP16

     DCDC converter with current mode
     VOUT discharge function at shutdown
     LED protection circuit (Over boost protection, LED

         OCP protection)
     Over-voltage protection (OVP) for the output voltage

         Vout
     Adjustable soft start
     Adjustable oscillation frequency of DCDC
     Wide range of analog dimming 0.2V to 3.0V
     UVLO detection for the input voltage of the power

         stage

Applications

     TV, Computer Display, LCD Backlighting

1.3 Typical Application Circuit(s)

                                            Figure 2. Typical Application Circuit

Product structureSilicon monolithic integrated circuit This product has not designed protection against radioactive rays

.www.rohm.com                                                    1/34                      TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                             13.Feb.2014 Rev.004

TSZ2211114001
BD9486F                                                                                                   Datasheet

1.4 Absolute Maximum Ratings (Ta=25C)                                                             Unit
                                                                                                     V
              Parameter                                    Symbol        Ratings                     V
                                                           Vccmax           20                       V
Power Supply Voltage                                 STB, OVP, UVLO,        20                       V
STB, OVP, UVLO, PWM, ADIM                               PWM, ADIM
Terminal Voltage                                SS, RT, ISENSE, FB, CS,      7                      mW
SS, RT, ISENSE, FB, CS, CP,                              CP, REG50                                   C
REG50 Terminal Voltage                                                     VCC                       C
DIMOUT, GATE Terminal                                 DIMOUT, GATE       625 (*1)                    C
Voltage
                                                                                               Unit
Power Dissipation                               Pd                                              V

Operating Temperature Range                     Topr                     -40 to +85            kHz
                                                                                                V
Junction Temperature                            Tjmax                          150              Hz

Storage Temperature Range                       Tstg                     -55 to +150

*1 In the case of mounting 1 layer glass epoxy base-plate of 70mm70mm1.6mm,
derate by 5.0mW/C when operating above Ta=25C.

1.5 Operating Ratings                           Symbol                     Range
                                  Parameter       VCC                    9.0 to 18.0
                                                   fsw                   50 to 800
                Power Supply Voltage                                     0.2 to 3.0
                DC/DC Oscillation Frequency     VADIM                    90 to 2000
                Effective Range of ADIM Signal  FPWM
                PWM Input Frequency

1.6 Pin Configuration                                  1.7 Physical Dimension and Marking Diagram

                                                                         BD9486F

                                                                                      Lot No.

Figure 3. Pin Configuration                     Figure4. Physical Dimension and Marking Diagram of SOP16

www.rohm.com                                    2/34                                  TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                        13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                        Datasheet

1.8 Electrical Characteristics (Unless otherwise specified, Ta=25CVCC=12V)

Parameter                                   Symbol             Limit                                            Condition
                                                                                         Unit
                                                                                               VSTB=3.0V, PWM=3.0V,
                                                    Min. Typ. Max.                             GATE=L,IREG50=0mA
                                                                                               VSTB=0V
Total Current Consumption
                                                                                               VCC=SWEEP UP
Circuit Current                             Icc           2.6   5.2    mA                      VCC=SWEEP DOWN
                                                                                               VUVLO=SWEEP UP
Circuit Current (standby)                   IST           40    80     A                       VUVLO=SWEEP DOWN
UVLO Block                                                                                     VUVLO=4.0V
Operation VoltageVCC          VUVLO_VCC 6.5               7.5   8.5    V
Hysteresis VoltageVCC                                                                          VADIM=0.7V
UVLO Release Voltage          VUHYS_VCC 150               300   600    mV                      VADIM=2.0V
UVLO Hysteresis Voltage                                                                        VADIM=3.0V
UVLO Pin Leak Current                       VUVLO   2.88 3.00 3.12     V                       VADIM=3.3V
DC/DC Block                                                                                    (at masked analog dimming)
ISENSE Threshold Voltage 1                  VUHYS   250   300   350    mV                      RT=100k
ISENSE Threshold Voltage 2                                                                     RT=SWEEP DOWN
ISENSE Threshold Voltage 3    UVLO_LK               -2    0     2      A                       RT=100k
                                                                                               At latch off
                                            VLED1   0.225 0.233 0.242  V                       RT=100k
                                            VLED2
                                            VLED3   0.656 0.667 0.677  V                       VSS=2.0V

                                                    0.988 1.000 1.012  V                       SS=SWEEP UP
                                                                                               VISENSE=0.2V, VADIM=3.0V,
ISENSE Clamp Voltage                        VLED4   0.989 1.015 1.040  V                       VFB=1.0V
                                                                                               VISENSE=2.0V, VADIM=3.0V,
Oscillation Frequency           FCT                 142.5 150 157.5 KHz                        VFB=1.0V
RT Short Protection Range     RT_DET                                                           CS=SWEEP UP
RT Terminal Voltage                                 -0.3  -     VRT    V                       CS=SWEEP UP
RT Pin ON Resistance at OFF     VRT                             90%
                               RRT_L                                                           VOVP SWEEP UP
                                                    1.6   2.0   2.4    V                       VOVP SWEEP DOWN
                                                                                               VOVP=4.0V, VSTB=3.0V
                                                    -     2.0   4.0    k

GATE Pin MAX DUTY Output      MAX_DUTY              90    95    99     %

GATE Pin ON Resistance                      RONSO   2.5   5.0 10.0     
(as source)

GATE Pin ON Resistance                      RONSI   2.0   4.0   8.0   
(as sink)

SS Pin Source Current                       ISSSO   -3.75 -3.0 -2.25 A

SS Pin ON Resistance at OFF                 RSS_L   -     3.0   5.0    k

Soft Start Ended Voltage      VSS_END               3.52 3.70 3.88     V

FB Source Current                           IFBSO   -115 -100 -85      A

FB Sink Current                             IFBSI   85    100 115      A

OCP Detect Voltage                          VCS     360   400   440    mV

OCP Latch Off Detect Voltage                VCS     0.85 1.00 1.15     V

DC/DC Protection Block

OVP Detect Voltage                          VOVP    2.88 3.00 3.12     V

OVP Detect Hysteresis         VOVP_HYS 150                200   250    mV
OVP Pin Leak Current
                              OVP_LK                -2    0     2      A

www.rohm.com                                              3/34                                 TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                                 13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                        Datasheet

1.8 Electrical Characteristics (Unless otherwise specified, Ta=25CVCC=12V)

Parameter                     Symbol                           Limit                                           Condition
                                                                                         Unit
                                                                                               VISENSE=SWEEP UP
                                                    Min. Typ. Max.                             VFB=SWEEP UP
                                                                                               VADIM=2.0V
LED Protection Block                                                                           VISENSE=4.0V

LED OCP Detect Voltage        VLEDOCP 2.88 3.0 3.12                  V                         IO=0mA
                                                                                               IO=-5mA
Over Boost Detection Voltage                VFBH    3.84 4.00 4.16   V                         VREG50=SWEEP DOWN
                                                                                               VSTB=0V
Dimming Block                                                                                  STB=ON->OFF, REG50=4.0V,
                                                                                               PWM=L
ADIM Pin Leak Current                       ILADIM  -2    0     2    A
                                                                                               VSTB=3.0V
ISENSE Pin Leak Current       IL_ISENSE             -2    0     2    A
                                                                                               VPWM=3.0V
DIMOUT Source ON              RONSO                 5.0   10    20                             VCP=SWEEP UP
Resistance

DIMOUT Sink ON Resistance                   RONSI   4.0   8.0   16   

REG50 Block

REG50 Output Voltage 1        REG50_1 4.95 5.00 5.05                 V

REG50 Output Voltage 2        REG50_2 4.925 5.00 5.075 V

REG50 Available Current       | IREG50 |            5     -     -    mA

REG50_UVLO Detect Voltage REG50_TH 2.0                    2.3   2.6  V

REG50 Discharge Current       REG50_DIS 3.0               5.0   7.0  A

STB Block                      STBH                 2.0   -     18   V
STB Pin HIGH Voltage           STBL
STB Pin LOW Voltage            RSTB                 -0.3  -     0.8  V
STB Pull Down Resistance
PWM Block                     PWM_H                 600 1000 1400 k
PWM Pin HIGH Voltage          PWM_L
PWM Pin LOW Voltage           RPWM                  1.5   -     18   V
PWM Pin Pull Down Resistance
FAIL Block                                          -0.3  -     0.8  V

                                                    600 1000 1400 k

CP Detect Voltage                           VCP     2.85 3.0 3.15    V
CP Charge Current                           ICP
                                                    2.7   3.0   3.3  A

www.rohm.com                                              4/34                                 TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                                 13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                       Datasheet

2.1 Pin Function

No.   Pin         IN/OUT                        Function         Rating [V]
     Name
                    Out   5.0V output voltage pin and shutdown     -0.3 to 7
1 REG50                   timer pin                               -0.3 to 20
                     In   IC ON/OFF pin                           -0.3 to 20
2    STB             In   Over voltage protection detection pin   -0.3 to 20
                     In   Under voltage lock out detection pin     -0.3 to 7
3    OVP            Out   Slow start setting pin                  -0.3 to 20
                     In   External PWM dimming signal input pin    -0.3 to 7
4    UVLO           Out   Charge timer for abnormal state         -0.3 to 20
                     In   ADIM signal input pin                    -0.3 to 7
5        SS         Out   DC/DC switching frequency setting pin    -0.3 to 7
                    Out   Error amplifier output pin               -0.3 to 7
6    PWM             In   LED current detection input pin
                      -   -                                      -0.3 to VCC
7        CP         Out   Dimming signal output for NMOS         -0.3 to VCC
                    Out   DC/DC switching output pin
8    ADIM                 DC/DC output current detect pin,         -0.3 to 7
                     In   OCP input pin                           -0.3 to 20
9        RT               Power supply pin
                     In
10       FB

11 ISENSE

12   GND

13 DIMOUT

14 GATE

15       CS

16   VCC

www.rohm.com                                5/34                 TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                   13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                           UVLO                               Datasheet

2.2 Pin ESD Type                                                 UVLO          SS
                           OVP
                                                      50k                      CP
                            RT                      5V

                                                  REG50

                                                          REG50

ADIM                                              FB                           DIMOUT / VCC
                                                                                                 VCC

                         ADIM                                                          DIMOUT

                20k
5V

                                                                          VCC  100k GND

GATE / VCC / CS                                   PWM / STB                    ISENSE
                                       VCC

                                            GATE          100k    PWM
                                                                  STB
                                100k GND          5V
VCC                                                           1M

                                            CS            100k

                                                  5V
                                                              1M

                                                  Figure 5. Pin ESD Type

www.rohm.com                                      6/34                    TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                            13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                              Datasheet

2.3 Block Diagram

                                            Figure 6. Block Diagram

www.rohm.com                                7/34                     TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                       13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                            Datasheet

2.4 Typical Performance Curves (Reference data)

Figure 7. Circuit current (active)                                 Figure 8. Fsw vs RT characteristic

Figure 9. FB sink current vs FB voltage characteristic  Figure 10. FB source current vs FB voltage characteristic

Figure 11. ISENSE feedback voltage vs ADIM voltage characteristic

www.rohm.com                                            8/34       TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                     13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                 Datasheet

2.5 Pin Description
    Pin 1: REG50
         This is the 5.0V(typ.) output pin. Available current is 5mA (min).
         And this terminal is also used as timer for discharging DCDC output capacitor.
         Please refer to section"3.2.2 Shutdown Method and REG50 Capacitance Setting", for detailed explanation.

Pin 2: STB

   This is the ON/OFF setting terminal of the IC. Input reset-signal to this terminal to reset IC from latch-off.
    At startup, internal bias starts at high level, and then PWM DCDC boost starts after PWM rise edge inputs.
    Note: IC status (IC ON/OFF) transits depending on the voltage inputted to STB terminal. Avoid the use of intermediate
    level (from 0.8V to 2.0V).
    In order to discharge output voltage while STB=L and REG50UVLO=H, DIMOUT can assert High, depending on PWM
    logic. About discharge behavior at end, please refer to section "3.5.3 Timing Chart" or section "3.2.2 Shutdown Method
    and REG50 Capacitance Setting".

Pin 3: OVP

    The OVP terminal is the input for over-voltage protection. If OVP is more than 3.0V(typ), the over-voltage protection
    (OVP) will work. At the moment of these detections, it sets GATE=L, DIMOUT=L and starts to count up the abnormal
    interval. If OVP detection continued to count four GATE clocks, IC reaches latch off. (Please refer to "3.5.5 Timing Chart")
    The OVP pin is high impedance, because the internal resistance is not connected to a certain bias.
    Even if OVP function is not used, pin bias is still required because the open connection of this pin is not a fixed potential.
    The setting example is separately described in the section "3.2.7 OVP Setting".
    As PWM=L interval, IC operates to keep the OVP pin voltage therefore the output voltage. Please refer the section "TBD
    the Retaining Function of The Output Voltage".

Pin 4: UVLO

    Under Voltage Lock Out pin is the input voltage of the power stage. , IC starts the boost operation if UVLO is more than
    3.0V(typ) and stops if lower than 2.7V(typ).
    The UVLO pin is high impedance, because the internal resistance is not connected to a certain bias.
    Even if UVLO function is not used, pin bias is still required because the open connection of this pin is not a fixed
    potential.
    The setting example is separately described in the section "3.2.6 UVLO Setting"

Pin 5: SS
    This is the pin which sets the soft start interval of DC/DC converter. It performs the constant current charge of 3.0 A to
    external capacitance Css. The switching duty of GATE output will be limited during 0V to 3.7V of the SS voltage.
    So the soft start interval Tss can be expressed as follows

Tss = 1.23*106*Css  Css: the external capacitance of the SS pin.

The logic of SS pin asserts low is defined as the latch-off state or PWM is not input high level after STB reset release.
When SS capacitance is under 1nF, take note if the in-rush current during startup is too large, or if over boost detection
(FBMAXI) mask timing is too short.
Please refer to soft start behavior in the section "3.5.4 Timing Chart ".

Pin 6: PWM
    This is the PWM dimming signal input terminal. The high / low level of PWM pins are the following.

                     State                        PWM input voltage
                    PWM=H                         PWM=1.5V to 18.0V
                    PWM=L                         PWM=-0.3V to 0.8V

Pin 7: CP
    Timer pin for counting the abnormal state of the over boost protection (FBMAX). If the abnormal state is detected, the CP
    pin starts charging the external capacitance by 3A. As the CP voltage reaches 3.0V, IC will be latched off. (GATE=L,
    DIMOUT=L).
    Please refer to section"3.2.8 Interval Until Latch Off Setting", for detailed explanation.

Pin 8: ADIM
   This is the input pin for analog dimming signal. The ISENSE feedback point is set as 1/3 of this pin bias. If more than 3.0V
   is input, ISENSE feedback voltage is clamped to limit to flow LED large current. In this condition, the input current is
   caused. Please refer to terminal explanation.

www.rohm.com                                9/34                     TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                       13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                  Datasheet

Pin 9: RT
   This is the DC/DC switching frequency setting pin. DCDC frequency is decided
   by connected resistor.
    The relationship between the frequency and RT resistance value (ideal)

                  R RT                  15000      [k]
                                       fSW [kHz ]

The oscillation setting ranges from 50kHz to 800kHz.                                      Figure 12. RT terminal circuit example
The setting example is separately described in the section "3.2.5 DCDC
Oscillation Frequency Setting"

    The fail logic indicating the abnormal state can be obtained by using the right                CH1:
    circuit example. The gate capacitor is limited to 200pF. We recommend                           STB
    RE1C001VN for M1.The RT pin output the 2.0V(typ.) in the normal state and
    drops to 0V in the latch off state. When REG50 reaches to 0V,there is a point         CH2:
    that FAIL output voltage is unstable, if this is a problem, please add C1 capacitor.  REG50
    Please refer to section "2.7 Behavior List of the Protect Functions" or "3.5 Timing
    Chart".                                                                               CH3:
                                                                                          FAIL
Pin 10: FB
   This is the output terminal of error amplifier.
   FB pin rises with the same slope as the SS pin during the soft-start period.
   After soft -start completion (SS>3.7V), it operates as follows.

When PWM=H, it detects ISENSE terminal voltage and outputs error signal compared to analog dimming signal (ADIM).

It detects over boost (FBMAX) over FB=4.0V(typ). After the SS completion, if FB>4.0V and PWM=H continues 4clk GATE,
the CP charge starts. After that, only the FB>4.0V is monitored, if CP charge continues to the CP=3.0V, IC will be latched
off. (Please refer to section "3.5.6 Timing Chart".)

The loop compensation setting is described in section "3.4 Loop Compensation".

Pin 11: ISENSE

   This is the input terminal for the current detection. Error amplifier compares the
   lower one among 1/3 of the voltage terminal ADIM analog dimming and 1.0V(typ).
   And it detects abnormal LED overcurrent at ISENSE=3.0V(typ) over. If GATE
   terminal continues during four CLKs (equivalent to 40s at fosc = 100kHz), it
   becomes latch-off. (Please refer to section "3.5.7 Timing Chart".)

Error amp Vth[V]   1.015V
                   1.0V
                                       3.0 3.3 ADIM[V]
                           Gain=1/3

                   67mV

                  0 0.2

Figure 13. Relationship of the feedback voltage and ADIM      Figure 14. ISENSE terminal circuit example

Pin 12: GND
   This is the GND pin of the IC.

www.rohm.com                                            10/34                             TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                            13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                              Datasheet

Pin 13: DIMOUT

   This is the output pin for external dimming NMOS. The table below shows the rough output
   logic of each operation state, and the output H level is VCC. Please refer to "3.5 Timing Chart"
   for detailed explanations, because DIMOUT logic has an exceptional behavior. Please insert
   the resistor RDIM between the dimming MOS gate to improve the over shoot of LED current, as
   PWM turns from low to high.

          Status                              DIMOUT output
          Normal                            Same logic to PWM
         Abnormal
                                                 GND Level

                                                                                                             Figure 15. DIMOUT terminal circuit example

Pin 14: GATE
    This is the output terminal for driving the gate of the boost MOSFET. The high level is VCC. Frequency can be set by the
    resistor connected to RT. Refer to pin description for the frequency setting.

Pin 15: CS
    The CS pin has two functions.

    1. DC / DC current mode Feedback terminal
    The inductor current is converted to the CS pin voltage by the sense resistor
    RCS. This voltage compared to the voltage set by error amplifier controls the
    output pulse.

    2. Inductor current limit (OCP) terminal
    The CS terminal also has an over current protection (OCP). If the voltage is
    more than 0.4V(typ.), the switching operation will be stopped compulsorily. And
    the next boost pulse will be restarted to normal frequency.
    In addition, the CS voltage is more than 1.0V(typ.) during four GATE clocks, IC
    will be latch off. As above OCP operation, if the current continues to flow
    nevertheless GATE=L because of the destruction of the boost MOS, IC will
    stops the operation completely.

    Both of the above functions are enabled after 300ns (typ) when GATE pin Figure 16. CS terminal circuit example
    asserts high, because the Leading Edge Blanking function (LEB) is included
    into this IC to prevent the effect of noise.
    Please refer to section "3.3.1 OCP Setting / Calculation Method for the Current Rating of DCDC Parts", for detailed
    explanation.
    If the capacitance Cs in the right figure is increased to a micro order, please be careful that the limited value of NMOS
    drain current Id is more than the simple calculation. Because the current Id flows not only through Rcs but also through
    Cs, as the CS pin voltage moves according to Id.

Pin 16: VCC
    This is the power supply pin of the IC. Input range is from 9V to 18V.
     The operation starts at more than 7.5V(typ) and shuts down at less than 7.2V(typ)

www.rohm.com                                11/34              TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                 13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                     Datasheet

2.6 Detection Condition List of the Protect Functions (TYP Condition)

                  Detection                 Detect Condition                   Release              Timer
                      Pin                                                     Condition          Operation
Protect Function                            Detection                                                       Protection Type
                                            Condition                         FB < 4.0V          CP charge       Latch off
                                                         PWM         SS

FBMAX             FB                        FB > 4.0V    H(4clk) SS>3.7V

LED OCP           ISENSE     ISENSE > 3.0V               -                 -  ISENSE < 3.0V          4clk   Latch off

RT GND SHORT      RT         RT                                                                               RT=GND

UVLO              UVLO       UVLO<2.7V                   -                 -  UVLO>3.0V              NO     Restart by release

REG50UVLO         REG50      REG50<2.3V                  -                 -  REG50>2.6V             NO     Restart by release

VCC UVLO          VCC                       VCC<7.2V     -                 -  VCC>7.5V               NO     Restart by release

OVP               OVP                       OVP>3.0V     -                 -  OVP<2.8V               4clk   Latch off

OCP               CS                        CS>0.4V      -                 -  -                      NO     Pulse by Pulse

OCP LATCH         CS                        CS>1.0V      -                 -  CS<1.0V                4clk   Latch off

To reset the latch type protection, please set STB logic to `L' once. Otherwise the detection of VCCUVLO, REG50UVLO is
required.

The clock number of timer operation corresponds to the boost pulse clock.

2.7 Behavior List of the Protect Function

                                                              Operation of the Protect Function

Protect Function             DC/DC Gate                  Dimming Transistor      SS Pin                          RT pin
                                Output                     (DIMOUT) Logic                                    (FAILB logic)

FBMAX                        Stops after latch              L after latch     discharge after latch             L after latch
                                                                                                                L after latch
LED OCP                      Stops immediately H immediately, L after latch   discharge after latch
                                                                                                                        -
RT GND SHORT                 Stops immediately               immediately L         Not discharge           L after REG50UVLO
       STB                   Stops immediately                                discharge immediately
      UVLO                   Stops immediately           L after REG50UVLO    discharge immediately                detects
                                                                  detects                                          H (2.0V)
                                                                                                                   H (2.0V)
                                                             immediately L                                         H (2.0V)
                                                                                                                L after latch
REG50UVLO                    Stops immediately           immediately L        discharge immediately
                                                                                                                   H (2.0V)
VCC UVLO                     Stops immediately           immediately L        discharge immediately
                                                                                                                L after latch
         OVP                 Stops immediately           immediately L        discharge after latch

         OCP                 Stops immediately           Normal operation     Not discharge

OCP LATCH                    Stops after latch              L after latch     discharge after latch

Please refer to section "3.5 Timing Chart" for details.

www.rohm.com                                                  12/34                          TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                               13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                                            Datasheet

3.1 Application Circuit Example                                                                              Vout
   Introduce an example application using the BD9486F.

3.1.1 Basic Application Example

                       VCC                  VIN

                                             VCC   UVLO OVP
                                            REG50
                                            STB            GATE
                                            RT                 CS
                                            SS
                                            CP          DIMOUT
                                            PWM          ISENSE
                                            ADIM

                                                              FB                                             Rs

                                                   GND

                                                             Figure 17. Basic application example
3.1.2 Analog Dimming or PWM Dimming Examples

                                                        Vout                                                            Vout

VCC    VIN                                                           VCC                           VIN

REG50   VCC   UVLO OVP                                                     VCC                          UVLO OVP
       REG50                                                              REG50
       STB             GATE                                   REG50       STB                                   GATE
       RT                  CS                                             RT                                        CS
       SS                                                                 SS
       CP           DIMOUT OPEN                                           CP                                 DIMOUT
                     ISENSE                                               PWM                                 ISENSE
       PWM                                                                ADIM
       ADIM

                   FB                                   Rs                                                   FB         Rs

              GND                                                                                       GND

Figure 18. Example circuit for analog dimming                        Figure 19. Example circuit for PWM dimming

www.rohm.com                                            13/34                                                TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                                               13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                                         Datasheet

3.2 External Components Selection
3.2.1 Start Up Operation and Soft Start External Capacitance Setting
The below explanation is the start up sequence of this IC

              1

STB                                         SS                       5V                                                                 VOUT
OSC
                                FB          SLOPE
PWM
                                                              SS              OSC                               COMP            GATE
                                                       Css                                                                      CS
                                                                                                                        DRIVER
                                                                                                                                DIMOUT
                                                                     SS=FB                                                      ISENSE
                                                                     Circuit
                                                                                                                                PWM
GATE 2                                                                                                  LED_OK
VOUT
                                                              FB

               3
ILED

LED_OK            4
                                      6

                            5

Figure 20. Startup waveform                                                   Figure 21. Circuit behavior at startup

Explanation of start up sequence

1. Reference voltage REF50 starts by STB=H.
2. SS starts to charge at the time of first PWM=H. At this moment, the SS voltage of slow-start starts to equal FB

  voltage,and the circuit becomes FB=SS regardless of PWM logic.
3. When FB=SS reaches the lower point of internal sawtooth waveform, GATE terminal outputs pulse and starts to boost

  VOUT.
4. It boosts VOUT and VOUT reaches the voltage to be able to flow LED current.
5. If LED current flows over decided level, FB=SS circuit disconnects and startup behavior completes.
6. Then it works normal operation by feedback of ISENSE terminal. If LED current doesn't flow when SS becomes over

  3.7V, SS=FF circuit completes forcibly and FBMAX protection starts.

Method of setting SS external capacitance

According to the sequence described above, start time Tss that startup completes with FB=SS condition is the time that

FB voltage reaches the feedback point.

The capacitance of SS terminal is defined as Css and the feedback voltage of FB terminal is defined as VFB. The

equality on TFB is as follows.

                  Tss           Css[F]  VFB[V]       [sec]
                                       3[A]

If Css is set to a very small value, rush current flows into the inductor at startup.
On the contrary, if Css is enlarged too much, LED will light up gradually.
Since Css differs in the constant set up with the characteristic searched for and differs also by factors, such as a voltage
rise ratio, an output capacitance, DCDC frequency, and LED current, please confirm with the system.

Setting example
When Css=0.1F,Iss=3A,and startup completes at VFB=3.7V, SS setting time is as follows.

                  Tss           0.1 106 [F]  3.7[V]    0.123  [sec]
                                     3  106 [A]

www.rohm.com                                           14/34                                                    TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                                                  13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                           Datasheet

3.2.2 Shutdown Method and REG50 Capacitance Setting
        When this IC shuts down, VOUT discharge function works. Indicated below is the sequence.

                                            Figure 22. The waveform and diagram at shutdown

Sequence explanation of shutdown

1. When STB=L, GATE and REG50 stop.
2. While STB=L and REG50UVLO=H, DIMOUT asserts the same logic of PWM. And VOUT is discharged until

   REG50=5.0V reaches 2.3V by -5A(typ.).
3. When VOUT is discharged enough by ILED, ILED doesn't get to flow.
4. When REG50 voltage reaches under 2.3V(typ), whole system is shutdown.

Setting method of REG50 capacitance

When REG50 terminal capacitance is defined as CREG , shutdown time TOFF is decided by the following equation.

TOFF                                        CREG[F] (5.0      2.3) [V ]  [sec]
                                                       5 [A]

         When discharge function is used, PWM signal must be continuously inputted after STB=L.
         VOUT discharge time is longest when PWM is set on mininum DUTY.
         Please set CREG capacitance value with margin so that the system is shutdown after VOUT is discharged enough.

3.2.3 VCC Series Resistance Setting
         Here are the following effects of inserting series resistor Rvcc into VCC
         line.
         (i) In order to drop the voltage VCC, it is possible to suppress the heat
         generation of the IC.
         (ii) It can limit the inflow current to VCC line.
         However, if resistance RVCC is set bigger, VCC voltage becomes under
         minimum operation voltage (VCC<9V). RVCC must be set to an
         appropriate series resistance.

IC's inflow current line I_IN has the following inflow lines.
IC's circuit current...ICC
Current of RREG connected to REG50...IREG
Current to drive FET's Gate...I_GATE
These decide the voltage V at RVCC.
VCC terminal voltage at that time can be expressed as follows.

  VCC[V] VIN[V]  ICC[A]  IDCDC[A]  IREG[A] RVCC[]  9[V]                         Figure 23. VCC series resistance
                                                                                   circuit example
Here, judgement is the 9V minimum operation voltage.
Please consider a sufficient margin when setting the series resistor of VCC.

www.rohm.com                                                  15/34             TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                  13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                       Datasheet

setting example

Above equation is translated as follows.

RVCC[]                     VIN[V]  9[V]

                  ICC[A]  IDCDC[A]  IREG[A]

When VIN=12V, ICC=2.0mA, RREG=10kand IDCDC=2mA, RVCC's value is calculated as follows.

         RVCC[]                                  12[V]  9[V]               667[]

                         0.002[A]  0.002[A]  5.0[V]10000[]

(ICC is 2.6mA(typ.)) . Please set each values with tolerance and margin.

3.2.4 LED current setting
       LED current can be adjusted by setting the resistance RS [] which connects to ISENSE pin and ADIM[V].

Relationship between RS and ILED current

With DC dimming (ADIM<3.0V)

                                            RISENSE      1    ADIM[V] []
                                                         3    ILED [ A ]

Without DC dimming (ADIM>3.0V)

                                            RISENSE      1.015[V] []
                                                         ILED [ A ]

setting example

If ILED current is 200mA and ADIM is 2.0V, we can calculate RISENSE as below.

         RISENSE    1    ADIM[V]              1  2.0[V]     3.33[]  
                    3    ILED [A]             3  0.2[A]

                                                                                Figure 24. LED current setting example

3.2.5 DCDC Oscillation Frequency Setting
      RRT which connects to RT pin sets the oscillation frequency fSW of DCDC.
       Relationship between frequency fSW and RT resistance (ideal)

         R RT      15000                    [k  ]
                  fSW [kHz ]

setting example
When DCDC frequency fsw is set to 200kHz, RRT is as follows.

         RRT     15000        15000                  75     [k]     
                fsw [kHz]    200[kHz]

                                                                                  Figure 25. RT terminal setting example

www.rohm.com                                                  16/34               TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                    13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                               Datasheet

3.2.6 UVLO Setting
         Under Voltage Lock Out pin is the input voltage of the power stage. IC starts boost operation if UVLO is more than
         3.0V(typ.) and stops if lower than 2.7V(typ.).
         The UVLO pin is high impedance, because the internal resistance is not connected to a certain bias.
         So, the bias by the external components is required, because the open connection of this pin is not a fixed potential.

Detection voltage is set by dividing resistors R1 and R2. The resistor values can be calculated by the formula below.

UVLO detection equation
As VIN decreases, R1 and R2 values are set in the following formula by the VINDET that UVLO detects.

               R1  R2[k]  (VINDET[V]  2.7[V]) [k]
                                          2.7[V]

UVLO release equation
R1 and R2 setting is decided by the equation above. The equation of UVLO
release voltage is as follows.

         VINCAN      3.0V                   (R1[k]  R2[k])  [V]
                                                  R2[k]

setting example                                                                                Figure 26. UVLO setting example

If the normal input voltage, VIN is 24V, the detect voltage of UVLO is 18V, R2 is
30k, R1 is calculated as follows.

         R1  R2[k] (VINDET[V]  2.7[V])  30[k] (18[V]  2.7[V])  170.0 [k]
                                            2.7[V]                   2.7[V]

By using these R1 and R2, the release voltage of UVLO, VINCAN, can be calculated too as follows.

         VINCAN    3.0[V]   (R1[k]  R2[k])                  3.0[V]   170[k]  30[k]  [V]  20.0  [V]
                                  R2[k]                                    30[k]

www.rohm.com                                                17/34                        TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                           13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                      Datasheet

3.2.7 OVP Setting
      The OVP terminal is the input for over-voltage protection of output voltage.
      The OVP pin is high impedance, because the internal resistance is not connected to a certain bias.

       Detection voltage of VOUT is set by dividing resistors R1 and R2. The resistor values can be calculated by the formula
       below.

       OVP detection equation
       If VOUT is boosted abnormally, VOVPDET, the detect
       voltage of OVP, R1, R2 can be expressed by the following formula.

           R1  R2[k]  (VOVPDET[V]  3.0[V]) [k]
                                       3.0[V]

       OVP release equation
       By using R1 and R2 in the above equation, the release voltage of
       OVP, VOVPCAN can be expressed as follows.

VOVPCAN    2.8V         (R1[k]  R2[k])             [V]
                              R2[k]

                                                                                                          Figure 27. OVP setting example
setting example

If the normal output voltage, VOUT is 40V, the detect voltage of OVP is 48V, R2 is 10k ohm, R1 is calculated as follows.

R1  R2[k]  (VOVPDET[V]  3.0[V])  10[k]  (48[V]  3[V])  150[k]
                             3.0[V]                              3[V]

By using these R1 and R2, the release voltage of OVP, VOVPCAN can be calculated as follows.

VOVPCAN             2.8[V]   (R1[k]  R2[k])             2.8[V]   10[k] 150[k]  [V]  44.8[V]
                                   R2[k]                               10[k]

3.2.8 Interval Until Latch Off Setting
       About over boost protection (FBMAX), the capacitance value of CP terminal can set the time of latch-off. About the
       behavior from abnormal detection to latch-off, please refer to the section "3.5.6 Timing Chart".

       The condition FB>4.0V(typ.) and PWM=H continues more than four GATE clocks, the CP terminal charge is started by
       3A. After that, only the FB voltage is monitored. As the CP voltage reaches to 3.0V(typ.), IC will be latched off.
       The time LATCHTIME to reach to latch-off is set by CP terminal capacitance as follows.

         LATCHTIME    CCP[F] 3.0[V]         [sec]
                           3.0[A]

setting example
If the capacitor of CP pin is 0.47F, the timer latch interval is as follows.

         LATCHTIME    0.47[F] 3.0[V]         470[msec]
                           3.0[A]

www.rohm.com                                            18/34                  TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                 13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                               Datasheet

3.3 DCDC Parts Selection

  3.3.1. OCP Setting / Calculation Method for the Current Rating of DCDC Parts
        OCP detection stops the switching when the CS pin voltage is more than 0.4V. The resistor value of CS pin, RCS needs to
        be considered by the coil L current. And the current rating of DCDC external parts is required more than the peak current
        of the coil.
        Shown below are the calculation method of the coil peak current, the selection method of Rcs (the resistor value of CS
        pin) and the current rating of the external DCDC parts at Continuous Current Mode.

the calculation method of the coil peak current, Ipeak at Continuous Current Mode

At first, since the ripple voltage at CS pin depends on the application
condition of DCDC, the following variables are used.
Vout voltage=VOUT[V]
LED total current=IOUT[A]
DCDC input voltage of the power stage =VIN[V]
Efficiency of DCDC =[%]
And then, the average input current IIN is calculated by the following
equation.

         IIN     VOUT[V]  IOUT[A]                [A]
                   VIN[V]  [%]

And the ripple current of the inductor L (IL[A]) can be calculated by using
DCDC the switching frequency, fsw, as follows.

         IL  (VOUT [V]  VIN [V])  VIN [V] [A]
                    L[H]  VOUT [V]  fSW [Hz]

On the other hand, the peak current of the inductor Ipeak can be expressed
as follows.

         Ipeak         IIN [A]    IL[ A ]        [A]   ... (1)               N[V]
                                     2

Therefore, the bottom of the ripple current Imin is

         Im  in       IIN [A ]    IL[ A ]        or 0
                                     2

If Imin>0, the operation mode is CCM (Continuous Current Mode),              IL[A]
otherwise the mode is DCM (Discontinuous Current Mode).

(the selection method of Rcs at Continuous Current Mode)                     VCS[V]
Ipeak flows into Rcs and that causes the voltage signal to CS pin. (Please
refer to the timing chart at the right)
Peak voltage VCSpeak is as follows.

             VCS peak  Rcs  Ipeak [V]

As this VCSpeak reaches 0.4V, the DCDC output stops the switching.
Therefore, Rcs value is necessary to meet the condition below.

            Rcs  Ipeak [V]  0.4[V]

                                                                                     Figure 28. Coil current waveform

(the current rating of the external DCDC parts)
The peak current as the CS voltage reaches OCP level (0.4V) is defined as Ipeak_det.

         Ipeak _ det    0.4[ V ]            [A]        ... (2)
                        Rcs[]

The relationship among Ipeak (equation (1)), Ipeak_det (equation (2)) and the current rating of parts is required to meet
the following

            Ipeak  Ipeak _ det  The current rating of parts

Please make the selection of the external parts such as FET, Inductor, diode meet the above condition.

www.rohm.com                                           19/34                         TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                       13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                            Datasheet

[setting example]
Output voltage = VOUT [V] = 40V
LED total current = IOUT [A] = 0.48V
DCDC input voltage of the power stage = VIN [V] = 24V
Efficiency of DCDC =[%] = 90%
Averaged input current IIN is calculated as follows.

         IIN[A]       VOUT[V]  IOUT[A]        40[V]  0.48[A]    0.89     [A]
                        VIN[V]  [%]           24[V]  90[%]

If the switching frequency, fSW = 200kHz, and the inductor, L=100H, the ripple current of the inductor L (IL[A]) can be
calculated as follows.

         IL      (VOUT [V]  VIN[V])  VIN[V]          100     (40[V]  24[V])  24[V]      0.48  [A]
                  L[H]  VOUT [V]  fSW [Hz]                106[H]  40[V]  200 103[Hz]

Therefore the inductor peak current, Ipeak is

         Ipeak         IIN[A]     IL[A] [A]        0.89[A]    0.48[ A ]   1.13    [A ] ...calculation result of the peak current
                                     2                            2

If Rcs is assumed to be 0.3                                                             ...Rcs value confirmation

           VCS peak  Rcs  Ipeak  0.3[] 1.13[A]  0.339 [V]  0.4V

The above condition is met.

And Ipeak_det, the current OCP works, is

         Ipeak _ det    0.4[ V ]   1.33     [A]
                        0.3[]

If the current rating of the used parts is 2A,

Ipeak  Ipeak _ det  The current rating  1.13[A ]  1.33[A ]  2.0[A ] ...current rating confirmation

                                                                                                                      of DCDC parts

This inequality meets the above relationship. The parts selection is proper.
And IMIN, the bottom of the IL ripple current, can be calculated as follows.

         IMIN    IIN[A]   IL[A] [A]           1.13[A]   0.48[ A ]    0.65[ A ]    0
                             2

This inequality implies that the operation is continuous current mode.

www.rohm.com                                              20/34                      TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                       13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                Datasheet

  3.3.2. Inductor Selection
The inductor value affects the input ripple current. As shown in section 3.3.1,

                                            IL  (VOUT [V]  VIN[V])  VIN[V] [A]
                                                       L[H]  VOUT [V]  fSW [Hz]

            IL                                      VOUT[V]  IOUT[A]
                                                      VIN[V]  [%]
                                            IIN                                  [A]

                                            Ipeak    IIN[A ]   IL[ A ]                [A]
                                                                  2

                  Where

                  L: coil inductance [H]            VOUT: DCDC output voltage [V]

                  VIN: input voltage [V]

                  IOUT: output load current (the summation of LED current) [A]

                  IIN: input current [A]            fSW: oscillation frequency [Hz]

Figure 29. Inductor current waveform and diagram

            In continuous current mode, IL is set to 30% to 50% of the output load current in many cases.
            In using smaller inductor, the boost is operated by the discontinuous current mode in which the coil current returns to
            zero at every period.

     *The current exceeding the rated current value of inductor flown through the coil causes magnetic saturation, results in
      decreasing in efficiency. Inductor needs to be selected to have such adequate margin that peak current does not
      exceed the rated current value of the inductor.
     *To reduce inductor loss and improve efficiency, inductor with low resistance components (DCR, ACR) needs to be
      selected

3.3.3. Output Capacitance Cout Selection

VIN                                         Output capacitor needs to be selected in consideration of equivalent series resistance

                                            required to even the stable area of output voltage or ripple voltage. Be aware that set

IL                                          LED current may not be flown due to decrease in LED terminal voltage if output ripple
         L

            VOUT                            component is high.
                                            Output ripple voltage VOUT is determined by Equation (4):

RCS         RESR                            Vout IL  RESR[V](4)
            COUT
                                            When the coil current is charged to the output capacitor as MOS turns off, much output
Figure 30. Output capacitor diagram         ripple is caused. Much ripple voltage of the output capacitor may cause the LED current
                                            ripple.

   * Rating of capacitor needs to be selected to have adequate margin against output voltage.
   *To use an electrolytic capacitor, adequate margin against allowable current is also necessary. Be aware that the LED
    current is larger than the set value transitionally in case that LED is provided with PWM dimming especially.

3.3.4. MOSFET Selection
   There is no problem if the absolute maximum rating is larger than the rated current of the inductor L, or is larger than
   the sum of the tolerance voltage of COUT and the rectifying diode VF. The product with small gate capacitance (injected
   charge) needs to be selected to achieve high-speed switching.
     * One with over current protection setting or higher is recommended.
     * The selection of one with small on resistance results in high efficiency.

3.3.5. Rectifying Diode Selection
    A schottky barrier diode which has current ability higher than the rated current of L, reverse voltage larger than the
    tolerance voltage of COUT, and low forward voltage VF especially needs to be selected.

www.rohm.com                                        21/34                                  TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                             13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                       Datasheet

3.4.Loop Compensation

         A current mode DCDC converter has each one pole (phase lag) fp due to CR filter composed of the output capacitor and
         the output resistance (= LED current) and zero (phase lead) fZ by the output capacitor and the ESR of the capacitor.
         Moreover, a step-up DCDC converter has RHP zero (right-half plane zero point) fZRHP which is unique with the boost
         converter. This zero may cause the unstable feedback. To avoid this by RHP zero, the loop compensation that the
         cross-over frequency fc, set as follows, is suggested.
         fc = fZRHP /5 (fZRHP: RHP zero frequency)
         Considering the response speed, the calculated constant below is not always optimized completely. It needs to be
         adequately verified with an actual device.

                 Figure 31. Output stage and error amplifier diagram

i.       Calculate the pole frequency fp and the RHP zero frequency fZRHP of DC/DC converter

         fp           ILED                  [Hz]            fZRHP       VOUT  (1  D)2  [Hz]
               2  VOUT  COUT                                             2  L  ILED

         Where ILED = the summation of LED current, D  VOUT  VIN (Continuous Current Mode)
                                                                   VOUT

ii.      Calculate the phase compensation of the error amp output (fc = fZRHP/5)

         RFB1         fRHZP  RCS  ILED              []  
                 5  fp  gm  VOUT  (1  D)

         CFB1            1                    2          5  fZRHP  [F]
                 2  RFB1 fc                         RFB1

                 gm  4.0 104[S]

Above equation is described for lighting LED without the oscillation. The value may cause much error if the quick
response for the abrupt change of dimming signal is required.
To improve the transient response, RFB1 needs to be increased, and CFB1 needs to be decreased. It needs to be
adequately verified with an actual device in consideration of variation from parts to parts since phase margin is
decreased.

www.rohm.com                                        22/34                TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                           13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                          Datasheet

3.5.Timing Chart                                                                        0.4V
    3.5.1 PWM Start up 1 (Input PWM Signal After Input STB Signal)

VCC          7.5V

STB

   PWM              2.6V
REG50                                                    3.7V
  SS
GATE                               0.4V

   RT              2.0V

STATE   OFF                                 STANDBY        SS         Normal  STANDBY SS

             (*1) (*2)                               (*3)      (*4)           (*5) (*6)

        Figure 32. PWM Start up 1 (Input PWM Signal After Input STB Signal)

(*1)...REG50 starts up when STB is changed from Low to High. In the state where the PWM signal is not inputted, SS terminal
       is not charged and DCDC doesn't start to boost, either.

(*2)...When REG50 is more than 2.6V, the reset signal is released.
(*3)...The charge of the pin SS starts at the positive edge of PWM=L to H, and the soft start starts. The GATE pulse outputs only

       during the corresponding PWM=H. And while the SS is less than 0.4V, the pulse does not output. The pin SS continues
       charging in spite of the assertion of PWM or OVP level.
(*4)...The soft start interval will end if the voltage of the pin SS, Vss reaches 3.7V. By this time, it boosts VOUT to the voltage
       where the set LED current flows. The abnormal detection of FBMAX starts to be monitored.
(*5)...As STB=L, the boost operation is stopped instantaneously. (Discharge operation continues in the state of STB=L and
       REGUVLO=L. Please refer to section 3.5.3)
(*6)...In this diagram, before the charge period is completed, STB is changed to High again. As STB=H again, the boost
       operation restarts the next PWM=H. It is the same operation as the timing of (*2). (For capacitance setting of SS terminal,
       please refer to section 3.2.1.

www.rohm.com                                                   23/34          TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                            Datasheet

3.5.2 PWM Start Up 2 (Input STB Signal after Inputted PWM Signal)

                                    Figure 33. PWM Start Up 2 (Input STB Signal after Inputted PWM Signal)

(*1)...REG50 starts up when STB=H.
(*2)...When REG50UVLO releases or PWM is inputted to the edge of PWM=LH, SS charge starts and soft start period is

       started. The GATE pulse outputs only during the corresponding PWM=H. And while the SS is less than 0.4V, the pulse
       does not output. The pin SS continues charging in spite of the assertion of PWM or OVP level.
(*3)...The soft start interval will end if the voltage of the pin SS, Vss reaches 3.7V. By this time, it boosts VOUT to the point where
       the set LED current flows. The abnormal detection of FBMAX starts to be monitored.
(*4)...As STB=L, the boost operation is stopped instantaneously (GATE=L, SS=L). (Discharge operation works in the state of
       STB=L and REG50UVLO=H. Please refer to section 3.5.3)
(*5)...In this diagram, before the discharge period is completed, STB is changed to High again. As STB=H again, operation will
       be the same as the timing of (*1).

www.rohm.com                                24/34                  TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                     13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                        Datasheet

3.5.3 Turn Off

                 STB
                PWM

                REG50                                              2.3V

REG50UVLO

                DIMOUT
                 GATE

                Vout

                SS

                RT 2.0V

                STATE    ON                       Dischange               OFF

                                            (*1)             (*2)

                                                                         Figure 34. Turn Off

(*1)...As STB=HLboost operation stops and REG50 starts to discharge.
(*2)...While STB=L, REG50UVLO=H, DIMOUT becomes same as PWM. REG50=5.0V is discharged by -5A until

       REG50=2.3V,and then IC becomes OFF state. REG50 is discharged rapidly and RT becomes 0V at the same time. VOUT is
       discharged completely until this time. It should be set to avoid a sudden brightness.
       About capacitance value setting of REG50, please refer to the section 3.2.2.

www.rohm.com                                                       25/34       TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                 13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                             Datasheet

3.5.4 Soft Start Function

        STB                                 2.7V           3.0V
       PWM
       UVLO                                                7.2V        7.5V
VCCUVLO                                                                2.3V
REG50UVLO                                                                         2.6V
        OVP
                                                                                  3.0V        2.8V

                                                                                        4clk

RT                         2.0V

SS

                                 (*1)       (*2)(*3) (*4)        (*5)       (*6)        (*7)

                                            Figure 35. Soft Start Function

(*1)...The SS pin charge does not start by just STB=H. PWM=H is required to start the soft start. In the low SS voltage, the
       GATE pin duty depends on the SS voltage. And while the SS is less than 0.4V, the pulse does not output.

(*2)...By the time STB=L, the SS pin is discharged immediately. As REG50UVLO=H, RT is still High.
(*3)...As the STB recovered to STB=H, The SS charge starts immediately by the logic PWM=H in this chart.
(*4)...The SS pin is discharged immediately by the UVLO=L.
(*5)...The SS pin is discharged immediately by the VCCUVLO=L.
(*6)...The SS pin is discharged immediately by the REG50UVLO=L.
(*7)...The SS pin is not discharged by the abnormal detection of the latch off type such as OVP until the latch off.

www.rohm.com                                               26/34                        TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                          13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                            Datasheet

3.5.5 OVP Detection

                                                                    Figure 36. OVP Detection

(*1)...As OVP is detected, the output GATE=L, DIMOUT=L, and the abnormal counter starts.
(*2)...If OVP is released within 4 clocks of abnormal counter of the GATE pin frequency, the boost operation restarts.
(*3)...As the OVP is detected again, the boost operation is stopped.
(*4)...As the OVP detection continues up to 4 count by the abnormal counter, IC will be latched off.
(*5)... Once IC is latched off, the boost operation doesn't restart even if OVP is released.
(*6)...The STB=L input can make IC reset.
(*7)...It normally starts as STB turns Low to High.
(*8)...The operation of the OVP detection is not related to the logic of PWM.

www.rohm.com                                27/34  TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                     13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                 Datasheet

3.5.6 FBMAX Detection

                              STB
                            PWM

REG50

                                   4.0V                 4.0V

FB

GATE                                                                       

    CP                                                   
     SS
                                                                                 3.0V

                                                  3.7V

RT                                 2.0V

STATE STANDBY                                 SS  NORMAL             CP COUNTOR             STANDBY SS
                                                       (*3)
                                                                                 latch
                                                                                  off

                                   (*1) (*2)                  (*4)               (*5) (*6)  (*7)

                                                                  Figure 37. FBMAX Detection

(*2)...During the soft start, it is not judged to the abnormal state even if the FB=H(FB>4.0V).
(*3)...When the PWM=H and FB=H, the abnormal counter doesn't start immediately.
(*4)...The CP charge will start if the PWM=H and the FB=H detection continues up to 4 clocks of the GATE frequency. Once the

       count starts, only FB level is monitored.
(*5)...When the FBMAX detection continues till the CP charge reaches 3.0V, IC will be latched off. The latch off interval can be

       calculated by the external capacitance of CP pin. (Please refer to section 3.2.8.)
(*6)...The latch off state can be reset by the STB=L.
(*7)...It is normally started by PWM=L to H, in this figure.

www.rohm.com                                                  28/34                         TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                              13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                                                                     Datasheet

3.5.7 LED OCP Detection

      STB                      3.0V               3.0V        3.0V      3.0V                        3.0V                      3.0V
      PWM
    REG50                START
   ISENSE                                    RESET
Abnormal                                                  START
COUNTOR                                                                         END
                                                                                                                             START
       SS                                                                                                                                              END
    GATE                 Smaller than                         4count                                                  4count
                            4count                                                            0.4V

DIMOUT
       RT 2.0V

STATE      NORMAL LEDOCP NORMAL LEDOCP Latch off Reset NORMAL LEDOCP                                                          Latch off

                               abnormal                       abnormal                 (OFF)                abnormal
                                                                                                    (*8)
                         (*1)               (*2)        (*3)          (*4) (*5)  (*6)         (*7)

                                                        Figure 38. LED OCP Detection

(*1)...If ISENSE>3.0V, LEDOCP is detected, and GATE becomes L. To detect LEDOCP continuously, The DIMOUT is
       compulsorily high, regardless of the PWM dimming signal.

(*2)...When the LEDOCP releases within 4 counts of the GATE frequency, the boost operation restarts.
(*3) ...As the LEDOCP is detected again, the boost operation is stopped.
(*4)...If the LEDOCP detection continues up to 4 counts of GATE frequency. IC will be latched off.
(*5)...Once IC is latched off, the boost operation doesn't restart even if the LEDOCP releases.
(*6)...The latch off state can be reset by the STB=L.
(*7)...It normally starts by STB=L to H.
(*8)...The operation of the LEDOCP detection is not related to the logic of the PWM.

www.rohm.com                                                            29/34                       TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                                      13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                            Datasheet

Operational Notes

      1. Reverse Connection of Power Supply
             Connecting the power supply in reverse polarity can damage the IC. Take precautions against reverse polarity when
             connecting the power supply, such as mounting an external diode between the power supply and the IC's power
             supply terminals.

      2. Power Supply Lines
             Design the PCB layout pattern to provide low impedance supply lines. Separate the ground and supply lines of the
             digital and analog blocks to prevent noise in the ground and supply lines of the digital block from affecting the analog
             block. Furthermore, connect a capacitor to ground at all power supply pins. Consider the effect of temperature and
             aging on the capacitance value when using electrolytic capacitors.

      3. Ground Voltage
             Ensure that no pins are at a voltage below that of the ground pin at any time, even during transient condition.

      4. Ground Wiring Pattern
             When using both small-signal and large-current ground traces, the two ground traces should be routed separately but
             connected to a single ground at the reference point of the application board to avoid fluctuations in the small-signal
             ground caused by large currents. Also ensure that the ground traces of external components do not cause variations
             on the ground voltage. The ground lines must be as short and thick as possible to reduce line impedance.

      5. Thermal Consideration
             Should by any chance the power dissipation rating be exceeded the rise in temperature of the chip may result in
             deterioration of the properties of the chip. The absolute maximum rating of the Pd stated in this specification is when
             the IC is mounted on a 70mm x 70mm x 1.6mm glass epoxy board. In case of exceeding this absolute maximum
             rating, increase the board size and copper area to prevent exceeding the Pd rating.

      6. Recommended Operating Conditions
             These conditions represent a range within which the expected characteristics of the IC can be approximately obtained.
             The electrical characteristics are guaranteed under the conditions of each parameter.

      7. Rush Current

            When power is first supplied to the IC, it is possible that the internal logic may be unstable and inrush
            current may flow instantaneously due to the internal powering sequence and delays, especially if the IC
            has more than one power supply. Therefore, give special consideration to power coupling capacitance,
            power wiring, width of ground wiring, and routing of connections.

      8. Testing on Application Boards
             When testing the IC on an application board, connecting a capacitor directly to a low-impedance output pin may
             subject the IC to stress. Always discharge capacitors completely after each process or step. The IC's power supply
             should always be turned off completely before connecting or removing it from the test setup during the inspection
             process. To prevent damage from static discharge, ground the IC during assembly and use similar precautions during
             transport and storage.

      9. Inter-pin Short and Mounting Errors
             Ensure that the direction and position are correct when mounting the IC on the PCB. Incorrect mounting may result in
             damaging the IC. Avoid nearby pins being shorted to each other especially to ground, power supply and output pin.
             Inter-pin shorts could be due to many reasons such as metal particles, water droplets (in very humid environment) and
             unintentional solder bridge deposited in between pins during assembly to name a few.

www.rohm.com                                30/34  TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                     13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                            Datasheet

Operational Notes continued

      10. Unused Input Terminals
             Input terminals of an IC are often connected to the gate of a MOS transistor. The gate has extremely high impedance
             and extremely low capacitance. If left unconnected, the electric field from the outside can easily charge it. The small
             charge acquired in this way is enough to produce a significant effect on the conduction through the transistor and
             cause unexpected operation of the IC. So unless otherwise specified, unused input terminals should be connected to
             the power supply or ground line.

      11. Regarding the Input Pin of the IC

             This monolithic IC contains P+ isolation and P substrate layers between adjacent elements in order to keep them
             isolated. P-N junctions are formed at the intersection of the P layers with the N layers of other elements, creating a
             parasitic diode or transistor. For example (refer to figure below):

              When GND > Pin A and GND > Pin B, the P-N junction operates as a parasitic diode.
              When GND > Pin B, the P-N junction operates as a parasitic transistor.

             Parasitic diodes inevitably occur in the structure of the IC. The operation of parasitic diodes can result in mutual
             interference among circuits, operational faults, or physical damage. Therefore, conditions that cause these diodes to
             operate, such as applying a voltage lower than the GND voltage to an input pin (and thus to the P substrate) should
             be avoided.

                                                       Figure 39. Example of monolithic IC structure

12. Ceramic Capacitor

       When using a ceramic capacitor, determine the dielectric constant considering the change of capacitance with
       temperature and the decrease in nominal capacitance due to DC bias and others.

13. Area of Safe Operation (ASO)
       Operate the IC such that the output voltage, output current, and power dissipation are all within the Area of Safe
       Operation (ASO).

14. Thermal Shutdown Circuit(TSD)
       This IC has a built-in thermal shutdown circuit that prevents heat damage to the IC. Normal operation should always
       be within the IC's power dissipation rating. If however the rating is exceeded for a continued period, the junction
       temperature (Tj) will rise which will activate the TSD circuit that will turn OFF all output pins. When the Tj falls below
       the TSD threshold, the circuits are automatically restored to normal operation.
       Note that the TSD circuit operates in a situation that exceeds the absolute maximum ratings and therefore, under no
       circumstances, should the TSD circuit be used in a set design or for any purpose other than protecting the IC from
       heat damage.

15. Over Current Protection Circuit (OCP)
       This IC incorporates an integrated overcurrent protection circuit that is activated when the load is shorted. This
       protection circuit is effective in preventing damage due to sudden and unexpected incidents. However, the IC should
       not be used in applications characterized by continuous operation or transitioning of the protection circuit.

www.rohm.com                                31/34  TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                     13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                  Datasheet

Ordering Information                                             -  E2

     BD9 4 8 6 F

Part Number                                 Package                 Packaging and forming specification
                                            F:SOP16                 E2: Embossed tape and reel

Marking Diagrams                            Part Number Marking
                                            LOT Number
        SOP16 (TOP VIEW)

             BD9486F

                                            1PIN MARK

www.rohm.com                                           32/34            TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                          13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                                                                                                  Datasheet

Physical Dimension, Tape and Reel Information                           SOP16

Package Name

                                            (Max 10.35 (include.BURR))

                                                                                                  (UNIT : mm)
                                                                                                  PKG : SOP16
                                                                                                  Drawing No. : EX114-5001



Tape                                        Embossed carrier tape

Quantity 2500pcs

Direction                                   E2
of feed
                                            ( ) The direction is the 1pin of product is at the upper left when you hold
                                              reel on the left hand and you pull out the tape on the right hand

                                                  1pin                         Direction of feed

                                            Reel   Order quantity needs to be multiple of the minimum quantity.

www.rohm.com                                                       33/34                          TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                                                                    13.Feb.2014 Rev.004
TSZ2211115001
BD9486F                                            Datasheet

Revision History

     Date         Revision                                                       Changes
12.Jul.2013          001
09.Sep.2013          002    New Release
                            p.4 delete REG50_UVLO_Hysteresis item
19.Nev.2013          003    p.4 modify REG50 Discharge Current limits

13.Feb.2014          004                Min. 4.95uA -> 3.0uA Typ. 5.00uA -> 5.0uA Max. 5.05uA -> 7.0uA
                            p.3 Circuit Current (Icc) add condition GATE=L,IREG50=0mA
                            p.6 2.2 Pin ESD Type add REG50 schematic (PWM sch. Is moved to STB sch.)
                            p.10 Pin Description Pin11 ISENSE sentence ADIM analog dimming and 3.0V(typ)

                                                                                           ADIM analog dimming and 1.0V(typ)
                                   Figure.13 modify schematic (add ADIM=3.3V)
                            p.11 Modify DIMOUT explanation to " the output H level is VCC".
                                   Modify GATE explanation to " The high level is VCC".
                                   Modify the figure.15 of DIMOUT terminal circuit example.

www.rohm.com                                34/34  TSZ02201-0F1F0C100240-1-2
2013 ROHM Co., Ltd. All rights reserved.                     13.Feb.2014 Rev.004
TSZ2211115001
                                                                       Datasheet

                                            Notice

Precaution on using ROHM Products

      1. Our Products are designed and manufactured for application in ordinary electronic equipments (such as AV equipment,
            OA equipment, telecommunication equipment, home electronic appliances, amusement equipment, etc.). If you
            intend to use our Products in devices requiring extremely high reliability (such as medical equipment (Note 1), transport
            equipment, traffic equipment, aircraft/spacecraft, nuclear power controllers, fuel controllers, car equipment including car
            accessories, safety devices, etc.) and whose malfunction or failure may cause loss of human life, bodily injury or
            serious damage to property ("Specific Applications"), please consult with the ROHM sales representative in advance.
            Unless otherwise agreed in writing by ROHM in advance, ROHM shall not be in any way responsible or liable for any
            damages, expenses or losses incurred by you or third parties arising from the use of any ROHM's Products for Specific
            Applications.

(Note1) Medical Equipment Classification of the Specific Applications

JAPAN                                       USA    EU      CHINA

CLASS                                       CLASS  CLASSb  CLASS
CLASS                                              CLASS

      2. ROHM designs and manufactures its Products subject to strict quality control system. However, semiconductor
            products can fail or malfunction at a certain rate. Please be sure to implement, at your own responsibilities, adequate
            safety measures including but not limited to fail-safe design against the physical injury, damage to any property, which
            a failure or malfunction of our Products may cause. The following are examples of safety measures:
                  [a] Installation of protection circuits or other protective devices to improve system safety
                  [b] Installation of redundant circuits to reduce the impact of single or multiple circuit failure

      3. Our Products are designed and manufactured for use under standard conditions and not under any special or
            extraordinary environments or conditions, as exemplified below. Accordingly, ROHM shall not be in any way
            responsible or liable for any damages, expenses or losses arising from the use of any ROHM's Products under any
            special or extraordinary environments or conditions. If you intend to use our Products under any special or
            extraordinary environments or conditions (as exemplified below), your independent verification and confirmation of
            product performance, reliability, etc, prior to use, must be necessary:
                  [a] Use of our Products in any types of liquid, including water, oils, chemicals, and organic solvents
                  [b] Use of our Products outdoors or in places where the Products are exposed to direct sunlight or dust
                  [c] Use of our Products in places where the Products are exposed to sea wind or corrosive gases, including Cl2,
                      H2S, NH3, SO2, and NO2
                  [d] Use of our Products in places where the Products are exposed to static electricity or electromagnetic waves
                  [e] Use of our Products in proximity to heat-producing components, plastic cords, or other flammable items
                  [f] Sealing or coating our Products with resin or other coating materials
                  [g] Use of our Products without cleaning residue of flux (even if you use no-clean type fluxes, cleaning residue of
                     flux is recommended); or Washing our Products by using water or water-soluble cleaning agents for cleaning
                     residue after soldering
                  [h] Use of the Products in places subject to dew condensation

      4. The Products are not subject to radiation-proof design.

      5. Please verify and confirm characteristics of the final or mounted products in using the Products.

      6. In particular, if a transient load (a large amount of load applied in a short period of time, such as pulse. is applied,
            confirmation of performance characteristics after on-board mounting is strongly recommended. Avoid applying power
            exceeding normal rated power; exceeding the power rating under steady-state loading condition may negatively affect
            product performance and reliability.

      7. De-rate Power Dissipation (Pd) depending on Ambient temperature (Ta). When used in sealed area, confirm the actual
            ambient temperature.

      8. Confirm that operation temperature is within the specified range described in the product specification.

      9. ROHM shall not be in any way responsible or liable for failure induced under deviant condition from what is defined in
            this document.

Precaution for Mounting / Circuit board design

      1. When a highly active halogenous (chlorine, bromine, etc.) flux is used, the residue of flux may negatively affect product
            performance and reliability.

      2. In principle, the reflow soldering method must be used; if flow soldering method is preferred, please consult with the
            ROHM representative in advance.

      For details, please refer to ROHM Mounting specification

Notice - GE                                                            Rev.002

2014 ROHM Co., Ltd. All rights reserved.
                                                                                                                  Datasheet

Precautions Regarding Application Examples and External Circuits

      1. If change is made to the constant of an external circuit, please allow a sufficient margin considering variations of the
            characteristics of the Products and external components, including transient characteristics, as well as static
            characteristics.

      2. You agree that application notes, reference designs, and associated data and information contained in this document
            are presented only as guidance for Products use. Therefore, in case you use such information, you are solely
            responsible for it and you must exercise your own independent verification and judgment in the use of such information
            contained in this document. ROHM shall not be in any way responsible or liable for any damages, expenses or losses
            incurred by you or third parties arising from the use of such information.

Precaution for Electrostatic

      This Product is electrostatic sensitive product, which may be damaged due to electrostatic discharge. Please take proper
      caution in your manufacturing process and storage so that voltage exceeding the Products maximum rating will not be
      applied to Products. Please take special care under dry condition (e.g. Grounding of human body / equipment / solder iron,
      isolation from charged objects, setting of Ionizer, friction prevention and temperature / humidity control).

Precaution for Storage / Transportation

      1. Product performance and soldered connections may deteriorate if the Products are stored in the places where:
                  [a] the Products are exposed to sea winds or corrosive gases, including Cl2, H2S, NH3, SO2, and NO2
                  [b] the temperature or humidity exceeds those recommended by ROHM
                  [c] the Products are exposed to direct sunshine or condensation
                  [d] the Products are exposed to high Electrostatic

      2. Even under ROHM recommended storage condition, solderability of products out of recommended storage time period
            may be degraded. It is strongly recommended to confirm solderability before using Products of which storage time is
            exceeding the recommended storage time period.

      3. Store / transport cartons in the correct direction, which is indicated on a carton with a symbol. Otherwise bent leads
            may occur due to excessive stress applied when dropping of a carton.

      4. Use Products within the specified time after opening a humidity barrier bag. Baking is required before using Products of
            which storage time is exceeding the recommended storage time period.

Precaution for Product Label

      QR code printed on ROHM Products label is for ROHM's internal use only.

Precaution for Disposition

      When disposing Products please dispose them properly using an authorized industry waste company.

Precaution for Foreign Exchange and Foreign Trade act

      Since our Products might fall under controlled goods prescribed by the applicable foreign exchange and foreign trade act,
      please consult with ROHM representative in case of export.

Precaution Regarding Intellectual Property Rights

      1. All information and data including but not limited to application example contained in this document is for reference
            only. ROHM does not warrant that foregoing information or data will not infringe any intellectual property rights or any
            other rights of any third party regarding such information or data. ROHM shall not be in any way responsible or liable
            for infringement of any intellectual property rights or other damages arising from use of such information or data.:

      2. No license, expressly or implied, is granted hereby under any intellectual property rights or other rights of ROHM or any
            third parties with respect to the information contained in this document.

Other Precaution

      1. This document may not be reprinted or reproduced, in whole or in part, without prior written consent of ROHM.

      2. The Products may not be disassembled, converted, modified, reproduced or otherwise changed without prior written
            consent of ROHM.

      3. In no event shall you use in any way whatsoever the Products and the related technical information contained in the
            Products or this document for any military purposes, including but not limited to, the development of mass-destruction
            weapons.

      4. The proper names of companies or products described in this document are trademarks or registered trademarks of
            ROHM, its affiliated companies or third parties.

Notice - GE                                 Rev.002

2014 ROHM Co., Ltd. All rights reserved.
                                                                                                                  Datasheet

General Precaution

      1. Before you use our Pro ducts, you are requested to care fully read this document and fully understand its contents.
           ROHM shall n ot be in an y way responsible or liabl e for fa ilure, malfunction or acci dent arising from the use of a ny
           ROHM's Products against warning, caution or note contained in this document.

      2. All information contained in this docume nt is current as of the issuing date and subj ect to change without any prior
           notice. Before purchasing or using ROHM's Products, please confirm the la test information with a ROHM sale s
           representative.

      3. The information contained in this doc ument is provi ded on an "as is" basis and ROHM does not warrant that all
            information contained in this document is accurate an d/or error-free. ROHM shall not be in an y way responsible or
            liable for an y damages, expenses or losses incurred b y you or third parties resulting from inaccur acy or errors of or
            concerning such information.

Notice WE                                 Rev.001

2014 ROHM Co., Ltd. All rights reserved.
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

该厂商的其它器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved