电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

AS8SLC512K32P-10L/883C

器件型号:AS8SLC512K32P-10L/883C
厂商名称:AUSTIN
厂商官网:http://www.austinsemiconductor.com/
下载文档

器件描述

512K x 32 SRAM SRAM Memory Array MCM

AS8SLC512K32P-10L/883C器件文档内容

                          Austin Semiconductor, Inc.                                            SRAM

                                                                                         AS8SLC512K32

512K x 32 SRAM                                                                    PIN ASSIGNMENT
                                                                                        (Top View)
SRAM Memory Array MCM
                                                                                  68 Lead CQFP (Q & Q1)

FEATURES                                                                              NC
                                                                                          A0
Fast access times: 10, 12, 15, 17 and 20ns                                                  A1
Fast OE\ access times: 6ns                                                                       A2
Ultra-low operating power < 1W worst case                                                            A3
Single +3.3V 0.3V power supply                                                                           A4
Fully static -- no clock or timing strobes necessary                                                          A5
All inputs and outputs are TTL-compatible                                                                         CE\3
Easy memory expansion with CE\ and OE\ options                                                                         GND
Automatic CE\ power down                                                                                                   CE\4
High-performance, low-power consumption, CMOS                                                                                  WE\1
                                                                                                                                      A6
                                                                                                                                          A7
                                                                                                                                              A8
                                                                                                                                                   A9
                                                                                                                                                       A10
                                                                                                                                                           Vcc

                                                                                      9 8 7 6 5 4 3 2 1 68 67 66 65 64 63 62 61
                                                                                  10                   60                                                           I/O 16
                                                                           I/O 0                                                                                    I/O 17
                                                                           I/O 1  11                   59                                                           I/O 18
                                                                           I/O 2                                                                                    I/O 19
                                                                           I/O 3  12                   58                                                           I/O 20
                                                                           I/O 4                                                                                    I/O 21
                                                                           I/O 5  13                   57                                                           I/O 22
                                                                           I/O 6                                                                                    I/O 23
                                                                           I/O 7  14                   56                                                           GND
                                                                           GND                                                                                      I/O 24
                                                                           I/O 8  15                   55                                                           I/O 25
                                                                           I/O 9                                                                                    I/O 26
                                                                          I/O 10  16                   54                                                           I/O 27
                                                                          I/O 11                                                                                    I/O 28
                                                                          I/O 12  17                   53                                                           I/O 29
                                                                          I/O 13                                                                                    I/O 30
                                                                          I/O 14  18                   52                                                           I/O 31
                                                                          I/O 15
                                                                                  19                   51

                                                                                  20                   50

                                                                                  21                   49

                                                                                  22                   48

                                                                                  23                   47

                                                                                  24                   46

                                                                                  25                   45

                                                                                  2 627 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 434 4

OPTIONS                         MARKINGS                                              Vcc
                                                                                          A11
  Timing                                -10                                                  A12
                                         -12                                                       A13
                                         -15                                                           A14
                                         -17                                                                A15
                                         -20                                                                    A16
                                                                                                                    CE\1

                                                                                                                         OE
                                                                                                                             CE\2
                                                                                                                                 A17
                                                                                                                                      WE\2
                                                                                                                                          WE\3
                                                                                                                                              WE\4
                                                                                                                                                   A18

                                                                                                                                                       NC
                                                                                                                                                           NC

   10ns                                                                               66 Lead PGA (P)

   12ns

   15ns

   17ns                                                                           CS                                                                            CS

   20ns

  Package

   Ceramic Quad Flatpack         Q No. 702                                            \

   Ceramic Quad Flatpak(.054min SO) Q1

   Pin Grid Array                P No.904

  Operating Temperature Ranges                                                   CS                                                                            CS

   Military (-55oC to +125oC)    XT

   Industrial (-40oC to +85oC)   IT

  2V data retention/low power   L

GENERAL DESCRIPTION                                                                         M4
                                                                                         M3
      The Austin Semiconductor, Inc. AS8SLC512K32 is a 3.3V                             M2
16 Megabit CMOS SRAM Module organized as 512Kx32 bits. The                            M1
AS8SLC512K32 achieves very high speed access, low power
consumption and high reliability by employing advanced CMOS
memory technology.

      This military temperature grade product is ideally suited for
commercial, industrial, and military applications when asynchronous high
speed switching and low ACTIVE opening power & ultra Fast Asyn-
chronous Access is mandated.

   For more products and information
       please visit our web site at

   www.austinsemiconductor.com

AS8SLC512K32                                                                       BLOCK DIAGRAM
Rev. 2.5 5/09
                                                                                               Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.

                                                                          1
                     Austin Semiconductor, Inc.                                                           SRAM

                                                                                                   AS8SLC512K32

ABSOLUTE MAXIMUM RATINGS*                                                This is a stress rating only and functional operation on the
                                                                         device at these or any other conditions above those indicated
Voltage of Vcc Supply Relative to Vss...........-0.5V to +4.6V           in the operational sections of this specification is not implied.
Storage Temperature.....................................-65C to +150C  Exposure to absolute maximum rating conditions for extended
Short Circuit Output Current(per I/O)............................20mA    periods may affect reliability.
Voltage on Any Pin Relative to Vss............-.5V to Vcc+4.6V           **Junction temperature depends upon package type, cycle
Maximum Junction Temperature**.............................+150C        time, loading, ambient temperature and airflow. See the Ap-
                                                                         plication Information section at the end of this datasheet for
*Stresses greater than those listed under "Absolute Maximum              more information.
Ratings" may cause permanent damage to the device.

ELECTRICAL CHARACTERISTICS AND RECOMMENDED DC OPERATING CONDITIONS
(-55oC < TA < 125oC and -40oC to +85oC; Vcc = 3.3V 0.3V)

DESCRIPTION                               CONDITIONS SYMBOL MIN MAX UNITS NOTES

Input High (logic 1) Voltage                                             VIH   2.2 VCC+0.3 V                1

Input Low (logic 1) Voltage                                              VIL   -0.3        0.8           V  1

Input Leakage CurrentADD,OE                 0V Input Leakage CurrentWE,CE
                                                                         ILI2  -10         10         A

Output Leakage CurrentI/O        Output(s) Disabled                      ILO   -10         10         A

                                      0V
Output High Voltage                         IOH=-4.0mA                   VOH   2.4                       V  1

Output Low Voltage                            IOL=8.0mA                  VOL               0.5           V  1

DESCRIPTION          CONDITIONS               SYMBOL -10                         MAX  -20 UNITS NOTES
                                                                         -12 -15 -17
                    CS\
High Speed         f = MAX = 1/ tRC (MIN)    ICC1   350                 240 200 180  240
Power Supply                                                             --- --- ---            mA 2, 3,13
Current: Operating Outputs Open, OE\ = VIH                               80 80 80
                                                                         --- --- ---
                     Low Power (L)                   280                 40 40 40     160
                                                                         80 80 80
Low Speed           CS\                                                                          60 60 60
Power Supply        f = 10 MHz, OE\ = VIH     ICC2                       36 36 36          mA      2

Current: Operating   Low Power (L)                   120                              80

Low Speed          CS\ Power Supply        f = 1 MHz, OE\ = VIH      ICC3

Current: Operating   Low Power (L)                       80                           40

                    CS\>VIH; VCC = MAX

  Power Supply f = MAX = 1/ tRC (MIN)         ISBT1  100                              80
Current: Standby Outputs Open, OE\=VIH                                                         mA 3, 13

                     Low Power (L)                       80                           60

                    VIN = VCC - 0.2V, or VSS

CMOS Standby                +0.2V             ISBT2      80                           60
                    VCC=Max; f = 0Hz                                                           mA

                     Low Power (L)                       50                           36

AS8SLC512K32                                                                                  Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.
Rev. 2.5 5/09
                                                                         2
                        Austin Semiconductor, Inc.                                           SRAM

CAPACITANCE (VIN = 0V, f = 1MHz, TA = 25oC)*                                          AS8SLC512K32

               SYMBOL          PARAMETER                                     MAX               UNITS
                                                                              40                 pF
CADD                    A0 - A18 Capacitance                                  40                 pF
COE                     OE\ Capacitance                                       12                 pF
CWE, CCS                WE\ and CS\ Capacitance                               15                 pF
CIO                     I/O 0- I/O 31 Capacitance

NOTE:

*This parameter is sampled.

AC TEST CONDITIONS

  TEST SPECIFICATIONS

  Input pulse levels...........................................VSS to 3V
  Input rise and fall times...........................................1ns/V
  Input timing reference levels...............................1.5V
  Output reference levels........................................1.5V
  Output load..........................................See Figure 1, 2

                        RL = 50                                                                 3.3V
                                                                                                       319
Q                                VL = 1.5V                                                             5 pF

               ZO = 50  30 pF                                                Q
                                                                                 333

               FIGURE 1                                                               FIGURE 2

AS8SLC512K32                                                                                      Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.
Rev. 2.5 5/09
                                                                             3
               Austin Semiconductor, Inc.                                                        SRAM

                                                                                          AS8SLC512K32

ELECTRICAL CHARACTERISTICS AND RECOMMENDED AC OPERATING CONDITIONS
(NOTE 5) (-55oC
DESCRIPTION                         SYMBOL       -10       -12       -15       -17             -20  UNITS NOTES
                                            MIN MAX   MIN MAX   MIN MAX   MIN MAX         MIN MAX

READ CYCLE                            tRC   10        12        15         17             20        ns
READ cycle time                       tAA                                            17
Address access time                  tACS       10        12        15               17       20    ns
Chip select access time               tOH
Output hold from address change     tLZCS       10        12        15      2                 20    ns
Chip select to output in Low-Z      tHZCS                                   2
Chip select to output in High-Z      tAOE   1         2         2                         2         ns
Output enable access time           tLZOE                                            7.5
Output enable to output in Low-Z    tHZOE   1         2         2                    7.5  2         ns  4,6,7
Output disable to output in High-Z                                          0
WRITE CYCLE                          tWC        5         6         7                7.5      8     ns  4,6,7
WRITE cycle time                     tCW
Chip select to end of write          tAW    0   5     0   6     0   7      17             0   8     ns
Address valid to end of write         tAS                                  11
Address setup time                    tAH   0         0         0          11             0         ns  4,6
Address hold from end of write       tWP1                                   0
WRITE pulse width, CS\ controlled    tWP2       5         6         7       0                 8     ns  4,6
WRITE pulse width, WE\ controlled     tDS                                  14
Data setup time                       tDH   10        12        15         14             20        ns
Data hold time                      tLZWE   7         8         10        7.5
Write disable to output in Low-z    tHZWE   7         8         10          1             12        ns
Write enable to output in High-Z            0         0         0           2
                                            0         0         0         6.5             12        ns
                                            9         10        12
                                            9         10        12                        0         ns
                                            5         6         7
                                            1         1         1                         0         ns
                                            2         2         2
                                            5         5         6                         15        ns

                                                                                          15        ns

                                                                                          8         ns

                                                                                          1         ns

                                                                                          2         ns  4,6,7

                                                                                          7         ns  4,6,7

AS8SLC512K32                                                                   Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.
Rev. 2.5 5/09
                                                          4
                         Austin Semiconductor, Inc.                                                                                                                                                                         SRAM

                                                                                                                                                                                                                     AS8SLC512K32

LOW POWER CHARACTERISTICS (L Version Only)

       DESCRIPTION                  CONDITIONS                                                                                                                                                     SYMBOL MIN        MAX  UNITS  NOTES
VCC for Retention Data                                                                                                                                                                                                       V       4
                                                                                                                                                                                                          VDR  2      24    mA
Data Retention Current                                                                                                                                                                                                32    mA
                         All Inputs @ Vcc + 0.2V                                                                                                                                         VCC = 2V  ICCDR
Chip Deselect to Data          or Vss + 0.2V,                                                                                                                                            VCC = 3V  ICCDR                    ns
Retention Time
                             CS\ = Vcc + 0.2V

                                                                                                                                                                                                   tCDR        0

Operation Recovery Time                                                                                                                                                                                   tR   20         ms     4, 11

                         LOW VCC DATA RETENTION WAVEFORM

                                                                                                                                                                                   DATA RETENTION MODE

VCC                                                                                                                                                                                4.5V                        4.5V

                                                                                                                                                                                         V > 2V
                                                                                                                                                                                            DR

CS\ 1-4                                    tCDR                                                                                                                                                    V                 tR
               111111111222222222333333333444444444555555555666666666777777777888888888999999999000000000111111111222222222333333333444444444555555555666666666777777777888888888                     DR                   111111111222222222333333333444444444555555555666666666777777777888888888999999999000000000111111111222222222333333333444441111111444411555552555522222222666663333333366663777774444444477774588888888855555555

NOTES                                                                                                                                                                                       7. At any given temperature and voltage condition,
                                                                                                                                                                                            tHZCS, is less than tLZCS, and tHZWE is less than tLZWE.
1. All voltages referenced to VSS (GND).                                                                                                                                                    8. WE\ is HIGH for READ cycle.
2. Worst case address switching.                                                                                                                                                            9. Device is continuously selected. Chip selects and
                                                                                                                                                                                            output enable are held in their active state.
3. ICC is dependent on output loading and cycle rates.                                                                                                                                      10. Address valid prior to or coincident with latest
                                                                                                                                                                                            occurring chip enable.
unloaded, and f=             1      HZ.                                                                                                                                                     11. t = READ cycle time.
                         t RC(MIN)
                                                                                                                                                                                                         RC
The specified value applies with the outputs
                                                                                                                                                                                            12. Chip enable (CS\) and write enable (WE\) can initiate
4. This parameter guaranteed but not tested.                                                                                                                                                and terminate a WRITE cycle.
                                                                                                                                                                                            13. I is for full 32 bit mode.
5. Test conditions as specified with output loading as
                                                                                                                                                                                                          CC
shown in Fig. 1 & 2 unless otherwise noted.
                                                                                                                                                                                                              Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.
6. t , t and t are specified with C = 5pF as in
HZCS HZOE      HZWE                      L                                                                                                                                               5

Fig. 2. Transition is measured +/- 200 mV typical from

steady state voltage, allowing for actual tester RC time

constant.

AS8SLC512K32
Rev. 2.5 5/09
               Austin Semiconductor, Inc.                                                                                                                                                                                 SRAM

                                                                                                                                                                                                                   AS8SLC512K32

                                   READ CYCLE NO. 1

                                                                                                     tRC

               ADDRESS                                                                    tOH  tAA  111112222233333111114444422222555553333344444555556666611111777771111222222222333334444455555
               DATA I/O
                         PREVIOUS  DATA VALID                                                                                                                                                      NEW DATA VALID

                                   READ CYCLE NO. 2

                                                                                                     tRC

               ADDRESS

               CS\1111121111122223222223333433333444455554444455555566666777778888899999       tAA                                                                                                        111112222233333444445555511111666661122222111777772333332222888883444443333455555444456666655556776666777
                                                                                                                                                                                                     11112222333344445555t6666H7777Z88881111C999911222211S000023333222111134444333455554445666655567766677
               OE\111121111222322223334333344455544445555566667777888899990000111122223333tLZCStACS
                                                                                                                                                                                                           tHZOE
               DATA I/O                      tLZOtAEOE                                               1111222233331111444422225555333311116666444411112222333344445555
                         HIGH IMPEDANCE                                                                                                                                                            DATA VALID

AS8SLC512K32                                                                                                             Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.
Rev. 2.5 5/09
                                                                                                    6
               Austin Semiconductor, Inc.                                                                                                         SRAM

                                                                                                                                           AS8SLC512K32

                                                                       WRITE CYCLE NO. 1

                                                                        (Chip Select Controlled)

               ADDRESS                                                                                             tWC
                                                                                                          tAW
               CS\                                                     tAS111112222233333444445555566666                             tAH
                                                                                                                tCW            11112222333344445555666677778888999900001111111122222222333333334444544455546555666576766677
               WE\ 111122223333444455556666777788889999                                                           tWP21

               DATA I/O                                                                                                  tDS   tDH

                                                                                                                         DATA VALID

                                                                       WRITE CYCLE NO. 2

                                                                       (Write Enable Controlled)

                                                                                                          tWC

               ADDRESS

               CS\ 1111111111222222222233333333334444444444555555555566666777778888899999                 tAW tCW              11111222223333344444t55555A66666H7777788888999990000011111111112222222222333333333344444544445555465555666657676666777

                                                                       tAS11112222333344445555            tWP11

               WE\                                                                                                                  tLZWE
                                                                                                                                   tDH
               DATAI/O 111222333444555666777888999000111tH222Z333W441114E222333444                                        tDS  VALID       111222111333221112444332232443334
                                                                                                                         DATA

NOTES

1. All voltages referenced to V (GND).
                                                                   SS

AS8SLC512K32                                                                                                                   Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.
Rev. 2.5 5/09
                                                                                                          7
Austin Semiconductor, Inc.                                                                     SRAM

                                                                                        AS8SLC512K32

                                  MECHANICAL DEFINITIONS*

                                  ASI Case #702 (Package Designator Q)

4 x D2                                                                            DETAIL A
4 x D1

  D

                                                                                  R

                                          b                              1o - 7o                 B
                                          e                                             L1

                                                                A2  SEE DETAIL A

                                                                                                    A1 A

                                                                                     E

                                          SMD SPECIFICATIONS

                                  SYMBOL  MIN                       MAX
                                       A
                                      A1  0.123                     0.196
                                      A2
                                       B  0.118                     0.186
                                       b
                                       D  0.000                     0.020
                                      D1
                                      D2         0.010 REF
                                       E
                                       e  0.013                     0.017
                                       R
                                      L1         0.800 BSC

                                          0.870                     0.890

                                          0.980                     1.000

                                          0.936                     0.956

                                                 0.050 BSC

                                          0.005                     ---

                                          0.035                     0.045

*All measurements are in inches.                               Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.

AS8SLC512K32                              8
Rev. 2.5 5/09
               Austin Semiconductor, Inc.                                        SRAM

                                                                          AS8SLC512K32

                                  MECHANICAL DEFINITIONS*

                                  ASI Case #904 (Package Designator P)

Pin 56                            4xD                              A
                                   D1                                            A1
                                   D2
                                                                                           b1
                                                Pin 1
                                               (identified by
                                               0.060 square pad)

E1

                                                                          e

    Pin 66  e                          Pin 11                                          b

                                                                          L

                                               SMD SPECIFICATIONS

            SYMBOL                     MIN                         MAX
                 A
                A1                     0.144                       0.181
                b
                                       0.025                       0.035
                 b1
                 D                     0.016                       0.020

              D1/E1                    0.045                       0.055
                D2
                 e                     1.065                       1.085
                 L
                                               1.000 TYP

                                               0.600 TYP

                                               0.100 TYP

                                       0.145                       0.155

*All measurements are in inches.                                    Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.

AS8SLC512K32                                   9
Rev. 2.5 5/09
Austin Semiconductor, Inc.                                                  SRAM

                                                                     AS8SLC512K32

                                   MECHANICAL DEFINITIONS*

                                   ASI Case (Package Designator Q1)
                                                 Case Outline A

                                            SMD SPECIFICATIONS

                                   SYMBOL   MIN               MAX
                                        A
                                       A1   ---               0.196
                                        b
                                        B   0.054             ---
                                        c
                                            0.013             0.017
                                       D/E
                                     D1/E1         0.010 TYP
                                     D2/E2
                                            0.009             0.012
                                        e
                                        L   0.980             1.000
                                        R
                                            0.870             0.890

                                                   0.800 BSC

                                                   0.050 BSC

                                            0.035             0.045

                                                   0.010 TYP

*All measurements are in inches.                  Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.

AS8SLC512K32                                10
Rev. 2.5 5/09
               Austin Semiconductor, Inc.                                 SRAM

                                                                   AS8SLC512K32

               ORDERING INFORMATION

               EXAMPLE: AS8SLC512K32Q-17L/XT

               Device Number  Package  Speed      Options Process
                                Type      ns
               AS8SLC512K32        Q     -10      L  /*
               AS8SLC512K32        Q     -12
               AS8SLC512K32        Q     -15      L  /*
               AS8SLC512K32        Q     -17
               AS8SLC512K32        Q     -20      L  /*

                                                  L  /*

                                                  L  /*

               EXAMPLE: AS8SLC512K32P-12/IT

               Device Number  Package  Speed      Options Process
                                Type      ns
               AS8SLC512K32        P     -10      L  /*
               AS8SLC512K32        P     -12
               AS8SLC512K32        P     -15      L  /*
               AS8SLC512K32        P     -17
               AS8SLC512K32        P     -20      L  /*

                                                  L  /*

                                                  L  /*

               EXAMPLE: AS8SLC512K32Q1-12/XT

               Device Number  Package  Speed      Options Process
                                Type      ns
               AS8SLC512K32       Q1     -10      L  /*
               AS8SLC512K32       Q1     -12
               AS8SLC512K32       Q1     -15      L  /*
               AS8SLC512K32       Q1     -17
               AS8SLC512K32       Q1     -20      L  /*

                                                  L  /*

                                                  L  /*

               *AVAILABLE PROCESSES               -55oC to +125oC
                                                  -40oC to +85oC
               XT = Extended Temperature Rang     -55oC to +125oC
               IT = Industrial Temperature Range
               883C = Military Processing

               OPTION DEFINITIONS

               L = 2V data retention/low power

AS8SLC512K32                                    Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.
Rev. 2.5 5/09
                              11
                  Austin Semiconductor, Inc.                          SRAM

                                                               AS8SLC512K32

DOCUMENT TITLE

512K x 32 SRAM SRAM Memory Array MCM

REVISION HISTORY

Rev #          History                           Release Date  Status
2.5            Updated Q & Q1 Package Specs      May 2009      Release
               Page 8 & 10

AS8SLC512K32                                     Austin Semiconductor, Inc. reserves the right to change products or specifications without notice.
Rev. 2.5 5/09
                                             12
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved