电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

AS1110

器件型号:AS1110
厂商名称:TAOS INC (ams)
厂商官网:http://www.taosinc.com/
下载文档

器件描述

Constant-Current, 16-Channel LED Driver with Diagnostics

AS1110器件文档内容

high
performance
needs great
design.

Datasheet: AS1110 Constant-Current, 16-Channel LED Driver
with Diagnostics

Please be patient while we update our brand image as
austriamicrosystems and TAOS are now ams.

                                                                                                           www.ams.com
AS1110

Constant-Current, 16-Channel LED Driver with Diagnostics

1 General Description                                                    2 Key Features

The AS1110 is designed to drive up to 16 LEDs through a fast serial       16 Constant-current output channels
interface and features 16 output constant current drivers and an on-
chip diagnostic read-back function.                                       Excellent output current accuracy
The high clock-frequency (up to 50MHz), adjustable output current,           - Between channels: <3%
and flexible serial interface makes the device perfectly suited for          - Between devices: <3%
high-volume transmission applications.
Output current is adjustable (up to 100mA/channel) using an external      Output current per channel: 0.5mA to 100mA
resistor (REXT).
The serial interface with Schmitt trigger inputs includes an integrated   Controlled In-rush current
shift register. Additionally, an internal data register stores the
currently displayed data.                                                 Over-Temperature, Open-LED, Shorted-LED
The device features integrated diagnostics for over-                          Diagnostic functions
temperature, open-LED, and shorted-LED conditions. Integrated
registers store global fault status information during load as well as    Low-current test mode
the detailed temperature/open-LED/shorted-LED diagnostics results.
The AS1110 also features a low-current diagnostic mode to minimize        Global fault monitoring
display flicker during fault testing.
The AS1110 is available in a 24-pin SSOP and the 28-pin QFN               Low shutdown mode current: 10A
(5x5mm) package.
                                                                          Fast serial interface: 50MHz
Figure 1. Main Diagram and Pin Assignments
                                                                          Cascaded configuration

                                                                          Extremely fast output drivers suitable for PWM

                                                                          24-pin SSOP and 28-pin QFN (5x5mm) Package

                                                                         3 Applications

                                                                         The device is ideal for fixed- or slow-rolling displays using static or
                                                                         multiplexed LED matrix and dimming functions, large LED matrix
                                                                         displays, mixed LED display and switch monitoring, displays in
                                                                         elevators, public transports (underground, trains, buses, taxis,
                                                                         airplanes, etc.), large displays in stadiums and public areas, price
                                                                         indicators in retail stores, promotional panels, bar-graph displays,
                                                                         industrial controller displays, white good panels, emergency light
                                                                         indicators, and traffic signs.

+VLED

       OUTN0
                 OUTN1
                            OUTN2
                                       OUTN3
                                                  OUTN4
                                                            OUTN5
                                                                       OUTN6
                                                                                  OUTN7
                                                                                             OUTN8
                                                                                                        OUTN9
                                                                                                                   OUTN10
                                                                                                                               OUTN11
                                                                                                                                         OUTN12
                                                                                                                                                    OUTN13
                                                                                                                                                               OUTN14
                                                                                                                                                                           OUTN15

                                                 AS1110                                                             SDO
                                                                                            VDD
SDI

       CLK                         LD  OEN                               REXT          GND

www.ams.com/LED-Driver-ICs/AS1110                                        Revision 1.6                                                                                              1 - 24
AS1110

Datasheet

4 Pin Assignments

Figure 2. Pin Assignments (Top View)

                  SDI
                        GND
                              GND
                                    GND
                                          GND

                                           VDD

                                                     REXT

                  28 27 26 25 24 23 22                                                VDD

        CLK 1                                                21 SDO                        REXT
          LD 2                                               20 OEN                             SDO
                                                             19 OUTN15                               OEN
      OUTN0 3                                                18 OUTN14                                    OUTN15
      OUTN1 4                                                17 OUTN13                                         OUTN14
      OUTN2 5                                                16 OUTN12                                               OUTN13
      OUTN3 6                                                15 OUTN11                                                    OUTN12
      OUTN4 7                                                                                                                  OUTN11
                                                                                                                                    OUTN10
                                                                                                                                         OUTN9
                                                                                                                                              OUTN8

                            AS1110                                                    24 23 22 21 20 19 18 17 16 15 14 13

                           28-pin QFN 5x5                                                         AS1110

                                                                                                           24-pin SSOP
                                                                                      1 2 3 4 5 6 7 8 9 10 11 12

                  8 9 10 11 12 13 14                                                  GND
                                                                                          SDI
                  OUTN5
                       OUTN6                                                                    CLK
                             OUTN7                                                                   LD

                                    N/C                                                                  OUTN0
                                         OUTN8                                                                 OUTN1
                                               OUTN9                                                                OUTN2
                                                     OUTN10                                                              OUTN3
                                                                                                                              OUTN4
                                                                                                                                   OUTN5
                                                                                                                                         OUTN6
                                                                                                                                              OUTN7

4.1 Pin Descriptions

Table 1. Pin Descriptions

   Pin Number              Pin Name                                                    Description

SSOP  QFN                    GND           Ground
                              SDI
1     24:27                                Serial Data Input

2     28                                   Serial Data Clock. The rising edge of the CLK signal is used to clock data into and out of the
                                           AS1110 shift register. In error mode, the rising edge of the CLK signal is used to switch error
3              1           CLK             modes.

4              2           LD              Serial Data Load

5:20  3:10                 OUTN0:15        Output Current Drivers. These pins are used as LED drivers or for input sense for
      12:19                                diagnostic modes. Data is transferred to the data register at the rising edge of these pins.

21    20                   OEN             Output Enable. The active-low pin OEN signal can always enable output drivers to sink
                                           current independent of the AS1110 mode.
22    21                   SDO             0 = Output drivers are enabled.
                                           1 = Output drivers are disabled.
23    22                   REXT
                           VDD             Serial Data Output. In normal mode SDO is latched out 8.5 clock cycles after SDI is latched
24    23                    N/C            in.
                                           In global error detection mode this pin indicates the occurrence of a global error.
-     11                                   0 = Global error mode returned an error.
                                           1 = No errors.

                                           External Resistor Connection. This pin connects through the external resistor (REXT) to
                                           GND, to setup the load current.

                                           Positive Supply Voltage

                                           Not connected

www.ams.com/LED-Driver-ICs/AS1110                                       Revision 1.6                                                                 2 - 24
AS1110

Datasheet - Absolute Maximum Ratings

5 Absolute Maximum Ratings

Stresses beyond those listed in Table 2 may cause permanent damage to the device. These are stress ratings only, and functional operation of
the device at these or any other conditions beyond those indicated in Electrical Characteristics on page 4 is not implied. Exposure to absolute
maximum rating conditions for extended periods may affect device reliability.

Table 2. Absolute Maximum Ratings

  Parameter                                   Min           Max Units        Comments
VDD to GND
Input Voltage                                 0             7       V
Output Voltage
                                              -0.4          VDD     V
                                                            +0.4

                                              -0.4          15      V

GND Pin Current                                             2000 mA              24-pin SSOP package
                                                            2800 mA          28-pin QFN (5x5mm) package

Thermal Resistance JA                                       88 C/W              on PCB, 24-pin SSOP package
                                                            23 C/W          on PCB, 28-pin QFN (5x5mm) package

Ambient Temperature                           -40           +85     C

Storage Temperature                           -55           150     C

       Humidity                               5             86      %        Non-condensing

                             Digital Outputs             2          kV       Norm: MIL 833 E method 3015
Electrostatic Discharge                                  2
                                                 -100 -     +100 +  mA       EIA/JESD78
                              All Other Pins  (INOM x 0.5)  INOM
             Latch-Up Immunity

                                                                             The reflow peak soldering temperature (body temperature)
                                                                             specified is in accordance with IPC/JEDEC J-STD-020D
                                                                             "Moisture/Reflow Sensitivity Classification for Non-
Package Body Temperature                                    +260    C         Hermetic Solid State Surface Mount Devices".

                                                                             The lead finish for Pb-free leaded packages is matte tin
                                                                             (100% Sn).

Moisture Sensitivity  SOIC                          3                        Represents a maximum floor life of 168h
                                                                                Represents an infinite floor lifetime
Level                 QFN                           1

www.ams.com/LED-Driver-ICs/AS1110                              Revision 1.6                                            3 - 24
AS1110

Datasheet - Electrical Characteristics

6 Electrical Characteristics

VDD = +3.0V to +5.5V, TAMB = -40C to +85C (unless otherwise specified).

Table 3. Electrical Characteristics

Symbol                     Parameter                                       Condition   Min Typ Max Unit

VDD                 Supply Voltage                                                     3.0          5.5 V

VDS                 Output Voltage                                         OUTN0:15    0            15.0 V

IOUT                                                OUTN0:15, VDD = 5V (see Figure 7)  0.5          100
                                                                     SDO
IOH                 Output Current                                                     -1.0                mA

IOL                                                                        SDO         1.0

VIH                                     High Level                                     0.7 x        VDD +
            Input Voltage               Low Level                                      VDD          0.3
                                                    CLK, OEN, LD, SDI                                         V
VIL                                                                                                 0.3 x
                                                                                       -0.3         VDD

IDS(OFF)   Output Leakage Current                   OEN = 1, VDS = 15.0V                            0.5 A
  VOL                                                   IOL = +1.0mA
           Output                       SDO                                            VDD -        0.4
  VOH      Voltage                                       IOH = -1.0mA                  0.4V                   V

IAV(LC1)   Device-to-Device Average Output Current    VDS = 0.5V, VDD = Const.,        24.5         26 mA
IAV(LC1)            from OUTN0 to OUTN15                     REXT = 744
IAV(LC2)                  Current Skew                                                        1 3 %
IAV(LC2)              (Between Channels)              VDS  0.5V, VDD = Const.,
IAV(LC3)                                                     REXT = 744                49.50        51.55 mA
IAV(LC3)   Device-to-Device Average Output Current
                    from OUTN0 to OUTN15                VDS = 0.6V, VDD > 3.3V,               1 2 %
   ILC                    Current Skew                       REXT = 372
                      (Between Channels)                                               98           104 mA
                                                      VDS  0.6V, VDD = Const,
           Device-to-Device Average Output Current           REXT = 372                         1 2 %
                    from OUTN0 to OUTN15                                               0.4 0.6 0.8 mA
                          Current Skew                  VDS = 0.8V, VDD = 5.0V,
                      (Between Channels)                     REXT = 186                          10 20 A

                 Low-Current Diagnosis Mode           VDS  0.8V, VDD = Const.,
                                                             REXT = 186
IPD        Power Down Supply Current
                                                        VDS = 0.8V, VDD = 5.0V
%/VDS             Output Current vs.                  VDS = 0.8V, VDD = 5.0V,                0.1         %/V
              Output Voltage Regulation             REXT = 372, OUTN0:15 = On
%/VDD                                                  VDS within 1.0 and 3.0V               1           %/V
  RIN(UP)          Output Current vs.
RIN(DOWN)     Supply Voltage Regulation                 VDD within 3.0 and 5.0V        250 500 800 k
   VTHL
                   Pullup Resistance                              OEN                  250 500 800 k
                 Pulldown Resistance                               LD
           Error Detection Threshold Voltage                                           0.25 0.3 0.45 V
                                                               VDD = 3.0V
VTHH       Error Detection Threshold Voltage                   VDD = 5.0V              1.2 1.3 1.4
                                                                                                                     V

                                                                                       2.0 2.2 2.4

TOV1       Overtemperature Threshold Flag                                                     150          C

www.ams.com/LED-Driver-ICs/AS1110                   Revision 1.6                                           4 - 24
AS1110

Datasheet - Electrical Characteristics

Table 3. Electrical Characteristics (Continued)

Symbol                       Parameter                       Condition         Min Typ Max Unit
IDD(OFF)0                                          REXT = Open, OUTN0:15 = Off
IDD(OFF)1                                   OFF    REXT = 744, OUTN0:15 = Off         2.7  6
IDD(OFF)2    Supply Current                        REXT = 372, OUTN0:15 = Off
IDD(OFF)3                                          REXT = 186, OUTN0:15 = Off         4.3  8
IDD(ON)1                                    ON     REXT = 744, OUTN0:15 = On
IDD(ON)2                                           REXT = 372, OUTN0:15 = On          5.4  9
IDD(ON)3                                           REXT = 186, OUTN0:15 = On
                                                                                      9.3 13 mA

                                                                                      6.2 11

                                                                                      10.5 15

                                                                                      19.5 26

6.1 Switching Characteristics

VDD = 3.0 to 5.5V, VDS = 0.8V, VIH = VDD, VIL = GND, REXT = 372, VLOAD = 4.0V, RLOAD = 64, CLOAD = 10pF; guaranteed by design.

Table 4. Switching Characteristics for VDD = 5V

Symbol                                  Parameter                Conditions     Min Typ Max Unit

tP1                                                 CLK - SDO                         5    10
                                                    LD - OUTNn
tP2               Propagation Delay Time           OEN - OUTNn                        100 200 ns
             (Without Staggered Output Delay)

tP3                                                                                   100 200

tP4          Propagation Delay Time                                                        10  ns

tW(CLK)                                                          CLK            15

tW(L)        Pulse Width                                         LD             15             ns

tW(OE)                                             OEN (@IOUT < 60mA)           200

tR *         CLK Rise Time                                                                 500 ns

tF *         CLK Fall Time                                                                 500 ns

tOR          Output Rise Time of VOUT (Turn Off)                                      100 200 ns

tOF          Output Fall Time of VOUT (Turn On)                                       100 300 ns

tSU(D)       Setup Time for SDI                                                 5              ns

tH(D)        Hold Time for SDI                                                  5              ns

tSU(L)       Setup Time for LD                                                  5              ns

tH(L)        Hold Time for LD                                                   5              ns

tTESTING     OEN Time for Error Detection                                       2000           ns

tSTAG        Staggered Output Delay                                                   20   40  ns

tSU(OE)      Output Enable Setup Time                                           20             ns

tGSW(ERROR)  Global Error Switching Setup Time                                  10             ns

tSU(ERROR)   Global Error Detection Setup Time                                  10             ns

tP(I/O)      Propagation Delay Global Error Flag                                           5   ns

tSW(ERROR)   Switching Time Global Error Flag                                              10  ns

fCLK         Maximum Clock Frequency                                            30 50          MHz
                (Cascade Operation)

tP3,ON       Low-Current Test Mode                               Turn ON              3    5   s
tP3,OFF      Propagation Delay Time                              Turn OFF
                                                                                      0.05 0.1 s

www.ams.com/LED-Driver-ICs/AS1110                  Revision 1.6                                5 - 24
AS1110

Datasheet - Electrical Characteristics

Table 4. Switching Characteristics for VDD = 5V

Symbol                                  Parameter                Conditions        Min Typ Max Unit

tREXT2,1  External Resistor Reaction Time          Change from REXT1 = 372, IOUT1  0.5  1  s
                                                     = 50.52mA to REXT2 = 37.2k,
                                                               IOUT2 < 1mA

tREXT2,1  External Resistor Reaction Time           Change from REXT1 = 37.2k,     0.5  1  s
                                                   IOUT1 = 0.5mA to REXT2 = 372,

                                                             IOUT2 > 25mA

* If multiple AS1110 devices are cascaded and tr or tf is large, it may be critical to achieve the timing required for data transfer between two
cascaded LED drivers.

www.ams.com/LED-Driver-ICs/AS1110                  Revision 1.6                            6 - 24
AS1110

Datasheet - Typical Operating Characteristics

7 Typical Operating Characteristics

Figure 3. Output Current vs. REXT,                                              Figure 4. Relative Output Current Error vs. VDD,
VDD = 5V; VDS = 0.8V, TAMB = 25C                                               Iout/Iout@VDD=5V - 1, TAMB = 25C

             100                                                                                                   2

                                                                                Relative Output Current Error (%)1.5
                                                                                   .
                                                                                                                   1

IOUT (mA) .                                                                                                      0.5

                                                                                                                           REXT = 744;

             10                                                                                                    0 VDS = 0.5V

                                                                                                                 -0.5                      REXT = 186;
                                                                                                                                           VDS = 0.8V
                                                                                                                           REXT = 372;

                                                                                                                   -1 VDS = 0.6V

                                                                                                                 -1.5

             1                                                                                                     -2
              100
                             1000                  10000                                                               3  3.5           4  4.5   5           5.5
                          REXT ()
                                                                                                                                        VDD (V)

Figure 5. Output Current vs. VDS;                                               Figure 6. Output Current vs. VDS;
VDD = 5V, TAMB = 25C                                                           VDD = 5V, TAMB = 25C

             120                                                                                                 120

             100                         REXT = 186                                                              100                             REXT = 186

IOUT (mA) .  80                                                                 IOUT (mA) .                      80

                                         REXT = 251                                                                                              REXT = 251

             60                                                                                                  60

                                         REXT = 372                                                                                              REXT = 372

             40                                                                                                  40

             20                          REXT = 744                                                              20                              REXT = 744

             0                                                                                                     0

                  0  3    6         9          12          15                                                         0 0.2 0.4 0.6 0.8 1 1.2 1.4
                                                                                                                                            VDS (V)
                             VDS (V)

Figure 7. Output Current vs. VDD
      120

             100                               VDS = 0.8V

IOUT (mA) .  80

                                                                    VDS = 0.7V

             60

                                                                    VDS = 0.6V

             40

             20                                VDS = 0.5V

             0

                  3  3.5  4         4.5        5     5.5

                          VDD (V)

www.ams.com/LED-Driver-ICs/AS1110                                               Revision 1.6                                                                      7 - 24
AS1110

Datasheet - Detailed Description

8 Detailed Description

The AS1110 is designed to drive up to 16 LEDs through a fast serial interface and 16 constant-current output drivers. Furthermore, the AS1110
provides diagnostics for detecting open- or shorted-LEDs, as well as over-temperature conditions for LED display systems, especially LED traffic
sign applications.
The AS1110 contains an 16-bit shift register and an 16-bit data register, which convert serial input data into parallel output format. At AS1110
output stages, sixteen regulated current sinks are designed to provide uniform and constant current with excellent matching between ports for
driving LEDs within a wide range of forward voltage variations. External output current is adjustable from 0.5 to 100mA using an external resistor
for flexibility in controlling the brightness intensity of LEDs. The AS1110 guarantees to endure 15V maximum at the outputs.
The serial interface is capable of operating at a minimum of 30 MHz, satisfying the requirements of high-volume data transmission.
Using a multiplexed input/output technique, the AS1110 adds additional functionality to pins SDO, LD and OEN. These pins provide highly useful
functions (open- and shorted-LED detection, over-temperature detection), thus reducing pin count. Over-temperature detection will work on-the-
run, whereas the open- and shorted-LED detection can be used on-the-run or in low-current diagnostic mode (see page 15).

Figure 8. AS1110 - Block Diagram

       +VLED

       OUTN0
                 OUTN1
                            OUTN2
                                      OUTN3
                                                 OUTN4
                                                            OUTN5
                                                                      OUTN6
                                                                                 OUTN7
                                                                                            OUTN8
                                                                                                      OUTN9
                                                                                                                 OUTN10
                                                                                                                           OUTN11
                                                                                                                                      OUTN12
                                                                                                                                                 OUTN13
                                                                                                                                                           OUTN14
                                                                                                                                                                      OUTN15

                                            Temperature    16-Bit Open         16-Bit Short    AS1110
                                             Detection
REXT                                                     Detection & Error  Detection & Error
OEN                                                         Register           Register

   LD                           Current     Detailed                                           Global Error
                              Generators      Error                                             Detection
CLK
  SDI                         16-Bit Data   Detection                                                            SDO
                               Register

                              16-Bit Shift
                               Register

                                                                       Control Logic

       Indicates 16 Bit Path

8.1 Serial Interface

Data accesses are made serially via pins SDI and SDO. At each CLK rising edge, the signal present at pin SDI is shifted into the first bit of the
internal shift register and the other bits are shifted ahead of the first bit. The MSB is the first bit to be clocked in. In error-detection mode the shift
register will latch-in the corresponding error data of temperature-, open-, and short-error register with each falling edge of LD.

www.ams.com/LED-Driver-ICs/AS1110                        Revision 1.6                                                                                                         8 - 24
AS1110

Datasheet - Detailed Description

The 16-bit data register will latch the data of the shift register at each rising edge of LD. This data is then used to drive the current generator
output drivers to switch on the corresponding LEDs as OEN goes low.

8.2 Timing Diagrams

This section contains timing diagrams referenced in other sections of this data sheet.

Figure 9. Normal Mode Timing Diagram

                                   tW(CLK)

CLK            50%                           50%                          50%

               tSU(D) tH(D)

SDI       50%                           50%

  SDO                                                    50%
                                                       tP1
      LD
  OEN                                                         tW(L)
OUTNx
                                                  50%                     50%
                                        tSU(L)                            tH(L)

                                                       OEN Low = Output Enabled

                                                                                      50%       OUTNx High = Output Off
                                                                     tP2                        OUTNx Low = Output On

Figure 10. Output Delay Timing Diagram

                                                                                 tW(OE)

    OEN                                                              50%                               50%
OUTN0
OUTN1                                                                      tP3                        tP3
OUTN15
                                                                          50%    90%                   90%  50%

                                                                                           10%  10%

                                                                                 tOF                        tOR
                                                                                     tSTAG                       tSTAG

                                                                                 50%                                     50%

                                                                                           14XtSTAG         14XtSTAG
                                                                                                  50%                               50%

www.ams.com/LED-Driver-ICs/AS1110                             Revision 1.6                                                               9 - 24
AS1110                                                                                                             tW(OE)

Datasheet - Detailed Description                                                                  tSU(L)  tSU(OE)

Figure 11. Data Input Timing Diagram                         16 CLK Pulses                                tW(L)

        OEN

          LD

CLK

                                                                                          tSU(D)

SDI0   Data Bit Data Bit Data Bit Data Bit Data Bit Data Bit Data Bit Data Bit                                  Don't Care
SDO0
        15                            14      13       12    n              2      1      0                      Don't Care

                                                                                                  tH(D)                              Off
                                                                                                                                     On
        Old Data Old Data Old Data Old Data Old Data Old Data Old Data Old Data                                                      Off
                                                                                                                                     On
        Bit 15                        Bit 14  Bit 13 Bit 12  Bit n          Bit 2  Bit 1          Bit 0                              Off
                                                                                                                                     On
                                                  tP1                                                                                Off
                                                                                                                                     On
Figure 12. Data Input Example Timing Diagram                                                                                         Off
                                                                                                                                     On
      Time = 1 2 3 4 5                            67       8 9 10 11 12 13 14 15                                                     Off
CLK                                                        D7 D6 D5 D4 D3 D2 D1 D0                                                   On
                                                                                                                                     Off
SDI D1 D14 D13 D12 D11 D10 D9 D8                                                                                                     On
LD                                                                                                                                   Off
                                                                                                                                     On
   OEN                                                                                                                               Off
OUTN0                                                                                                                                On
                                                                                                                                     Off
OUTN1                                                                                                                                On
                                                                                                                                     Off
OUTN2                                                                                                                                On
                                                                                                                                     Off
OUTN3                                                                                                                                On
                                                                                                                                     Off
OUTN4                                                                                                                                On
                                                                                                                                     Off
OUTN5                                                                                                                                On
                                                                                                                                     Off
OUTN6                                                                                                                                On
                                                                                                                                     Off
OUTN7                                                                                                                                On

OUTN8

OUTN9

OUTN10

OUTN11

OUTN12

OUTN13

OUTN14

OUTN15

www.ams.com/LED-Driver-ICs/AS1110                            Revision 1.6                                                                 10 - 24
AS1110

Datasheet - Detailed Description

Figure 13. Switching Global Error Mode Timing Diagram

OEN     tTESTING
  LD
                                  tGSW(ERROR)

        tSU(ERROR)                                                                                                     tGSW(ERROR)
                                                                                                                tP(I/O)
                                                        tP(I/O)                  tP(I/O)

CLK                                                     tGSW(ERROR)

SDI                                                              TFLAG(IN)                OFLAG(IN)                    SFLAG(IN)

SDO                                                 Don't            TFLAG       Don't    OFLAG                 Don't  SFLAG
                                                    Care                         Care                           Care

        Acquisition of Error                   tP4                   tSW(ERROR)                                 tSW(ERROR)

                     Status

8.3 Error-Detection Mode

Acquisition of the error status occurs at the rising edge of OEN. Error-detection mode is started on the rising edge of LD when OEN is high. The
CLK signal must be low when entering error detection mode. Error detection for open- and shorted-LEDs can only be performed for LEDs that
are switched on during test time. To switch between error-detection modes clock pulses are needed (see Table 5).

Note: To test all LEDs, a test pattern that turns on all LEDs must be input to the AS1110.

8.4 Global Error Mode

Global error mode is entered when error-detection mode is started. Clock pulses during this period are used to select between temperature,
open-LED, and shorted-LED tests, as well as low-current diagnostic mode and shutdown mode (see Table 5). In global error mode, an error flag
(TFLAG, OFLAG, SFLAG) is delivered to pin SDO if any errors are encountered.

Table 5. Global Error Mode Selections

Clock   Output Port               Error-Detection Mode                           Global Error Flag/Shutdown Condition
Pulses   Don't Care
          Enabled    Over-Temperature Detection                  TFLAG = SDO = 1: No over-temperature warning.
   0      Enabled        Open-LED Detection                      TFLAG = SDO = 0: Over-temperature warning.
         Don't Care     Shorted-LED Detection                    OFLAG = SDO = 1: No open-LED error.
   1     Don't Care                                              OFLAG = SDO = 0: Open-LED error.
                     Low-Current Diagnostic Mode                 SFLAG = SDO = 1: No shorted-LED error.
   2                        Shutdown Mode                        SFLAG = SDO = 0: Shorted-LED error.
   3
   4                                                             SDI = 1: Wakeup
                                                                 SDI = 0: Shutdown

Note: For a valid result SDI must be 1 for the first device.

If there are multiple AS1110s in a chain, the error flag will be gated through all devices. To get a valid result at the end of the chain, a logic 1 must
be applied to the SDI input of the first device of the chain. If one device produces an error this error will show up after n*tP(I/O) + tSW(ERROR) at
pin SDO of the last device in the chain. This means it is not possible to identify which device in the chain produced the error. Therefore, if a global
error occurs, the detailed error report can be run to identify which AS1110, or LED produced the error.

Note: When no error has occurred, the detailed error report can be skipped, setting LD and subsequently OEN low.

www.ams.com/LED-Driver-ICs/AS1110                                Revision 1.6                                                       11 - 24
AS1110

Datasheet - Detailed Description

8.5 Error Detection Functions

8.5.1 Open-LED Detection
The AS1110 open-LED detection is based on the comparison between VDS and VTHL. The open LED status is aquired at the rising edge of OEN
and stored internally. While detecting open-LEDs the output port must be turned on. Open LED detection can be started with 1 clock pulse during
error detection mode while the output port is turned on.

Note: LEDs which are turned off at test time cannot be tested and will be shown as a logic 1 in the detailed error report.

Table 6. Open LED Detection Modes

Output Port State                     Effective Output                  Detected Open-LED                                    Meaning
                                      Point Conditions                   Error Status Code
        On                                                                                                                  Open Circuit
        On                              VDS < VTHL                                0                                           Normal
                                        VDS > VTHL                                1

8.5.2 Shorted-LED

The AS1110 shorted-LED detection is based on the comparison between VDS and VTHH. The shortened LED status is aquired at the rising edge
of OEN and stored internally. While detecting shorted-LEDs the output port must be turned on. Shorted-LED detection can be started with 2 clock
pulses during error detection mode while the output port is turned on.

For valid results, the voltage at OUTN0:OUTN15 must be lower then VTHH under low-current diagnostic mode operating conditions. This can be
achieved by reducing the VLED voltage or by adding additional diodes, resistors or LED's.

Note: LEDs which are turned off at test time cannot be tested and will be shown as a logic 1 in the detailed error report.

Table 7. Shorted LED Detection Modes  Effective Output    Detected Shorted-LED                                               Meaning
                                      Point Conditions      Error Status Code
       Output Port State                                              0                                                     Short Circuit
                On                      VDS > VTHH                    1                                                       Normal
                On                      VDS < VTHH

8.5.3 Overtemperature

Thermal protection for the AS1110 is provided by continuously monitoring the device's core temperature. The overtemperature status is aquired
at the rising edge of OEN and stored internally.

Table 8. Overtemperature Modes

Output Port State                      Effective Output   Detected Overtemperature                   Meaning
                                       Point Conditions           Status Code
    Don't Care                        Temperature > TOV1                0                   Overtemperature Condition
    Don't Care                        Temperature < TOV1                1                             Normal

www.ams.com/LED-Driver-ICs/AS1110                         Revision 1.6                                                                     12 - 24
AS1110

Datasheet - Detailed Description

8.6 Detailed Error Reports

The detailed error report can be read out after global error mode has been run. At the falling edge of LD, the detailed error report of the selected
test is latched into the shift register and can be clocked out with n*16 clock cycles (n is the number of AS1110s in a chain) via pin SDO. At the
same time new data can be written into the shift register, which is loaded on the next rising edge of pin LD. This pattern is shown at the output
drivers, at the falling edge of OEN.

8.6.1 Detailed Temperature Warning Report
The detailed temperature warning report can be read out immediately after global error mode has been run. SDI must be 1 for the first device.
Bit0 of the 16bit data word represents the temperature flag of the chip.

Figure 14. Detailed Temperature Warning Report Timing Diagram

      Global Flag Readout                                               Detailed Error Report Readout

OEN   tGSW(ERROR)                                               tH(L)
  LD   t(SU)ERROR                                               tP4

CLK

SDI                                                             DBit15  DBit14 DBit13 DBit12 DBitn DBit2 DBit1 DBit0  Don't
                                                                                                                      Care
                                                                        New Data Input
                                                                                                                      Don't
SDO                               TFLAG                                               Undefined          TBit0        Care

                                  tP4                                   Temperature Error Report Output  tP1
For detailed timing information see Timing Diagrams on page 9.

Detailed Temperature Warning Report Example
Consider a case where four AS1110s are cascaded in one chain. The detailed error report lists the temperatures for each device in the chain:

                                                         IC1:[70] IC2:[85] IC3:[170] IC4:[60]
In this case, IC3 is overheated and will generate a global error, and therefore 4*16 clock cycles are needed to write out the detailed temperature
warning report, and optionally read in new data. The detailed temperature warning report would look like this:

                         XXXXXXXXXXXXXXX1 XXXXXXXXXXXXXXX1 XXXXXXXXXXXXXXX0 XXXXXXXXXXXXXXX1
The 0 in the detailed temperature warning report indicates that IC3 is the device with the over-temperature condition.

Note: In an actual report there are no spaces in the output.

www.ams.com/LED-Driver-ICs/AS1110                                       Revision 1.6                                         13 - 24
AS1110

Datasheet - Detailed Description

8.6.2 Detailed Open-LED Error Report
The detailed open-LED error report can be read out immediately after global error mode has been run. SDI must be 1 for the first device.

Figure 15. Detailed Open-LED Error Report Timing Diagram

                                   Global Flag Readout                 Detailed Error Report Readout
OEN

                      tTESTING                                  tH(L)

LD                    tSU(ERROR)

                      tGSW(ERROR)                               tP4

CLK                                tGSW(ERROR)

                      tGSW(ERROR)

SDI  Acquisition of                tSW(ERROR)                        DBit15 DBit14 DBit13 DBit12 DBitn DBit2 DBit1 DBit0       Don't
        Error Status                                                                                                           Care
                                                                                              New Data Input

SDO                   TFlag                             OFlag          OBit15 OBit14 OBit13 OBit12 OBitn OBit2 OBit1 OBit0     Don't
                                                                                                                               Care

                                         tP4                           Open Error Report Output                           tP1
For detailed timing information see Timing Diagrams on page 9.

Detailed Open-LED Error Report Example

Consider a case where three AS1110s are cascaded in one chain. A 1 indicates a LED is on, a 0 indicates a LED is off, and an X indicates an
open LED. The open-LED test is only applied to LEDs that are turned on. This test is used with a test pattern where all LEDs are on at test time.

IC1:[1111111111111111] IC2:[111XX11111111X11] IC3:[1111111111111111]

IC2 has three open LEDs switched on due to input. 3*16 clock cycles are needed to write the entire error code out. The detailed error report
would look like this:

  Input Data: 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                   1111111111111111                      1111111111111111
LED Status: 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                    1 1 1 XX1 1 1 1 1 1 1 1 X1 1          1111111111111111
Failure Code: 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                   1110011111111011                      1111111111111111

Comparing this report with the input data indicates that IC2 is the device with two open LEDs at position 4 and 5 and one open LED at position
14. For such a test it is recommended to enter low-current diagnostic mode first (see Low-Current Diagnostic Mode on page 15) to reduce screen
flickering.

This test can be used also on-the-fly without using an all 1s test pattern (see Figure 19 on page 17).

Note: In an actual report there are no spaces in the output. LEDs turned off during test time cannot be tested and will show a logic 1 in the
          detailed error report.

www.ams.com/LED-Driver-ICs/AS1110                                      Revision 1.6                                                       14 - 24
AS1110

Datasheet - Detailed Description

8.6.3 Detailed Shorted-LED Error Report
The detailed shorted-LED error report can be read out immediately after global error mode has been run (see Global Error Mode on page 11).
SDI must be 1 for the first device.

Figure 16. Detailed Shorted-LED Error Report Timing Diagram

                           Global Flag Readout                               Detailed Error Report Readout

OEN

                           tTESTING

LD                         tSU(ERROR)                           tH(L)

                           tGSW(ERROR)                          tP4

CLK                                          tGSW(ERROR)

                     tGSW(ERROR)Acquisition of Error                 DBit15  DBit14 DBit13 DBit12 DBitn DBit2 DBit1 DBit0       Don't
SDI     Status                                                                                                                  Care
                                                                                             New Data Input
                                                   tSW(ERROR)                                                                   Don't
                                                                                                                                Care
SDO                        TTFFLLAAGG OFLAG     SFLAG                  SBit15 SBit14 SBit13 SBit12 SBitn SBit2 SBit1 SBit0

                                      tP4                                    Shorted-LED Error Report Output               tP1
For detailed timing information see Timing Diagrams on page 9.

Detailed Shorted-LED Error Report Example

Consider a case where three AS1110s are cascaded in one chain. A 1 indicates a LED is on, a 0 indicates a LED is off, and an X indicates a
shorted LED. This test is used on-the-fly.

                                       IC1:[11111XX111111111] IC2:[1111111111111111] IC3:[X100011111111111]

IC1 has two shorted LEDs which are switched on, IC3 has one shorted LED switched off due to input. 3*16 clock cycles are needed to write the
entire error code out. The detailed error report would look like this:

       Input Data: 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                   1111111111111111                         0100011111111111
      LED Status: 1 1 1 1 1 X X 1 1 1 1 1 1 1 1 1                    1111111111111111                         X1 1 1 1 1 1 1 1 1 1 1 1 1 1 1
     Failure Code: 1 1 1 1 1 0 0 1 1 1 1 1 1 1 1 1                   1111111111111111                         1111111111111111

Showing IC1 as the device with two shorted LEDs at position 6 and 7, and IC3 with one shorted LED at position 1. The shorted LED at position 1
of IC3 cannot be detected, since LEDs turned off at test time are not tested and will show a logic "1" at the detailed error report. To test all LEDs
this test should be run with an all 1s test pattern. For a test with an all on test pattern, low-current diagnostic mode should be entered first to
reduce on-screen flickering.

Note: In an actual report there are no spaces in the output. LEDs turned off during test time cannot be tested and will show a logic 1 in the
          detailed error report.

8.6.4 Low-Current Diagnostic Mode
To run the open- or shorted-LED test, a test pattern must be used that will turn on each LED to be tested. This test pattern will cause a short
flicker on the screen while the test is being performed. The low-current diagnostic mode can be initiated prior to running a detailed error report to
reduce this on-screen flickering.

Note: Normally, displays using such a diagnostic mode require additional cables, resistors, and other components to reduce the current. The
          AS1110 has this current-reduction capability built-in, thereby minimizing the number of external components required.

Low-current diagnostic mode can be initiated via 3 clock pulses during error-detection mode. After the falling edge of LD, a test pattern displaying
all 1s can be written to the shift register which will be used for the next error-detection test.

On the next falling edge of OEN, current is reduced to ILC. With the next rising edge of OEN the current will immediately increase to normal
levels and the detailed error report can be read out entering error-detection mode.

www.ams.com/LED-Driver-ICs/AS1110                                            Revision 1.6                                              15 - 24
AS1110

Datasheet - Detailed Description

Figure 17. Switching into Low-Current Diagnostic Mode Timing Diagram

                                  OEN                                                                             Low-Current
                                                                                                                Diagnosis Mode
                                  LD     tSU(ERROR)                             Load Internal all 1s Test
                                                                                         Pattern                             tTESTING
                                         tGSW(ERROR)                                   (optional)
                                                                                                           tH(L)
                                  CLK                                                Don't
                                              tGSW(ERROR)                            Care                                   Re-entering Error Detection
                                                         tSW(ERROR)                                                         Mode
                                                                                                                            (see Figure 15)
                                  SDI                                                                                       (see Figure 16)

                                  SDO    TFLAG OFLAG SFLAG                                                                      Normal Operation Current

                                                                    tP1
For detailed timing information see Timing Diagrams on page 9.

8.7 Shutdown Mode

The AS1110 features a shutdown mode which can be entered via 4 clock pulses during error-detection mode. To enable the shutdown mode a 0
must be placed at SDI after the rising edge of the 3rd clock pulse.

To disable shutdown mode a 1 must be placed at SDI after the 3rd clock pulse. The shutdown/wakeup information will be latched through if
multiple AS1110 devices are in a chain. At the rising edge of the 4th clock pulse the shutdown bit will be read out and the AS1110 will shutdown
or wakeup.

Note: In shutdown mode the supply current drops down to <10A.

Figure 18. Shutdown Mode Timing Diagram

OEN

LD   tSU(ERROR)

CLK

                                                                                                                      1 = Wakeup
SDI

                                                                                                                      0 = Shutdown

SDO                                                                                                        1 = Wakeup

                                         TFLAG                           OFLAG  SFLAG                      0 = Shutdown

                                         tP4                                                               tSU(D)

www.ams.com/LED-Driver-ICs/AS1110                                        Revision 1.6                                                                     16 - 24
AS1110

Datasheet - Application Information

9 Application Information

9.1 Error Detection

The AS1110 features two types of error detection. The error detection can be used on-the-fly, for active LEDs, without any delay, or by entering
into low-current diagnosis mode.

9.1.1 Error Detection On-The-Fly
Error detection on-the-fly will output the status of active LEDs during operation. Without choosing an error mode this will output the temperature
flag at every input/output cycle. Triggering one clock pulse for open or two clock pulses for short detection during error detection mode outputs
the detailed open- or short-error report with the next input/output cycle (see Figure 19). LEDs turned off at test time are not tested and will show
a logic "1" at the detailed error report.

Figure 19. Normal Operation with Error Detection During Operation 64 Cascaded AS1110s

Display  Data1                                                             Data2                                                        Data3

SDI      Data2                                                             Data3                                                        Data4

SDO      T/O or S Error Code Data0    GEF                     T/O or S Error Code                                          GEF          T/O or S Error Code
                    Data0                                            Data1                                                                     Data2
                                                                                                                  Clock for Error
                                      Clock for Error                 1024x                                       Mode 0x/1x/2x                  1024x

CLK                                   Mode 0x/1x/2x

         1024x

OEN            Rising Edge of OEN                                                Rising Edge of OEN
         Acquisition of Error Status                                       Acquisition of Error Status

LD                                                     Falling Edge of LD; Error Register is copied                                Falling Edge of LD; Error Register is copied
                                                       into Shift Register                                                         into Shift Register

Current                                                                     100mA

                                                                                                                                        GEF = Global Error Flag

9.1.2 Error Detection with Low-Current Diagnosis Mode

This unique feature of the AS1110 uses an internal all 1s test pattern for a flicker free diagnosis of all LEDs. This error detection mode can be
started at the end of each input cycle (see Figure 20).

Figure 20. Low-Current Diagnosis Mode with Internal All 1s Test Pattern 64 Cascaded AS1110s

                                                                                         Low-Current Diagnosis Mode

Display  Data0                                                                    Data1                                                 Data2

   SDI   Data1                                                                     Data2                                                          Data3
  SDO                                                                                                                                   Temperature Error Code
   CLK   T/O or S Error Code                           GEF                 O oArllS1sErTGreosErtFCPoadtteerfrnom                   GEF
  OEN           Data0                                                                                                                           1024x

     LD                               3x Clocks Low- Clock for Error Mode                                                               GEF = Global Error Flag
Current
                                      Current Mode     1x/2x

         1024x                                                                    1024x

               Rising Edge of OEN
         Acquisition of Error Status

                                      Use Internal All 1s Test Falling Edge of LD; Error Register is cop-
                                                              ied into Shift Register
                                      Pattern

          100mA                                                                                                    100mA

                                       0.8mA

www.ams.com/LED-Driver-ICs/AS1110                                          Revision 1.6                                                                          17 - 24
AS1110

Datasheet - Application Information

The last pattern written into the shift register will be saved before starting low-current diagnosis mode and can be displayed immediately after the
test has been performed.

Low-current diagnostic mode is started with 3 clock pulses during error detection mode. Then OEN should be enabled for 2s for testing. With
the rising edge of OEN the LED test is stopped, and while LD is high the desired error mode can be selected with the corresponding clock
pulses. After LD and OEN go low again the previously saved pattern can be displayed at the outputs.

With the next data input the detailed error code will be clocked out at pin SDO.

Note: See Figure 21 for use of an external test pattern.

Figure 21. Low-Current Diagnosis Mode with External Test Pattern 64 Cascaded AS1110s

Display                                                         Low-Current Diagnosis Mode

              Data1                                                                                                 Data2

   SDI   External all 1s Test Pattern                               Data2                                                      Data3
SDO                                                                                                                Temperature Error Code
              T/O or S Error Code                          GEF      O or S Error Code                          GEF
  CLK                 Data0            3x Clocks                    from Test Pattern                                         1024x
OEN
                    1024x              Low-Current Clock for Error
   LD                                        Mode 1x/2x
Current                                Mode

                                                                    1024x

                                                          Rising Edge of OEN
                                                          Acquisition of Error Status

                                                                   Falling Edge of LD; Error Register is cop-
                                                                   ied into Shift Register

               100mA                                                                         100mA

                                              0.8mA

                                                                                                                    GEF = Global Error Flag

9.2 Cascading Devices

To cascade multiple AS1110 devices, pin SDO must be connected to pin SDI of the next AS1110 (see Figure 22). At each rising edge of CLK the
LSB of the shift register will be written into the shift register SDI of the next AS1110 in the chain.
Note: When n*AS1110 devices are in one chain, n*16 clock pulses are needed to latch-in the input data.

Figure 22. Cascading AS1110 Devices

SDI      SDI  AS1110 #1 SDO SDI                                 AS1110 #2 SDO                                  SDI AS1110 #n-1 SDO

              CLK LD                   OEN                CLK LD                  OEN                               CLK LD                   OEN

CLK
  LD

OEN

www.ams.com/LED-Driver-ICs/AS1110                                   Revision 1.6                                                                  18 - 24
AS1110

Datasheet - Application Information

9.3 Constant Current

In LED display applications, the AS1110 provides virtually no current variations from channel-to-channel and from AS1110-to-AS1110. This is
mostly due to 2 factors:

While IOUT  10mA, the maximum current skew is less than 3% between channels and less than 6% between AS1110 devices.

In the saturation region, the characteristic curve of the output stage is flat (see Figure 5 on page 7). Thus, the output current can be kept
     constant regardless of the variations of LED forward voltages (VF).

9.4 Adjusting Output Current

The AS1110 scales up the reference current (IREF) set by external resistor (REXT) to sink a current (IOUT) at each output port. As shown in
Figure 3 on page 7 the output current in the saturation region is extremely flat so that it is possible to define it as target current (IOUT TARGET).
IOUT TARGET can be calculated by:

                             VREXT = 1.253V                                                              (EQ 1)
IREF = VREXT/REXT (if the other end of REXT is connected to ground)                                      (EQ 2)
                                                                                                         (EQ 3)
             IOUT TARGET = IREF*15 = (1.253V/REXT)*15

Where:

REXT is the resistance of the external resistor connected to pin REXT.
VREXT is the voltage on pin REXT.

The magnitude of current (as a function of REXT) is around 50.52mA at 372 and 25.26mA at 744. Figure 3 on page 7 shows the relationship
curve between the IOUT TARGET of each channel and the corresponding external resistor (REXT).

9.5 Package Power Dissipation                                                                            (EQ 4)
                                                                                                         (EQ 5)
The maximum allowable package power dissipation (PD) is determined as:                                   (EQ 6)

                                                         PD(MAX) = (TJ-TAMB)/RTH(J-A)
When 16 output channels are turned on simultaneously, the actual package power dissipation is:

                                                  PD(ACT) = (IDD*VDD) + (IOUT*Duty*VDS*16)
Therefore, to keep PD(ACT)  PD(MAX), the maximum allowed output current as a function of duty cycle is:

                                            IOUT = {[(TJ-TAMB)/RTH(J-A)]-(IDD*VDD)}/VDS/Duty/16
Where:
TJ = 150C

9.6 Delayed Outputs

The AS1110 has graduated delay circuits between outputs. These delay circuits can be found between OUTNn and constant current block.

The fixed delay time is 20 ns (typ) where OUTN0 has no delay, OUTN1 has 20ns delay, OUTN2 has 40ns delay ... OUTN15 has 300ns delay.
This delay prevents large inrush currents, which reduce power supply bypass capacitor requirements when the outputs turn on (see Figure 11 on
page 10)

9.7 Switching-Noise Reduction

LED drivers are frequently used in switch-mode applications which normally exhibit switching noise due to parasitic inductance on the PCB.

9.8 Load Supply Voltage

Considering the package power dissipation limits (see EQ 4:6), the AS1110 should be operated within the range of
VDS = 0.4 to 1.0V.

For example, if VLED is higher than 5V, VDS may be so high that PD(ACT) > PD(MAX) where VDS = VLED - VF. In this case, the lowest possible
supply voltage or a voltage reducer (VDROP) should be used. The voltage reducer allows
VDS = (VLED -VF) - VDROP.

Note: Resistors or zener diodes can be used as a voltage reducer as shown in Figure 23.

www.ams.com/LED-Driver-ICs/AS1110    Revision 1.6                                                        19 - 24
AS1110

Datasheet - Application Information

Figure 23. Voltage Reducer using Resistor (Left) and Zener Diode (Right)

Voltage Supply                                                                 Voltage Supply

VLED                                 } VDROP                              { VDROP                        VLED
        VF                                                                                     VDS
                                        VDS                                        VF

                                     AS1110                                                    AS1110

www.ams.com/LED-Driver-ICs/AS1110             Revision 1.6                                                     20 - 24
AS1110

Datasheet - Package Drawings and Markings

10 Package Drawings and Markings

The AS1110 is available in a 28-pin QFN (5x5mm) package and a 24-pin SSOP package.
Figure 24. 28-pin QFN (5x5mm) Package

                   D               -A-                                                                     D2
                                        E/2                                                                    D2/2
INDEX AREA                                      ED/2
(D/2 xE/2)                                                               NXL-B-
                                                                              e
4

   aaa C 2x                                                                                                -A-              -B-
                                                                                                                              A3
                                                                          SEE               2
                                                                                                                                     E2/2
                                                                          DETAIL B                                                                    E2

                                                                                            1

                 aaa C 2x                                                                           N N-1              NXb 5

                         TOP VIEW                                         INDEX AREA                6                      bbb C A B
   Datum A or B                                                            (D/2 xE/2)                                 ddd C

                                                                                  4            SEE

                                                                                        DETAIL B       BTM VIEW

   L1                                                                     ccc C

                                                        NX                0.08 C     A                                      SEATING
                                                                                        A1                                   PLANE -C-
                                                                                                           SIDE VIEW
                   e
                                          Terminal Tip

             ODD TERMINAL SIDE     5

Symbol       Min      Typ          Max                  Notes                        Symbol Min            Typ        Max        Notes
   A                                                     1, 2
  A1         0.70     0.75         0.80                  1, 2                        D BSC                 5.00                  1, 2
  A3                                                     1, 2
   L         0.00     0.02         0.05                  1, 2                        E BSC                 5.00                  1, 2
   L1                                                    1, 2
  aaa              0.20 REF                              1, 2                           D2          3.00   3.15       3.25       1, 2
  bbb                                                    1, 2
  ccc        0.45     0.55         0.65                  1, 2                           E2          3.00   3.15       3.25       1, 2
  ddd                                                    1, 2
  eee        0.03                  0.15                  1, 2                           K           0.20                         1, 2
  ggg                                                    1, 2
                      0.15                                                              b           0.18   0.25       0.30       1, 2, 5

                      0.10                                                              e                  0.50

                      0.10                                                              N                  28                     1, 2
                                                                                                                                 1, 2, 5
                      0.05                                                              ND                 7                     1, 2, 5

                      0.08                                                              NE                 7

                      0.10

Notes: Unilateral coplanarity zone applies to the exposed heat sink slug as well as the terminals.

1. Dimensioning and tolerancing conform to ASME Y14.5M-1994.
2. All dimensions are in millimeters; angles in degrees.
3. N is the total number of terminals.
4. The terminal #1 identifier and terminal numbering convention shall conform to JEDEC 95 SPP-012. Details of terminal #1 identifier are

   optional but must be located within the zone indicated. The terminal #1 identifier may be either a mold or marked feature.
5. Dimension b applies to metallized terminal and is measured between 0.15 and 0.30mm from terminal tip. If one end of the terminal has the

   optional radius, the b dimension should not be measured in that radius area.
6. Dimensions ND and NE refer to the number of terminals on each D and E side, respectively.

www.ams.com/LED-Driver-ICs/AS1110                                         Revision 1.6                                                    21 - 24
AS1110

Datasheet - Package Drawings and Markings

Figure 25. 24-pin SSOP Package

Symbol  Min   Max
   A
  A1    1.35  1.75
  A2
   b    0.10  0.25
   C
   D    1.37  1.57
   E
  E1    0.20  0.30
   e
   h    0.19  0.25
   L
        8.55  8.74
   
        5.79  6.20

        3.81  3.99

            0.635 BSC

        0.22  0.49

        0.40  1.27

        0             8

www.ams.com/LED-Driver-ICs/AS1110          Revision 1.6  22 - 24
AS1110

Datasheet - Ordering Information

11 Ordering Information

The device is available as the standard products shown in Table 9.

Table 9. Ordering Information

Ordering Code                           Description                               Delivery Form        Package
AS1110-BSSU    Constant-Current, 16-Channel LED Driver with Diagnostics               Tubes          24-pin SSOP
AS1110-BSST    Constant-Current, 16-Channel LED Driver with Diagnostics                              24-pin SSOP
AS1110-BQFR    Constant-Current, 16-Channel LED Driver with Diagnostics           Tape and Reel  28-pin QFN (5x5mm)
AS1110-BQFT    Constant-Current, 16-Channel LED Driver with Diagnostics                Tray      28-pin QFN (5x5mm)

                                                                                  Tape and Reel

Note: All products are RoHS compliant and Pb-free.
          Buy our products or get free samples online at www.ams.com/ICdirect

          Technical Support is available at www.ams.com/Technical-Support

          For further information and requests, email us at sales@ams.com
          (or) find your local distributor at www.ams.com/distributor

www.ams.com/LED-Driver-ICs/AS1110                                   Revision 1.6                 23 - 24
AS1110

Datasheet

Copyrights

Copyright 1997-2012, ams AG, Tobelbaderstrasse 30, 8141 Unterpremstaetten, Austria-Europe. Trademarks Registered . All rights
reserved. The material herein may not be reproduced, adapted, merged, translated, stored, or used without the prior written consent of the
copyright owner.
All products and companies mentioned are trademarks or registered trademarks of their respective companies.

Disclaimer

Devices sold by ams AG are covered by the warranty and patent indemnification provisions appearing in its Term of Sale. ams AG makes no
warranty, express, statutory, implied, or by description regarding the information set forth herein or regarding the freedom of the described
devices from patent infringement. ams AG reserves the right to change specifications and prices at any time and without notice. Therefore, prior
to designing this product into a system, it is necessary to check with ams AG for current information. This product is intended for use in normal
commercial applications. Applications requiring extended temperature range, unusual environmental requirements, or high reliability
applications, such as military, medical life-support or life-sustaining equipment are specifically not recommended without additional processing
by ams AG for each application. For shipments of less than 100 parts the manufacturing flow might show deviations from the standard
production flow, such as test flow or test location.
The information furnished here by ams AG is believed to be correct and accurate. However, ams AG shall not be liable to recipient or any third
party for any damages, including but not limited to personal injury, property damage, loss of profits, loss of use, interruption of business or
indirect, special, incidental or consequential damages, of any kind, in connection with or arising out of the furnishing, performance or use of the
technical data herein. No obligation or liability to recipient or any third party shall arise or flow out of ams AG rendering of technical or other
services.

Contact Information

Headquarters
ams AG
Tobelbaderstrasse 30
A-8141 Unterpremstaetten, Austria
Tel : +43 (0) 3136 500 0
Fax : +43 (0) 3136 525 01

For Sales Offices, Distributors and Representatives, please visit:
http://www.ams.com/contact

www.ams.com/LED-Driver-ICs/AS1110                                   Revision 1.6  24 - 24
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved