电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

ADL5330

器件型号:ADL5330
文件大小:186.18KB,共0页
厂商名称:AD [Analog Devices]
厂商官网:http://www.analog.com/
下载文档

器件描述

文档预览

ADL5330器件文档内容

a                                                                                                            1 MHz - 3 GHz VGA with
                                                                                                           60dB Gain Control Range
Preliminary Technical Data
                                                                                                                            ADL5330

FEATURES                                                                                           GAIN ENBL VPS2 VPS2 VPS2 VPS2

Voltage-Controlled Amplifier/Attenuator                                                            VPS1                           VPS2
Operating Frequency 1 MHz to 3 GHz
Optimized for Controlling Output Power                                                             COM1       GAIN                COM2
                                                                                                           CONTROL
  High Linearity: OIP3 31 dBm @ 900 MHz
  Output Noise Floor -150 dBm/Hz @ 900 MHz                                       RF inRpuFt,I/5P0  INHI    Input    Continuously   O/P OPHI            RF to PA
Fully-Balanced Differential Signal Path                                                            INLO     gm         Variable    (TZ)
  Differential Input at 50                                                                                 Stage     Attenuator   Stage OPLO  BALUN
Wide Gain-Control Range: -34 dB to +22 dB @ 900 MHz
   Linear-in-dB Gain Control Function, 20 mV/dB                                                    COM1    BIAS                   COM2
Single Supply 4.75 6 V                                                                           VPS1       &                   VPS2

APPLICATIONS                                                                                               VREF

Output Power Control for Wireless Infrastructure                                                   VREF IPBS OPBS COM2 COM2 COM2

                                                                                                   Figure 1. Functional Block Diagram

PRODUCT DESCRIPTION                                                              Three cascaded sections are used. The 50- input system converts the
                                                                                 applied voltage to a pair of differential currents with high linearity and
The ADL5330 is a high-performance voltage-controlled variable-                   good common rejection if driven by a single-sided source. The signal
gain amplifier/attenuator, for use up to 3 GHz. The signal path is               currents are then applied to a proprietary voltage-controlled attenuator,
fully differential; the balanced structure minimizes distortion, and             which provides precise definition of the overall gain, under the control
reduces the risk of spurious feed-forward at low gains and high                  of the Linear-in-dB interface. Pin GAIN accepts a voltage from 0 V at
frequencies due to substrate coupling. While operation between a                 minimum gain to 1.4 V at full gain. The scaling factor is 20 mV/dB.
balanced source and load is recommended, a single-sided input is                 Optional external control of the input-stage and/or output-stage biasing
internally converted to differential from. The input impedance is                is provided using pins IPBS and OPBS respectively.
50- from INHI to INLO. The outputs will usually be coupled
into a 50- grounded load via a 1:1 balun. However, the output                    The output of the high-accuracy wideband attenuator is applied to a
pins, OPHI and OPLO, may also be used separately, with some                      differential trans-impedance output stage. Higher output power is
noise degradation. A single supply of 4.75 to 6 V is required.                   attainable at the lower operating frequencies by raising the supply
                                                                                 voltage to 6 V. When powered-down by a logic LO input on the ENBL
With a 2140 MHz W-CDMA 3GPP forward path signal, the                             pin, the current consumption is < TBD A.
ADL5330 is capable of producing greater than 3 dBm output
power while maintaining ACPR greater than 55 dB, and an output                   The ADL5330 is available in a 24-lead (4 x 4mm) CSP package and is
noise floor less than -144 dBm/Hz.                                               specified for operation from ambient temperatures of -40C to +85C.

                                                                                 Multiple Patents Pending

Rev. PrK                                                                         One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106 U.S.A.
Information furnished by Analog Devices is believed to be accurate and
reliable. However, no responsibility is assumed by Analog Devices for its use;   Tel: 781/329-4700                  World Wide Web Site: http://www.analog.com
nor for any infringements of patents or other rights of third parties which may
result from its use. No license is granted by implication or otherwise under     Fax: 781/326-8703 2004 Analog Devices, Inc. All Rights Reserved
any patent or patent rights of Analog Devices.
Preliminary Technical Data                                                                    ADL5330

ADL5330 SPECIFICATIONS

Table 1. VS = 5 V; TA = 25C; 800 MHz < f < 2.2GHz.1:1 balun at input and output for single-ended 50  match

Parameter                         Conditions                                      Min   Typ   Max Unit

General                           via 1:1 Single-Sided to Differential Balun     0.001   50   3    GHz
Usable Frequency Range           via 1:1 Differential to Single-Sided Balun             50
Nominal Input Impedance                                                           0               
Nominal Output Impedance         +/-3 dB Gain Law Conformance                   TBD     58
100 MHz                           VGAIN = 1.4 V                                   4.75  +23        
Gain Control Span                VGAIN = 0.1 V                                         -35
Max Gain                                                                                21           dB
Min Gain                         VGAIN = 1.3 V                                          +2           dB
Gain Control Slope               VGAIN = 1.3 V                                         +22           dB
Input Compression Point          VGAIN = 1.3 V                                         +36        mV/dB
Output Compression Point - P1dB
Third-Order Intercept - OIP3     +/-3 dB Gain Law Conformance                           52          dBm
900 MHz                          VGAIN = 1.4 V                                          22          dBm
Gain Control Span                VGAIN = 0.1 V                                         -34          dBm
Max Gain                                                                                20
Min Gain                         VGAIN = 1.3 V                                          +3           dB
Gain Control Slope               VGAIN = 1.3 V                                         +22           dB
Input Compression Point          VGAIN = 1.3 V                                         +31           dB
Output Compression Point - P1dB  20 MHz Carrier Offset, VGAIN = 1.3 V,                 -144       mV/dB
Third-Order Intercept - OIP3     Pout = -2 dBm
Output Noise Floor                                                                                  dBm
                                  +/-3 dB Gain Law Conformance                                       dBm
1900 MHz                         VGAIN = 1.4 V                                                      dBm
Gain Control Span                VGAIN = 0.5 V                                                    dBm/Hz
Max Gain
Min Gain                         VGAIN = 1.3 V                                         47         dB
Gain Control Slope               VGAIN = 1.3 V
Input Compression Point          VGAIN = 1.3 V                                         19         dB
Output Compression Point - P1dB  20 MHz Carrier Offset, VGAIN = 1.3 V,
Third-Order Intercept - OIP3     Pout = -7 dBm                                         -27        dB
Output Noise Floor
                                  +/-3 dB Gain Law Conformance                          18         mV/dB
2200 MHz                         VGAIN = 1.4 V
Gain Control Span                VGAIN = 0.5 V                                         +1         dBm
Max Gain
Min Gain                         VGAIN = 1.3 V                                         +17        dBm
Gain Control Slope               VGAIN = 1.3 V
Input Compression Point          VGAIN = 1.3 V                                         +24        dBm
Output Compression Point - P1dB  Pin GAIN
Third-Order Intercept - OIP3                                                           -148       dBm/Hz
GAIN CONTROL INPUT                Pin GAIN to COM1
Gain Control Voltage Range       VGN 0 - 1.6V, to within 0.25 dB of final gain          48           dB
Incremental Input Resistance     Pins VPS1, VPS2, COM1, COM2, ENBL                      17           dB
Full-Scale Response Time                                                                 -31          dB
POWER SUPPLIES                    VGN = 0 V                                              17        mV/dB
Voltage                          VGN = 1.4 V                                            +1
                                  ENBL = LO                                             +14          dBm
Current, Nominal Active                                                                +20          dBm
                                                                                                     dBm
Current, Disabled                                                                      500
                                                                                              1.4  V
                                                                                          5
                                                                                        TBD        M
                                                                                        240
                                                                                        TBD        ns

                                                                                              6    V

                                                                                                   mA

                                                                                                   mA

                                                                                              TBD  A

                                  REV. PrK | Page 2 of 5
Preliminary Technical Data                                                                                                                  ADL5330

Pin               Name                    Table 2. Pin Function Description

1,6               VPS1                    Description
                                          Positive Supply for input stage. Nominally equal to 5 V
2,5               COM1                    Common for input stage
                                          Differential inputs
3, 4              INHI,INLO               Voltage reference output of 1.5 volts
                                          Input bias, normally no connection. This function is subject to change. PCB
7                 VREF                    designs should include the possibility to connect a capacitor between Pin 8 and
                                          Pin 9.
8                 IPBS                    Output bias, normally no connection. This function is subject to change. PCB
                                          designs should include the possibility to connect a capacitor between Pin 8 and
9                 OPBS                    Pin 9.
                                          Common for output stage
10,11,12,14,      COM2
17                                        Positive Supply for output stage. Nominally equal to 5 V
13,18,19,20,      VPS2
21,22                                     Low side of differential output, bias to VP with RF chokes
15                OPLO                    High side of differential output, bias to VP with RF chokes
16                OPHI                    Device enable, apply logic high for normal operation. Enable Threshold = 1.6 V
23                ENBL                    Gain-control voltage input. Nominal Range 0 to 1.4 V.
24                GAIN

                         GND                      VPOS                       VPOS                                 VPOS
                                       VP
            J1                                                                   C2                                   C14
      Enable                                            R1                       0.1 uF                               0.1 uF
                                                        0
            J2                                                                    R2                                   R12
         Gain                                     SW1                             0                                    0

                                               R3                                 C1                                  C13
                                                                                  100 pF                              100 pF
                                               0                    R13

                                                                    10k

                             C8        R5 C7                                                                      L1
                             0.1 uF    0                GAIN  ENBL                             VPS2               120 nH
                  VPOS                         100 pF                  VPS2                       VPS2                                50 ohm microstrip
                                                                                VPS2                               L2
                                                        VPS1                             VPS2    COM2              120 nH                    J7
                                                                                                                                             Output
      50 ohm microstrip                C5               COM1                                      OPHI            C11
                                       100 pF           INHI                                                      100 pF T2
              J3         T1                             INLO                                     OPLO
                                       C6               COM1
      Input                            100 pF                       ADL5330                      COM2

            25 ohm microstrip                                                                     VPS2            C12 100 pF
            (both sides of caps)                                                                                  25 ohm microstrip
                                                                                               COM2 C10
                    VPOS                                VPS1  IPBS                                        100 pF                      VPOS
                               C3                                      OPBS
                               0.1 uF  R4 C4            VREF                    COM2                              R6 C9
                                                                                         COM2
           J4
      VREF                             0       100 pF                                                             0           0.1 uF

           J5                                                  R15
       IPBS                                    R8 R14 open
                                               0 open
           J6
      OPBS                                     R7       R10

                                               0        1nF

                                               R9             R11

                                               0              1nF

                                          Figure 2. ADL5330 Evaluation Board Schematic

                                                        REV. PrK | Page 3 of 5
   Preliminary Technical Data                                                                                                                                                                                                                                                    ADL5330

Typical Performance Characteristics

.                                                                                                                                                     .

                                 40                                                                                                           20.00               50

                                 30                                                                                                           15.00                      40

                                 20                                                                                                           10.00                      30

                                 10                                                                                                           5.00    Error - dB         20

   Gain - dB                                       0                                                                                          0.00               OIP3    10                                  100 MHz

                                                                                                                                                                                                             900 MHz

                             -10                                                                         Gain 100 MHz                         -5.00                                                          1900 MHz
                             -20                                                                         Gain 900 MHz                         -10.00
                             -30                                                                         Gain 1900 MHz                        -15.00                                                0        2200 MHz
                             -40                                                                         2200 MHz
                                                                                                         Error 100 MHz                                                   -10
                                  0                                                                      Gain Error 900 MHz
                                                                                                         Error 1900                                                      -20
                                                                                                         Error 2200 MHz

                                                                                                                                              -20.00                     -30
                                                                                                                                                                              0
                                                            0.2 0.4 0.6 0.8 1                                     1.2 1.4 1.6                                                                                     0.2        0.4                 0.6              0.8      1           1.2          1.4                                                     1.6
                                                                                   Vgain - Volts
                                                                                                                                                                                                                                                            Vgain - V

Figure 3. Gain and Gain Law Conformance vs. Vgain                                                                                                     Figure 5. OIP3 vs. Gain

                             5                                                                                                                                           30

                             4

                                                                                                                                                                         20

                             3

                             2                                                                                                                                           10

   Input Referred P1dB - dB  1                                                                                                                        Output P1dB - dBm

                                                            100 MHz                                                                                                      0

                             0

                                                            900 MHz                                                                                                                                                                                                                         100Mhz

                             -1                             1900 MHz                                                                                                     -10                                                                                                                900Mhz

                                                            2200 MHz                                                                                                                                                                                                                        1900Mhz

                             -2                                                                                                                                                                                                                                                             2200Mhz

                                                                                                                                                                         -20

                             -3

                             -4                                                                                                                                          -30

                             -5

                                                   0        0.2        0.4   0.6              0.8              1        1.2        1.4           1.6

                                                                                              Vgain - V                                                                  -40                                 0.2        0.4                0.6               0.8        1        1.2        1.4           1.6
                                                                                                                                                                              0

                                                                                                                                                                                                                                                      Vgain - V

Figure 4. Input Referred Compression Point vs. Gain                                                                                                   Figure 7. Output Referred Compression Point vs. Gain

                                                   10.00               Pout vs. Vin                                                     -90.00                                                       0.00                                                                                        -100.00
                                                     0.00              Noise - 20 MHz offset                                            -100.00                                                                                                                                                  -110.00
                                                   -10.00                                                                               -110.00                                                                            Pout vs. Vin                                                          -120.00
                             O utput Pow er - dBm  -20.00                                                                               -120.00  .                                                  -10.00                                                                                       -130.00  .
                                                   -30.00                                                                               -130.00     Noise - 20 M Hz Carrier O ffset - dBm /Hz                                                                                                               N oise - 20 M H z C arrier O ffset - dB m /H z
                                                                                                                                                                                                                           Noise - 20 MHz
                                                                                                                                                                            O utput P ow er - dB m                         offset
                                                                                                                                                                                                    -20.00

                                                                                                                                                                                                    -30.00

                                                   -40.00                                                                               -140.00                                                     -40.00                                                                                       -140.00

                                                   -50.00                                                                               -150.00

                                                                                                                                                                                                    -50.00                                                                                       -150.00

                                                   -60.00                                                                               -160.00

                                                      0.00       0.20  0.40  0.60             0.80       1.00     1.20       1.40       1.60

                                                                                              VGAIN                                                                                                 -60.00                                                                                       -160.00

                                                                                                                                                                                                       0.00       0.20  0.40               0.60       0.80        1.00     1.20  1.40       1.60

                                                                                                                                                                                                                                                      VGAIN

Figure 8. Pout and Noise Floor vs. Gain, 900 MHz. Pin = -                                                                                             Figure 8. Pout and Noise Floor vs. Gain 1.9 GHz. Pin = -22
21 dBm                                                                                                                                                dBm

                                                                                                                                              REV. PrK | Page 4 of 5
Preliminary Technical Data                                ADL5330

                                      OUTLINE DIMENSIONS

REV. PrK | Page 5 of 5
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

ADL5330器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved