电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

ACE9020

器件型号:ACE9020
文件大小:417.45KB,共0页
厂商名称:ZARLINK [Zarlink Semiconductor Inc]
厂商官网:http://www.zarlink.com/
下载文档

器件描述

文档预览

ACE9020器件文档内容

                                                                                          ACE9020

                                                                 Receiver and Transmitter Interface

                                                                 DS4287                               ISSUE 5.0  December 1997

     ACE9020 is a VHF oscillator, up-converter and prescaler.                    Ordering Information
It is used in an offset modulated transmit architecture where a            SSOP 28 lead package, code NP28
UHF synthesiser makes the channel selection and a second                 ACE9020B/KG/NP1S - anti-static sticks
synthesiser generates a fixed transmit offset.                            ACE9020B/KG/NP1T - tape mounted

     A VCO signal drives a buffer in ACE9020 to feed an on-                                    PD1 1  ACE9020    28 VCC
chip prescaler and transmit up-converter. The prescaler is a                                  PD2                         n.c.
dual two-modulus divider and drives the main synthesiser                                     GND                          n.c.
input of the ACE9030. The SSB up-converter suppresses the                             BIAS_REF                            VCC_RX
unwanted transmit sideband.                                                             VCC_TX                            n.c.
                                                                                           TXPA+                          RXVCOIN
     The VHF oscillator is buffered to drive the auxiliary                                  TXPA-                         GND_RX
synthesiser input of the ACE9030 and is locked to the offset                       RSET_TXPA                              VCC_TXOSC
frequency. This frequency is modulated by varying the                             GND_TXOSC                               TXOSC-
resonant frequency of the external tank circuit. Both this                                 TANK+                          TXOSC+
oscillator and the UHF VCO drive the up-converting mixer to                                 TANK-                         GND_DIV
generate the transmit signal.                                                           VCC_DIV                           RATIO_SEL
                                                                                     GND_OSC                              DIV_OUT-
     Various power saving modes for battery economy are                           MOD_CNTRL 14
included. These allow the transmit sections to be shut down                                                      15 DIV_OUT+
during stand-by and the whole chip can be shut down during
sleep mode. The circuit techniques used have been chosen to      Note: Pin 1 is identified by moulded spot                           NP28
minimise external components and at the same time give very              and by coding orientation.
high performance.
                                                                              Figure 1 - Pin connections - top view
Features
Low Power Low Voltage (3.6 to 5.0 V) Operation                 RSET_TXPA           VHF                                             TXOSC+
Power Down Modes                                                       TANK+      OSC                                              TXOSC-
Differential Signals to Minimise Cross-talk                            TANK-                                                       TXPA+
Auxiliary Oscillator with Transmit Up-converter                                 BIAS &                                             TXPA-
Prescaler for Main Synthesiser                                    BIAS_REF      POWER
Part of the ACE Integrated Cellular Phone Chipset                          PD1  DOWN                                               DIV_OUT+
Small Outline 28 pin Package                                               PD2  CONTROL                                            DIV_OUT-

Applications
AMPS and TACS Cellular Telephone
Two-Way Radio Systems

Related Products                                                 RXVCOIN
ACE9020 is part of the following chipset:
ACE9030 Radio Interface and Twin Synthesiser
ACE9040 Audio Processor
ACE9050 System Controller and Data Modem

ABSOLUTE MAXIMUM RATINGS                                    6V     RATIO_SEL          DIVIDE BY
                                        - 65C to + 150C        MOD_CNTRL        64/65 OR 128/129
          Supply voltage
          Storage temperature            - 30C to + 85C
         Operating temperature         -0.3V to VCC +0.3V
         Voltage at any pin
         Static Sensitivity (HBM) min                   500V

                                                                         Figure 2 - ACE9020 simplified block digram
ACE9020

PIN Connections

   Pin No.         Name       Type   Description
                                 I   Power down control input 1
   1               PD1           I   Power down control input 2
                                     Ground
   2               PD2       Supply  Reference current for bias control
                                 I   Transmit section supply voltage
   3               GND               Transmit up-converter open collector output
                             Supply  Transmit up-converter open collector output
   4             BIAS_REF       O    Reference current for transmit oscillator
                                O    Ground
   5               VCC_TX        I   Transmit oscillator tank circuit
                                     Transmit oscillator tank circuit
   6               TXPA+     Supply  Divider section supply voltage
                                 I   Ground
   7               TXPA-         I   Modulus control input
                                     Divider output positive
   8        RSET_TXPA        Supply  Divider output negative
                             Supply  Ratio select
   9        GND_TXOSC                Ground divider section
                                 I   Transmit oscillator monitor output positive
   10              TANK+        O    Transmit oscillator monitor output negative
                                O    Transmit oscillator supply voltage
   11              TANK-         I   Ground
                             Supply  Input buffer for 1GHz VCO signal from ACE9010
   12            VCC_DIV        O    No connection
                                O    Receiver section supply voltage
   13            GND_OSC     Supply  No connection
                             Supply  No connection
   14       MOD_CNTRL            I   ON/OFF logic supply voltage
                                 -
   15            DIV_OUT+    Supply
                                 -
   16            DIV_OUT-        -
                             Supply
   17            RATIO_SEL

   18            GND_DIV

   19            TXOSC+

   20              TXOSC-

   21       VCC_TXOSC

   22            GND_RX

   23            RXVCOIN

   24               n.c.

   25            VCC_RX

   26               n.c.

   27               n.c.

   28              VCC

Electrical Characteristics
     These characteristics apply over these ranges of conditions (unless otherwise stated):
            TAMB = 30C to + 85C, VCC = 3.75 0.15V or 4.85 0.15V (see fig. 3 for test circuit).

DC Characteristics

   Characteristic                    Min          Typ                                                   Max          Unit

   Supply Currents

   Sleep PD1 = 0, PD2 = 0                                                                               0.11         mA

   Standby PD1 = 1, PD2 = 0                       6                                                     8            mA

   Transmit Set Up PD1 = 0, PD2 = 1               36                                                    51           mA

   Duplex PD1 = 1, PD2 = 1                        48                                                    63           mA

   Input Levels

   PD1, PD2 High                     1.9                                                                3.1          V

   PD1, PD2 Low                      0                                                                  0.5          V

   Mod Cntrl High                    Vcc/2 + 0.3                                                        Vcc          V

   Mod Cntrl Low                     0                                                                  Vcc/2 - 0.3  V

   Ratio Sel High                    0.6Vcc                                                             Vcc          V

   Ratio Sel Low                     0                                                                  0.4Vcc       V

   Input Currents

   PD1, PD2 High                                                                                        40           A

   PD1, PD2 Low                      -0.1                                                               0.1          A

2
                                                                                                           ACE9020

Electrical Characteristics
     These characteristics apply over these ranges of conditions (unless otherwise stated):
            TAMB = -30C to + 85C, VCC = 3.75 0.15V or VCC 4.85 0.15V (see fig. 3 for test circuit).

AC Characteristics

Characteristic                                      Min  Typ                                               Max    Unit
TXOSC Output
Differential Output                                 500                                                    140   mV p-p
TxOsc Frequency                                     70                                                      75    MHz
Frequency / Supply Sensitivity                                                                              -40    kHz
Spurii > 700MHz                                     82   100                                                 2     dBc
Differential Output Capacitance                                                                                     pF
External Tank Inductance f = 90MHz                  56   68                                                 65     nH
External Tank Inductance f = 122.5MHz                                                                              nH
Power up time (from standby)                        0    3                                                   6      s
TXPA Output Signal                                                                                         -145
Output Power (RL = 50)                              55                                                     -100   dBm
Noise at f = +/- 45 MHz                                                                                     -20  dBc/Hz
Noise at f = +/- 25 kHz                             45                                                      -10  dBc/Hz
Harmonic Content                                                                                            -30
Spurious - Image                                    -10                                                     -25    dBc
Spurious (fVCO 2faux)                                                  50                                -105    dBc
Spurious (fVCO 3faux)                                                                                     -60    dBc
Spurious (f = 45MHz 15 kHz) except 2fVCO - 9faux  800                                                     -70    dBc
Spurious 2fVCO - 9faux                              910                                                     -30    dBc
Spurii within 800 to 940 MHz (note1)                                                                               dBc
Other Spurii except image                           500  600                                                25     dBc
Isolation TXPA off (PD2 = PD1 = 1)                                                                                 dBc
Power up time                                       20                                                      -40     dB
Isolation TXPA to RVCOIN                                                                                            s
Residual Modulation (note 2)                                                                               1100     dB
RVCOIN Input Signal                                                                                        1040     dB
Signal Level                                                                                               -155
Input Impedance                                                                                            -117   dBm
Divider input frequency                                                                                     -20     
Upconverter input frequency                                                                                 -80
Phase Noise f = 45MHz                                                                                             MHz
Phase Noise f = 25kHz                                                                                       15    MHz
Spurious - harmonic                                                                                              dBc/Hz
Spurious - non-harmonic                                                                                      1   dBc/Hz
Divider                                                                                                            dBc
Differential Output Level                                                                                          dBc
Output Rise / Fall time
Mod Control Set up time                                                                                          mV p-p
Mod Control Hold time                                                                                               ns
                                                                                                                    ns
                                                                                                                    ns

Notes:
1. Exceptions.

   Harmonics of divider output -37dBc max applicable when fVCO = 975.1354 MHz Ratio = 65
   10th Harmonic of faux -47dBc applicable when faux = 90MHz, fVCO = 989.9375MHz

2. Residual modulation referenced to a 1kHz signal giving 3kHz deviation. Measured with 750s de-emphasis and CCITT
   filter.

                                                                                                                         2
ACE9020

                                                                     Vcc

                               6k8        100p                    5,12,21,25,28
                                                   100n
   VCO Control                                                10                 19                 +
                                          100p                                         TXOsc
                             BB545                       18p                     20                     Vcc
                                                                                                     -
                                     6k8                                                                27n
                                                              11                                                1p
                 Rxvcoin                                                                                                    27p
                 Mod Cntrl                                                       6     +
                 Ratio Sel                                                                                 27n
                                                                  ACE9020              TXPA  18n                                    Tx
                                                                                                            1p                   Output
                                                                                       -
                                                              23                 7

                                                              14                   15                +
                                                                                   16  Div Out
                                                              17          3,9,13,
                                                               12 4  8 18,22                         -

                                          PD1
                                          PD2

                                                                     22k 18k                 faux = 90 MHz

                                                         Figure 3 - ACE9020 Test circuit

Description                                                                      filtering of the TXPA output will be required to provide further
     The ACE9020 is designed for use in a transceiver such as                    suppression of the unwanted upper sideband, local oscillator
                                                                                 signal and harmonics to meet cellular telephone
an analog cellular phone, which uses an offset modulation                        specifications. SAW filters are available for the various
transmit architecture. The circuit consists of a VHF voltage                     transmit frequency bands.
controlled oscillator to generate the offset frequency, an
upconverter to transmit frequency and also a prescaler for the                        The upconverter outputs (TXPA + and -) are differential
main UHF phase locked loop. The Rxvcoin signal to the                            current outputs. The use of differential outputs minimises
ACE9020 is normally the UHF local oscillator used for                            current switching within the device and thus minimise cross-
downconversion.                                                                  talk to other circuit blocks. The TXPA outputs must be
                                                                                 matched to the external filter, normally 50 and single-ended.
     A basic block diagram is shown in fig. 2, further                           The network shown in fig. 3 provides a transformation from
information on external connections is provided in the test                      400 differential to 50 single-ended and also provides dc
circuit (fig. 3) and the applications diagram (fig. 4).                          bias from the Vcc supply to the open collector TXPA outputs.
                                                                                 This network provides plus and minus 90 phase shift in each
VHF Oscillator                                                                   output which are then summed. Alternatively a Balun
     This oscillator is a differential design which uses an                      transformer could be used, it will again be necessary to
                                                                                 provide dc bias to the TXPA outputs. The load to the current
external tank circuit as shown in fig. 3 and fig. 4. The                         outputs should be maximised to obtain the maximum power
components shown in fig. 3 give a VCO frequency of 90MHz.                        output; 400 is an optimum figure as higher values require
A varactor diode is coupled capacitively to the tank circuit; the                impractical component values for matching.
anode is referenced to ground via a resistor. The VCO control
from a synthesiser (eg ACE9030) charge pump output is                            Prescaler
applied to the cathode of the varactor also through a resistor.                       The two modulus prescaler is part of the UHF phase
These resistors should be the same value to keep the
differential circuit balanced. The VCO gain with the                             locked loop. It will typically be operating with ACE9030 radio
components shown will be typically 2 MHz/V. Modulation is                        interface and synthesiser. There is also a choice of divider
applied to the anode via a resistive divider as shown in fig. 4;                 ratio, set by the ratio select input as shown in table. 1, below.
the actual signal applied to the varactor will be small as the
frequency deviation will typically be a maximum of 12kHz in                      Mod_Cntrl = LOW        Ratio Sel                Ratio Sel
many applications. Differential buffered outputs from the                                                = LOW                    = HIGH
oscillator (TXOSC) interface directly to the ACE9030 auxiliary                                             129
synthesier inputs.                                                                                                                  65

Upconverter                                                                      Mod_Cntrl = HIGH           128                 64
     An image reject mixer is used for the upconversion. This
                                                                                                                    Table 1
provides typically 20dB rejection of the unwanted upper
sideband. The quadrature networks for the mixer are all                               The differential divider outputs can be directly coupled to
provided on chip; this is optimised for UHF local oscillator and                 the ACE9030 main synthesiser inputs.
VHF offset oscillator frequencies typically used for analog
cellular phones on the AMPS and TACS systems. Further

4
                                                                  ACE9020

Power Control Circuits                                            determined primarily by the VHF PLL settling time. The power
     The inputs PD1 and PD2 are used to select the operating      down inputs can then be set to (0, 1) the full duplex condition.
                                                                  The intermediate state should also be used during a `handoff'
modes as shown below:                                             during conversation on an analogue cellular phone, the VHF
                                                                  PLL continuing to operate while the main UHF PLL changes
PD1 PD2 Mode                                                      channel, the transmit output being disabled. It is also
                                                                  recommended that the intermediate state is used when going
0  0  Sleep    All circuits off                                   from duplex (0, 1) to standby (1, 0) modes.

1  0  Standby  Prescaler On                                       Operating Notes
                                                                       Good RF layout techniques should be used for this device
1  1  Transmit Set Up Prescaler, VHF
                                                                  to obtain optimum performance and also minimise crosstalk
               oscillator on. Upconverter off                     between circuit blocks. RF supply decoupling should be
                                                                  provided adjacent to Vcc pins; a value of 27pF is
0  1  Duplex   All circuits on                                    recommended.

     The power down inputs (PD1, PD2) are compatible with              Two external bias resistors are required. A 22k resistor
ACE9030 digital outputs (DO5, 6, 7). These modes allow            is connected from BIAS REF (Pin 4) to ground. This sets an
circuit operation and power consumption to be optimised. The      accurate reference current for the chip. An 18k resistor is
ACE9020 can be put in sleep mode (0, 0) when the power            connected from RSET TXPA (Pin 8) to ground which controls
consumption is minimal. The standby mode (1, 0) is used           the output level of the VHF oscillator and hence the TXPA
when the phone is in standby (receive only). The prescaler is     output level.
operational to maintain the main UHF PLL; all circuitry
associated with transmit functions is turned off.

     There is an intermediate transmit set up state (1, 1). This
allows the VHF oscillator and phase locked loop to stabilise
before enabling the upconverter, preventing spurious
transmissions. The time required for this state will be

                                      Figure 4 - Application Diagram
                                                                                                                                                         4
                              For more information about all Zarlink products
                                                 visit our Web Site at

                                         www.zarlink.com

Information relating to products and services furnished herein by Zarlink Semiconductor Inc. trading as Zarlink Semiconductor or its subsidiaries (collectively
"Zarlink") is believed to be reliable. However, Zarlink assumes no liability for errors that may appear in this publication, or for liability otherwise arising from the
application or use of any such information, product or service or for any infringement of patents or other intellectual property rights owned by third parties which may
result from such application or use. Neither the supply of such information or purchase of product or service conveys any license, either express or implied, under
patents or other intellectual property rights owned by Zarlink or licensed from third parties by Zarlink, whatsoever. Purchasers of products are also hereby notified
that the use of product in certain ways or in combination with Zarlink, or non-Zarlink furnished goods or services may infringe patents or other intellectual property
rights owned by Zarlink.
This publication is issued to provide information only and (unless agreed by Zarlink in writing) may not be used, applied or reproduced for any purpose nor form part
of any order or contract nor to be regarded as a representation relating to the products or services concerned. The products, their specifications, services and other
information appearing in this publication are subject to change by Zarlink without notice. No warranty or guarantee express or implied is made regarding the
capability, performance or suitability of any product or service. Information concerning possible methods of use is provided as a guide only and does not constitute
any guarantee that such methods of use will be satisfactory in a specific piece of equipment. It is the user's responsibility to fully determine the performance and
suitability of any equipment using such information and to ensure that any publication or data used is up to date and has not been superseded. Manufacturing does
not necessarily include testing of all functions or parameters. These products are not suitable for use in any medical products whose failure to perform may result in
significant injury or death to the user. All products and materials are sold and services provided subject to Zarlink's conditions of sale which are available on request.

Purchase of Zarlink's I2C components conveys a licence under the Philips I2C Patent rights to use these components in an I2C System, provided that the system
conforms to the I2C Standard Specification as defined by Philips.
Zarlink and the Zarlink Semiconductor logo are trademarks of Zarlink Semiconductor Inc.
Copyright 2002, Zarlink Semiconductor Inc. All Rights Reserved.

                                        TECHNICAL DOCUMENTATION - NOT FOR RESALE
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

ACE9020器件购买:

该厂商的其它器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved