电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

74LVX574

器件型号:74LVX574
厂商名称:STMICROELECTRONICS [STMicroelectronics]
厂商官网:http://www.st.com/
下载文档

文档预览

74LVX574器件文档内容

                                                        74LVX574

             LOW VOLTAGE CMOS OCTAL D-TYPE FLIP-FLOP
             (3-STATE NON INV.) WITH 5V TOLERANT INPUTS

s HIGH SPEED:
    fMAX = 125MHz (TYP.) at VCC = 3.3V

s 5V TOLERANT INPUTS

s POWER-DOWN PROTECTION ON INPUTS                      SOP                   TSSOP

s INPUT VOLTAGE LEVEL:                                 Table 1: Order Codes        T&R
    VIL = 0.8V, VIH = 2V at VCC = 3V                                         74LVX574MTR
                                                                  PACKAGE    74LVX574TTR
s LOW POWER DISSIPATION:                                              SOP
    ICC = 4 A (MAX.) at TA=25C
                                                                     TSSOP
s LOW NOISE:
    VOLP = 0.3V (TYP.) at VCC =3.3V                    D inputs. While the (OE) input is low, the 8 outputs
                                                       will be in a normal logic state (high or low logic
s SYMMETRICAL OUTPUT IMPEDANCE:                        level) and while high level the outputs will be in a
    |IOH| = IOL = 4 mA (MIN) at VCC =3V                high impedance state. The output control does not
                                                       affect the internal operation of flip flops; that is, the
s BALANCED PROPAGATION DELAYS:                         old data can be retained or the new data can be
    tPLH  tPHL                                         entered even while the outputs are off.
                                                       Power down protection is provided on all inputs
s OPERATING VOLTAGE RANGE:                             and 0 to 7V can be accepted on inputs with no
    VCC(OPR) = 2V to 3.6V (1.2V Data Retention)        regard to the supply voltage.
                                                       This device can be used to interface 5V to 3V. It
s PIN AND FUNCTION COMPATIBLE WITH                     combines high speed performance with the true
    74 SERIES 574                                      CMOS low power consumption.
                                                       All inputs and outputs are equipped with
s IMPROVED LATCH-UP IMMUNITY                           protection circuits against static discharge, giving
                                                       them 2KV ESD immunity and transient excess
DESCRIPTION                                            voltage.

The 74LVX574 is a low voltage CMOS OCTAL
D-TYPE FLIP-FLOP with 3 STATE OUTPUT NON
INVERTING fabricated with sub-micron silicon
gate and double-layer metal wiring C2MOS
technology. It is ideal for low power, battery
operated and low noise 3.3V applications.
This 8 bit D-Type flip-flop is controlled by a clock
input (CK) and an output enable input (OE). On
the positive transition of the clock, the Q outputs
will be set to the logic state that were setup at the

Figure 1: Pin Connection And IEC Logic Symbols

August 2004                                                                  Rev. 3       1/13
74LVX574                                                           Table 2: Pin Description

Figure 2: Input Equivalent Circuit

                                                                      PIN N       SYMBOL     NAME AND FUNCTION
                                                                          1            OE
                                                                                             3-State Output Enable
                                                                   2, 3, 4, 5, 6,  D0 to D7  Input (Active LOW)
                                                                      7, 8, 9                Data Inputs

                                                                   12, 13, 14,     Q0 to Q7 3-State Outputs
                                                                   15, 16, 17,
                                                                                    CK       Clock Input (LOW-to-HIGH
                                                                      18, 19                 Edge Triggered)
                                                                         11        GND       Ground (0V)
                                                                                   VCC       Positive Supply Voltage
                                                                         10
                                                                         20

Table 3: Truth Table     INPUTS                                                              OUTPUT
                            CK
                 OE          X                                     D                         Q
                   H
                   L                                               X                         Z
                   L
                   L                                               X                         NO CHANGE

X : Don't Care                                                     L                         L
Z : High Impedance
                                                                   H                         H
Figure 3: Logic Diagram

This logic diagram has not be used to estimate propagation delays

2/13
                                                                                                               74LVX574

Table 4: Absolute Maximum Ratings

Symbol                                        Parameter                                        Value                 Unit

VCC Supply Voltage                                                                           -0.5 to +7.0            V

VI       DC Input Voltage                                                                    -0.5 to +7.0            V

VO       DC Output Voltage                                                              -0.5 to VCC + 0.5            V

IIK      DC Input Diode Current                                                                - 20                  mA

IOK      DC Output Diode Current                                                                20                  mA

IO       DC Output Current                                                                      25                  mA

ICC or IGND DC VCC or Ground Current                                                            50                  mA

Tstg     Storage Temperature                                                                 -65 to +150             C

TL       Lead Temperature (10 sec)                                                             300                   C

Absolute Maximum Ratings are those values beyond which damage to the device may occur. Functional operation under these conditions is
not implied

Table 5: Recommended Operating Conditions

Symbol                                       Parameter                                          Value                Unit
         Supply Voltage (note 1)                                                                                       V
  VCC    Input Voltage                                                                         2 to 3.6                V
    VI   Output Voltage                                                                        0 to 5.5                V
   VO    Operating Temperature                                                                 0 to VCC               C
   Top   Input Rise and Fall Time (note 2) (VCC = 3V)                                         -55 to 125
  dt/dv                                                                                        0 to 100              ns/V

1) Truth Table guaranteed: 1.2V to 3.6V
2) VIN from 0.8V to 2.0V

Table 6: DC Specifications

                                              Test Condition                            Value

Symbol   Parameter                       VCC                           TA = 25C        -40 to 85C -55 to 125C Unit

                                         (V)                     Min. Typ. Max. Min. Max. Min. Max.

VIH High Level Input                     2.0                     1.5                    1.5               1.5

        Voltage                          3.0                     2.0                    2.0               2.0        V

                                         3.6                     2.4                    2.4               2.4

VIL Low Level Input                      2.0                                      0.5          0.5             0.5

        Voltage                          3.0                                      0.8          0.8             0.8 V

                                         3.6                                      0.8          0.8             0.8

VOH High Level Output                    2.0       IO=-50 A     1.9 2.0                1.9               1.9
                                                   IO=-50 A
        Voltage                          3.0       IO=-4 mA      2.9 3.0                2.9               2.9        V
                                                   IO=50 A
                                         3.0       IO=50 A      2.58                   2.48              2.4
                                                    IO=4 mA
VOL Low Level Output                     2.0                           0.0 0.1                 0.1             0.1
                                                VI = VIH or VIL
        Voltage                          3.0  VO = VCC or GND          0.0 0.1                 0.1             0.1 V

                                         3.0   VI = 5V or GND                     0.36         0.44            0.55

IOZ High Impedance                            VI = VCC or GND             0.25                2.5            2.5 A

        Output Leakage                   3.6

        Current

II Input Leakage Current 3.6                                              0.1                1               1 A
                                                                                                               40 A
ICC Quiescent Supply                     3.6                                      4            40
         Current

                                                                                                                     3/13
74LVX574

Table 7: Dynamic Switching Characteristics

                                 Test Condition                         Value

Symbol    Parameter         VCC                         TA = 25C       -40 to 85C -55 to 125C Unit

                            (V)                    Min. Typ. Max. Min. Max. Min. Max.

VOLP Dynamic Low                                        0.3 0.8

          Voltage Quiet     3.3
VOLV Output (note 1, 2)                            -0.8 -0.3

          Dynamic High

VIHD Voltage Input          3.3        CL = 50 pF  2.0                                       V

          (note 1, 3)

          Dynamic Low

VILD Voltage Input          3.3                                    0.8

          (note 1, 3)

1) Worst case package.
2) Max number of outputs defined as (n). Data inputs are driven 0V to 3.3V, (n-1) outputs switching and one output at GND.
3) Max number of data inputs (n) switching. (n-1) switching 0V to 3.3V. Inputs under test switching: 3.3V to threshold (VILD), 0V to threshold
(VIHD), f=1MHz.

Table 8: AC Electrical Characteristics (Input tr = tf = 3ns)

                                 Test Condition                         Value

Symbol    Parameter         VCC CL                      TA = 25C       -40 to 85C -55 to 125C Unit
                            (V) (pF)
                                                   Min. Typ. Max. Min. Max. Min. Max.

tPLH Propagation Delay 2.7 15                           9.2 14.5 1.0 17.5 1.0 17.5

tPHL Time                    2.7 50                     11.5 18.0 1.0 21.0 1.0 21.0
           CK to Q          3.3(*) 15                   8.5 13.2 1.0 15.5 1.0 15.5 ns

                            3.3(*) 50                   11.0 16.7 1.0 19.0 1.0 19.0

tPZL      Output Enable     2.7 15                      9.8 15.0 1.0 18.5 1.0 18.5
tPZH      Time              2.7 50                      11.4 18.5 1.0 22.0 1.0 22.0
                                                        8.2 12.8 1.0 15.0 1.0 15.0 ns
                            3.3(*) 15

                            3.3(*) 50                   10.7 16.3 1.0 18.5 1.0 18.5

tPLZ Output Disable          2.7 50                     12.1 19.1 1.0 22.0 1.0 22.0
tPHZ Time                   3.3(*) 50                                                                                ns

                                                        11.0 15.0 1.0 17.0 1.0 17.0

tW        CK pulse Width,    2.7 50                     6.5                    7.5      7.5  ns
          HIGH              3.3(*) 50
                                                        5.0                    5.0      5.0

      tS  Setup Time D to CK 2.7 50                     5.0                    5.0      5.0  ns

          HIGH or LOW       3.3(*) 50                   3.5                    3.5      3.5

      th  Hold Time D to CK 2.7 50                      1.5                    1.5      1.5  ns

          HIGH or LOW       3.3(*) 50                   1.5                    1.5      1.5

fMAX Maximum Clock          2.7 15                 60 115               50          48
           Frequency        2.7 50
                                                   45 60                40          40

                            3.3(*) 15              80 125               65          60       MHz

                            3.3(*) 50              50 75                45          40

tOSLH     Output to Output   2.7 50                     0.5 1.0                1.5      1.5
tOSHL     Skew Time (note   3.3(*) 50
          1,2)                                          0.5 1.0                1.5      1.5  ns

1) Skew is defined as the absolute value of the difference between the actual propagation delay for any two outputs of the same device switch-
ing in the same direction, either HIGH or LOW
2) Parameter guaranteed by design
(*) Voltage range is 3.3V 0.3V

4/13
                                                                                      74LVX574

Table 9: Capacitive Characteristics

                              Test Condition                               Value

Symbol      Parameter    VCC                                    TA = 25C  -40 to 85C -55 to 125C Unit

                         (V)                                    Min. Typ. Max. Min. Max. Min. Max.

CIN Input Capacitance 3.3                                       4 10              10          10 pF

COUT Output              3.3                                    6                                   pF
            Capacitance

CPD Power Dissipation                fIN = 10MHz

            Capacitance  3.3                                    27                                  pF

            (note 1)

1) CPD is defined as the value of the IC's internal equivalent capacitance which is calculated from the operating current consumption without
load. (Refer to Test Circuit). Average operating current can be obtained by the following equation. ICC(opr) = CPD x VCC x fIN + ICC/8 (per circuit)

Figure 4: Test Circuit

                              TEST                                                    SWITCH

tPLH, tPHL                                                                              Open
tPZL, tPLZ                                                                               VCC
tPZH, tPHZ                                                                              GND

CL =15/50pF or equivalent (includes jig and probe capacitance)
RL = R1 = 1K or equivalent
RT = ZOUT of pulse generator (typically 50)

                                                                                                    5/13
74LVX574

Figure 5: Waveform - Propagation Delays Setup And Hold Times (f=1MHz; 50% duty cycle)

Figure 6: Waveform - Output Enable And Disable Times (f=1MHz; 50% duty cycle)

6/13
                                                                      74LVX574

Figure 7: Waveform - CK Minimum Pulse Width (f=1MHz; 50% duty cycle)

                                                                      7/13
74LVX574

                 SO-20 MECHANICAL DATA

DIM.      MIN.   mm.   MAX.   MIN.      inch   MAX.
          2.35   TYP   2.65   0.093     TYP.   0.104
  A        0.1         0.30   0.004            0.012
A1       0.33   1.27  0.51   0.013     0.050  0.020
  B       0.23         0.32   0.009            0.013
  C       12.60        13.00  0.496            0.512
  D        7.4          7.6   0.291            0.299
  E
  e       10.00        10.65  0.394            0.419
  H       0.25         0.75   0.010            0.030
  h        0.4         1.27   0.016            0.050
  L
  k         0           8     0               8
ddd                    0.100                   0.004

                                                                                                                                            0016022D
8/13
                                                                             74LVX574

                                    TSSOP20 MECHANICAL DATA

DIM.  MIN.                             mm.    MAX.  MIN.            inch     MAX.
                                       TYP     1.2                 TYP.      0.047
  A   0.05                                    0.15  0.002                    0.006
A1    0.8                               1    1.05  0.031          0.004     0.041
A2   0.19                                    0.30  0.007          0.039     0.012
  b   0.09                              6.5   0.20  0.004                    0.0079
  c    6.4                              6.4    6.6  0.252          0.256     0.260
  D    6.2                              4.4    6.6  0.244          0.252     0.260
  E    4.3                          0.65 BSC  4.48  0.169          0.173     0.176
E1                                    0.60                    0.0256 BSC
  e    0                                       8    0                        8
  K   0.45                                    0.75  0.018          0.024     0.030
  L

      A A2                          e                       K  L
                  A1 b                  D           c                     E

PIN 1 IDENTIFICATION                                       E1

                                 1                                               0087225C
                                                                                                          9/13
74LVX574

                   Tape & Reel SO-20 MECHANICAL DATA

       DIM.  MIN.  mm.  MAX.  MIN.   inch             MAX.
                   TYP   330         TYP.             12.992
         A   12.8       13.2  0.504                   0.519
         C   20.2             0.795
         D    60        30.4  2.362                   1.197
         N                11                          0.433
         T   10.8       13.4  0.425                   0.528
        Ao   13.2        3.3  0.520                   0.130
        Bo    3.1        4.1  0.122                   0.161
        Ko    3.9       12.1  0.153                   0.476
        Po   11.9             0.468
         P

10/13
                                                 74LVX574

            Tape & Reel TSSOP20 MECHANICAL DATA

DIM.  MIN.  mm.  MAX.  MIN.   inch               MAX.
            TYP   330         TYP.               12.992
  A   12.8       13.2  0.504                     0.519
  C   20.2             0.795
  D    60        22.4  2.362                     0.882
  N                7                             0.276
  T    6.8        7.1  0.268                     0.280
Ao    6.9        1.9  0.272                     0.075
Bo    1.7        4.1  0.067                     0.161
Ko    3.9             0.153                     0.476
Po   11.9       12.1  0.468
  P

                                                 11/13
74LVX574

Table 10: Revision History

     Date    Revision                                        Description of Changes
27-Aug-2004       3         Ordering Codes Revision - pag. 1.

12/13
                                                                                                               74LVX574

Information furnished is believed to be accurate and reliable. However, STMicroelectronics assumes no responsibility for the consequences
of use of such information nor for any infringement of patents or other rights of third parties which may result from its use. No license is granted
by implication or otherwise under any patent or patent rights of STMicroelectronics. Specifications mentioned in this publication are subject
to change without notice. This publication supersedes and replaces all information previously supplied. STMicroelectronics products are not
authorized for use as critical components in life support devices or systems without express written approval of STMicroelectronics.

                                                   The ST logo is a registered trademark of STMicroelectronics
                                                    All other names are the property of their respective owners

                                                            2004 STMicroelectronics - All Rights Reserved
                                                                 STMicroelectronics group of companies

Australia - Belgium - Brazil - Canada - China - Czech Republic - Finland - France - Germany - Hong Kong - India - Israel - Italy - Japan -
              Malaysia - Malta - Morocco - Singapore - Spain - Sweden - Switzerland - United Kingdom - United States of America
                                                                                   www.st.com

                                                                                                                                                         13/13
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved