电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

74LVC594APW

器件型号:74LVC594APW
厂商名称:NXP [NXP]
厂商官网:https://www.nxp.com
下载文档

器件描述

文档预览

74LVC594APW器件文档内容

74LVC594A                                  Product data sheet

8-bit shift register with output register

Rev. 01 -- 24 May 2007

1. General description

                              The 74LVC594A is an 8-bit serial-in/serial or parallel-out shift register with a storage
                              register. Separate clock and reset inputs are provided on both shift and storage registers.

                              The input can be driven from either 3.3 V or 5 V devices. This feature allows the use of
                              this device in a mixed 3.3 V and 5 V environment.

                              This device is fully specified for partial Power-down applications using IOFF.
                              The IOFF circuitry disables the output, preventing the damaging backflow current through
                              the device when it is powered down.

                              The shift register has a serial input (DS) and a serial output (Q7S) for cascading
                              purposes. Data is shifted on the positive-going transitions of the SHCP input. The data in
                              the shift register is transferred to the storage register on a positive-going transition of the
                              STCP input. If both clocks are connected together, the shift register will always be one
                              clock pulse ahead of the storage register. A LOW level on one of the two register reset
                              pins (SHR and STR) will clear the corresponding register.

2. Features

                              s 5 V tolerant inputs/outputs for interfacing with 5 V logic
                              s Wide supply voltage range from 1.2 V to 3.6 V
                              s CMOS low-power consumption
                              s Direct interface with TTL levels
                              s Balanced propagation delays
                              s All inputs have Schmitt-trigger action
                              s Complies with JEDEC standard JESD8-B/JESD36
                              s ESD protection:

                                   x HBM JESD22-A114-D exceeds 2000 V
                                   x CDM JESD22-C101-C exceeds 1000 V
                              s Specified from -40 C to +85 C and -40 C to +125 C.

3. Applications

                              s Serial-to-parallel data conversion
                              s Remote control holding register
NXP Semiconductors                                                                                74LVC594A

                                                                                       8-bit shift register with output register

4. Ordering information

Table 1. Ordering information

Type number         Package

                    Temperature range                    Name      Description                                             Version
                                                         SO16
74LVC594AD          -40 C to +125 C                              plastic small outline package; 16 leads;                SOT109-1
                                                         TSSOP16   body width 3.9 mm

74LVC594APW         -40 C to +125 C                    DHVQFN16  plastic thin shrink small outline package; 16 leads; SOT403-1
                                                                   body width 4.4 mm

74LVC594ABQ         -40 C to +125 C                              plastic dual in-line compatible thermal enhanced        SOT763-1
                                                                   very thin quad flat package; no leads; 16
                                                                   terminals; body 2.5 3.5 0.85 mm

5. Functional diagram

                    SHCP STCP

                            11  12       Q7S                                       14  8-STAGE SHIFT REGISTER
             DS 14                    9  Q0                           DS
                                    15   Q1
                            10        1  Q2                                        11
                                      2  Q3                        SHCP
                                      3  Q4
                                      4  Q5                                        10
                                      5  Q6                          SHR
                                      6  Q7
                                      7                                                                                    9
                                                                                                                                    Q7S
                                13
                                                                                  12
                                                                   STCP

                                                                                 13    8-BIT STORAGE REGISTER

                                                                   STR

                                         SHR STR mbc319                                              15 1 2 3 4 5 6 7      mbc320
                                                                                                  Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7
Fig 1. Logic symbol
                                                                   Fig 2. Functional diagram

74LVC594A_1                                              Rev. 01 -- 24 May 2007                               NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                                2 of 19
NXP Semiconductors                                                       74LVC594A

                                                              8-bit shift register with output register

                       STAGE 0           STAGES 1 TO 6        STAGE 7

    DS                 D       Q      D                 Q     D       Q              Q7S
SHCP
                       FFSH0                                  FFSH7
  SHR
                       CP                                     CP
STCP                        R                                      R
  STR
                       D       Q                              D       Q

                       FFST0                                  FFST7

                       CP                                     CP
                            R                                      R

                                  Q0  Q1 Q2 Q3 Q4 Q5 Q6                  Q7  mbc321

Fig 3. Logic diagram                                                                      mbc323

            SHCP
                DS

            STCP
              SHR
              STR
                Q0
                Q1
                Q6
                Q7
              Q7S

Fig 4. Timing diagram

74LVC594A_1                           Rev. 01 -- 24 May 2007                         NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                        3 of 19
NXP Semiconductors                                                                  74LVC594A

                                                                         8-bit shift register with output register

6. Pinning information

                  6.1 Pinning

                                                                                     74LVC594A

                                                                         terminal 1  1 Q1
                                                                         index area        16 VCC

                         74LVC594A                                       Q2 2                      15 Q0
                                                                         Q3 3                      14 DS
            Q1 1                        16 VCC                           Q4 4                      13 STR
            Q2 2                        15 Q0                            Q5 5                      12 STCP
            Q3 3                        14 DS                            Q6 6                      11 SHCP
            Q4 4                        13 STR                           Q7 7                      10 SHR
            Q5 5                        12 STCP
            Q6 6                        11 SHCP                                      GND 8
            Q7 7                        10 SHR                                             Q7S 9
          GND 8                          9 Q7S                                                                                                  001aag288
                                                                                                         Transparent top view
                           001aag287
                                                                  Fig 6. Pin configuration DHVQFN16
Fig 5. Pin configuration SO16 and TSSOP16

                    6.2 Pin description

Table 2.  Pin description
Symbol
Q[0:7]              Pin             Description
GND
Q7S                 15, 1, 2, 3, 4, 5, 6, 7 parallel data output
SHR
SHCP                8               ground (0 V)
STCP
STR                 9               serial data output
DS
VCC                 10              shift register reset (active LOW)

                    11              shift register clock input

                    12              storage register clock input

                    13              storage register reset (active LOW)

                    14              serial data input

                    16              supply voltage

74LVC594A_1                                      Rev. 01 -- 24 May 2007                            NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                      4 of 19
NXP Semiconductors                                                                 74LVC594A

                                                                        8-bit shift register with output register

7. Functional description

Table 3. Function table[1]

Input                                Output            Function

SHCP STCP SHR STR DS                 Q7S Qn            a LOW-state on SHR only affects the shift register
                                                       a LOW-state on STR only affects the storage register
X      X  L         X             X  L       NC        empty shift register loaded into storage register
                                                       logic HIGH level shifted into shift register stage 0. Contents of all
X      X  X         L             X  NC L              shift register stages shifted through, e.g. previous state of stage 6
                                                       (internal Q6S) appears on the serial output (Q7S).
X         L         H             X  L       L         contents of shift register stages (internal QnS) are transferred to
                                                       the storage register and parallel output stages
       X  H         X             H  Q6S NC            contents of shift register shifted through; previous contents of the
                                                       shift register is transferred to the storage register and the parallel
X         H         H             X  NC QnS            output stages
                                     Q6S QnS
          H         H             X

[1] H = HIGH voltage state;
      L = LOW voltage state;
       = LOW-to-HIGH transition;
      X = don't care;
      NC = no change;

8. Limiting values

Table 4. Limiting values
In accordance with the Absolute Maximum Rating System (IEC 60134). Voltages are referenced to GND (ground = 0 V).

Symbol    Parameter                          Conditions                 Min                                     Max        Unit

VCC       supply voltage                                                -0.5 +6.5                                          V

IIK       input clamping current             VI < 0 V                   -50                                     -          mA

VI        input voltage                                                 [1] -0.5                                +6.5       V

IOK       output clamping current            VO > VCC or VO < 0 V       -                                       50        mA

VO        output voltage                     3-state                    [1] -0.5                                6.5        V

                                             output HIGH or LOW state   [1] -0.5                                VCC + 0.5  V

IO        output current                     VO = 0 V to VCC            -                                       50        mA

ICC       supply current                                                -                                       100        mA
IGND      ground current
Tstg      storage temperature                                           -100 -                                             mA
Ptot      total power dissipation
                                                                        -65                                     +150       C

                                             Tamb = -40 C to +125 C   [2] -                                   500        mW

[1] The input and output voltage ratings may be exceeded if the input and output current ratings are observed.

[2] For SO16 packages: above 70 C the value of Ptot derates linearly with 8 mW/K.
      For TSSOP16 packages: above 60 C the value of Ptot derates linearly with 5.5 mW/K.
      For DHVQFN16 packages: above 60 C the value of Ptot derates linearly with 4.5 mW/K.

74LVC594A_1                                     Rev. 01 -- 24 May 2007                                              NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                                      5 of 19
NXP Semiconductors                                                                             74LVC594A

                                                                                    8-bit shift register with output register

9. Recommended operating conditions

Table 5.  Recommended operating conditions
Symbol
VCC       Parameter                        Conditions                                     Min Typ        Max   Unit
                                                                                                         3.6   V
VI        supply voltage                                                                  1.65 -         -     V
VO                                                                                                       5.5   V
                                           functional                                     1.2 -          5.5   V
Tamb                                                                                                     VCC   V
t/V       input voltage                                                                   0     -        +125  C
                                                                                                         20    ns/V
          output voltage                   3-state                                        0     -        10    ns/V

                                           output HIGH or LOW state                       0     -

          ambient temperature                                                             -40 -

          input transition rise and fall rate VCC = 1.65 V to 2.7 V                       -     -
                                                      VCC = 2.7 V to 3.6 V
                                                                                          -     -

10. Static characteristics

Table 6. Static characteristics
At recommended operating conditions. Voltages are referenced to GND (ground = 0 V).

Symbol Parameter Conditions                                  -40 C to +85 C                -40 C to +125 C Unit

                                                        Min                 Typ[1]  Max      Min         Max

VIH       HIGH-level VCC = 1.2 V                        1.08                -       -        1.08        -     V

          input voltage VCC = 1.65 V to 1.95 V          0.65 VCC -                -        0.65 VCC  -     V

                     VCC = 2.3 V to 2.7 V               1.7                 -       -        1.7         -     V
                     VCC = 2.7 V to 3.6 V
                                                        2.0                 -       -        2.0         -     V

VIL       LOW-level VCC = 1.2 V                         -                   -       0.12     -           0.12 V

          input voltage VCC = 1.65 V to 1.95 V          -                   - 0.35 VCC     -           0.35 VCC V

                     VCC = 2.3 V to 2.7 V               -                   -       0.7      -           0.7 V

                     VCC = 2.7 V to 3.6 V               -                   -       0.8      -           0.8 V

VOH       HIGH-level VI = VIH or VIL

          output         IO = -100 A;                  VCC - 0.2           -       -        VCC - 0.3   -     V
          voltage        VCC = 1.65 V to 3.6 V

                         IO = -4 mA; VCC = 1.65 V       1.2                 -       -        1.05        -     V

                         IO = -8 mA; VCC = 2.3 V        1.8                 -       -        1.65        -     V

                         IO = -12 mA; VCC = 2.7 V       2.2                 -       -        2.05        -     V

                         IO = -18 mA; VCC = 3.0 V       2.4                 -       -        2.25        -     V

                         IO = -24 mA; VCC = 3.0 V       2.2                 -       -        2.0         -     V

VOL       LOW-level VI = VIH or VIL

          output         IO = 100 A;                   -                   -       0.2      -           0.3 V
          voltage        VCC = 1.65 V to 3.6 V

                         IO = 4 mA; VCC = 1.65 V        -                   -       0.45     -           0.65 V

                         IO = 8 mA; VCC = 2.3 V         -                   -       0.6      -           0.8 V

                         IO = 12 mA; VCC = 2.7 V        -                   -       0.4      -           0.6 V

                         IO = 24 mA; VCC = 3.0 V        -                   -       0.55     -           0.8 V

II        input leakage VCC = 3.6 V; VI = 5.5 V or GND  -                   0.1    5       -           20 A

          current

74LVC594A_1                                      Rev. 01 -- 24 May 2007                                  NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                            6 of 19
NXP Semiconductors                                                                         74LVC594A

                                                                                8-bit shift register with output register

Table 6. Static characteristics ...continued
At recommended operating conditions. Voltages are referenced to GND (ground = 0 V).

Symbol Parameter Conditions                           -40 C to +85 C                               -40 C to +125 C Unit

                                                   Min     Typ[1]                    Max             Min     Max

IOFF  power-off     VCC = 0 V; VI or VO = 5.5 V    -                    0.1           10             -       20    A

      leakage

      current

ICC   supply        VCC = 3.6 V; VI = VCC or GND;  -                    0.1           10             -       40    A

      current       IO = 0 A

ICC   additional    per input pin;                 -                    5            500             -       5000 A

      supply        VCC = 1.65 V to 3.6 V;

      current       VI = VCC - 0.6 V; IO = 0 A

CI    input         VCC = 0 V to 3.6 V;            -                    5.0           -              -       -     pF

      capacitance VI = GND to VCC

[1] All typical values are measured at VCC = 3.3 V (unless stated otherwise) and Tamb = 25 C.

11. Dynamic characteristics

Table 7. Dynamic characteristics
Voltages are referenced to GND (ground = 0 V). For test circuit see Figure 13.

Symbol Parameter    Conditions                                -40 C to +85 C                       -40 C to +125 C Unit

                                                           Min Typ[1] Max                               Min  Max

tpd   propagation delay SHCP to Q7S; see Figure 7     [2]

                    VCC = 1.2 V                            -                    17.5            -         -     -  ns

                    VCC = 1.65 V to 1.95 V                 2.0                  5.2 15.8                2.0  18.2 ns

                    VCC = 2.3 V to 2.7 V                   1.5                  3.2             8.1     1.5  9.3 ns

                       VCC = 2.7 V                         1.5                  3.5             7.6     1.5  8.7 ns
                       VCC = 3.0 V to 3.6 V
                    STCP to Qn; see Figure 8               1.5                  3.1             6.7     1.5  7.7 ns

                                                      [2]

                    VCC = 1.2 V                            -                    19.3            -         -     -  ns

                    VCC = 1.65 V to 1.95 V                 2.0                  7.6 15.8                2.0  18.2 ns

                    VCC = 2.3 V to 2.7 V                   1.5                  4.8             8.1     1.5  9.3 ns

                    VCC = 2.7 V                            1.5                  5.2             7.6     1.5  8.7 ns

                    VCC = 3.0 V to 3.6 V                   1.2                  4.5             6.7     1.2  7.7 ns

74LVC594A_1                                     Rev. 01 -- 24 May 2007                                        NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                                7 of 19
NXP Semiconductors                                                                         74LVC594A

                                                                                8-bit shift register with output register

Table 7. Dynamic characteristics ...continued
Voltages are referenced to GND (ground = 0 V). For test circuit see Figure 13.

Symbol Parameter    Conditions                     -40 C to +85 C                        -40 C to +125 C Unit

                                                Min Typ[1] Max                             Min  Max

tPHL  HIGH to LOW   SHR to Q7S; see Figure 11

      propagation delay VCC = 1.2 V             -                               12.0  -    -    -    ns

                    VCC = 1.65 V to 1.95 V      2.0                             5.0 15.8   2.0  18.2 ns

                    VCC = 2.3 V to 2.7 V        1.5                             3.8   8.1  1.5  9.3 ns

                    VCC = 2.7 V                 1.2                             3.9   7.6  1.2  8.7 ns

                    VCC = 3.0 V to 3.6 V        1.2                             3.3   6.7  1.2  7.7 ns

                    STR to Qn; see Figure 12

                       VCC = 1.2 V              -                               20.0  -    -    -    ns
                       VCC = 1.65 V to 1.95 V
                       VCC = 2.3 V to 2.7 V     2.0                             7.7 15.8   2.0  18.2 ns
                       VCC = 2.7 V
                       VCC = 3.0 V to 3.6 V     1.5                             5.0   8.1  1.5  9.3 ns
                    SHCP, STCP HIGH or LOW;
                    see Figure 7 and Figure 8   1.2                             5.3   7.6  1.2  8.7 ns

                                                1.2                             4.4   6.7  1.2  7.7 ns

tW    pulse width

                       VCC = 1.65 V to 1.95 V   6.0                             2.5   -    7.0  -    ns
                       VCC = 2.3 V to 2.7 V
                       VCC = 2.7 V              5.0                             2.0   -    5.5  -    ns
                       VCC = 3.0 V to 3.6 V
                    SHR, STR LOW; see           4.5                             1.5   -    5.0  -    ns
                    Figure 11 and Figure 12
                                                4.0                             1.5   -    4.5  -    ns

                       VCC = 1.65 V to 1.95 V   6.0                             2.5   -    5.5  -    ns
                       VCC = 2.3 V to 2.7 V
                       VCC = 2.7 V              4.0                             2.0   -    4.5  -    ns
                       VCC = 3.0 V to 3.6 V
                    DS to SHCP; see Figure 9    2.5                             1.5   -    3.0  -    ns
                       VCC = 1.65 V to 1.95 V
                       VCC = 2.3 V to 2.7 V     2.5                             1.5   -    3.0  -    ns
                       VCC = 2.7 V
tsu   set-up time      VCC = 3.0 V to 3.6 V
                    SHR to STCP; see Figure 10
                                                5.0                             1.0   -    5.5  -    ns

                                                4.0                             0.8   -    4.5  -    ns

                                                2.0                             0.6   -    2.5  -    ns

                                                2.0                             0.6   -    2.5  -    ns

                       VCC = 1.65 V to 1.95 V   8.0                             3.5   -    8.5  -    ns
                       VCC = 2.3 V to 2.7 V
                       VCC = 2.7 V              5.0                             2.1   -    5.5  -    ns
                       VCC = 3.0 V to 3.6 V
                    SHCP to STCP; see Figure 8  4.0                             1.8   -    4.5  -    ns

                                                4.0                             1.7   -    4.5  -    ns

                    VCC = 1.65 V to 1.95 V      8.0                             3.5   -    8.5  -    ns
                    VCC = 2.3 V to 2.7 V
                    VCC = 2.7 V                 5.0                             2.1   -    5.5  -    ns
                    VCC = 3.0 V to 3.6 V
                                                4.0                             1.8   -    4.5  -    ns

                                                4.0                             1.7   -    4.5  -    ns

74LVC594A_1                          Rev. 01 -- 24 May 2007                                     NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                   8 of 19
NXP Semiconductors                                                                         74LVC594A

                                                                                8-bit shift register with output register

Table 7. Dynamic characteristics ...continued
Voltages are referenced to GND (ground = 0 V). For test circuit see Figure 13.

Symbol Parameter           Conditions                           -40 C to +85 C          -40 C to +125 C Unit

                                                             Min Typ[1] Max               Min  Max

th      hold time          DS to SHCP; see Figure 9

                           VCC = 1.65 V to 1.95 V            1.5                0.2  -    2.0  -                               ns

                           VCC = 2.3 V to 2.7 V              1.5                0.1  -    2.0  -                               ns
                           VCC = 2.7 V
                           VCC = 3.0 V to 3.6 V              1.5 -0.1                -    2.0  -                               ns

                                                             1.0 -0.2                -    1.5  -                               ns

trec    recovery time      SHR to SHCP, STR to STCP;

                           see Figure 11 and Figure 12

                           VCC = 1.65 V to 1.95 V            5.0 -2.7                -    5.5  -                               ns
                           VCC = 2.3 V to 2.7 V
                           VCC = 2.7 V                       4.0 -1.5                -    4.5  -                               ns
                           VCC = 3.0 V to 3.6 V
                                                             2.0 -1.0                -    2.5  -                               ns

                                                             2.0 -1.0                -    2.5  -                               ns

fmax    maximum            SHCP or STCP; see Figure 7
                           and Figure 8
        frequency

                           VCC = 1.65 V to 1.95 V            80                 130  -    70   -                               MHz

                           VCC = 2.3 V to 2.7 V              100 140                 -    90   -                               MHz

                           VCC = 2.7 V                       110 150                 -    100  -                               MHz

                              VCC = 3.0 V to 3.6 V           130 180                 -    115  -                               MHz
                           VCC = 3.0 V to 3.6 V
tsk(o)  output skew time   VI = GND to VCC              [3]  -                  -    1.0  -    1.5 ns
CPD
        power dissipation     VCC = 1.65 V to 1.95 V    [4]
        capacitance           VCC = 2.3 V to 2.7 V
                                                             -                  50   -    -    -                               pF

                                                             -                  45   -    -    -                               pF

                           VCC = 3.0 V to 3.6 V              -                  44   -    -    -                               pF

[1] Typical values are measured at Tamb = 25 C and VCC = 1.8 V, 2.5 V, 2.7 V, and 3.3 V respectively.

[2] tpd is the same as tPLH and tPHL.

[3] Skew between any two outputs of the same package switching in the same direction. This parameter is guaranteed by design.

[4] CPD is used to determine the dynamic power dissipation (PD in W).
      PD = CPD VCC2 fi N + (CL VCC2 fo) where:
      fi = input frequency in MHz;
      fo = output frequency in MHz;
      CL = output load capacitance in pF;
      VCC = supply voltage in V;
      N = number of inputs switching;
      (CL VCC2 fo) = sum of outputs.

74LVC594A_1                             Rev. 01 -- 24 May 2007                                  NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                  9 of 19
NXP Semiconductors                                                                 74LVC594A

12. Waveforms                                                           8-bit shift register with output register

                                     VI                1/ fmax          t PHL
                    SHCP input           VM                                               mna557

                                 GND           tW
                                           t PLH
                                  VOH
                    Q7S output                          VM

                                  VOL

            Measurement points are given in Table 8.
            VOL and VOH are typical output voltage drops that occur with the output load.

Fig 7. The shift clock (SHCP) to serial data output (Q7S) propagation delays, the shift clock pulse width and
          maximum shift clock frequency

                                     VI  VM                             1/ fmax
                    SHCP input                                                  t PHL
                                           t su                                                     mna558
                                  GND                 VM
                                                            tW
                                     VI                 t PLH
                    STCP input                                      VM

                                  GND

                                  VOH
                     Qn output

                                   VOL

            Measurement points are given in Table 8.
            VOL and VOH are typical output voltage drops that occur with the output load.

Fig 8. The storage clock (STCP) to parallel data output (Qn) propagation delays, the storage clock pulse width
          and the shift clock to storage clock set-up time

74LVC594A_1                              Rev. 01 -- 24 May 2007                                              NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                             10 of 19
NXP Semiconductors                                                                                    74LVC594A

                                                                                           8-bit shift register with output register

                                       VI  VM                                              t su
                    SHCP input                                                                     th
                                                      t su
                                   GND                         th

                                       VI            VM
                      DS input

                                    GND

                                    VOH                            VM
                    Q7S output                                                                           mna560

                                    VOL

            Measurement points are given in Table 8.
            The shaded areas indicate when the input is permitted to change for predictable output performance.
            VOL and VOH are typical output voltage drops that occur with the output load.
Fig 9. The data set-up and hold times for the serial data input (DS)

                     SHR input             VM
                    STCP input             tsu

                                                    VM

                    Qn outputs                                     VM

                                                                                           mbc326

            Measurement points are given in Table 8.
            VOL and VOH are typical output voltage drops that occur with the output load.
Fig 10. The shift reset (SHR) to storage clock (STCP) set-up times

74LVC594A_1                                Rev. 01 -- 24 May 2007                                                 NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                                  11 of 19
NXP Semiconductors                                                           74LVC594A

                                                                  8-bit shift register with output register

                               SHR input  VM                        trec
                             SHCP input           tW              VM

                                          tPHL

                             Q7S output               VM
                                                                            mbc324

            Measurement points are given in Table 8.
            VOL and VOH are typical output voltage drops that occur with the output load.

Fig 11. The shift reset (SHR) pulse width, the shift reset to serial data output (Q7S) propagation delays and the
          shift reset to shift clock (SHCP) recovery time

                               STR input  VM                        trec
                             STCP input           tW              VM

                                          tPHL

                             Qn outputs               VM
                                                                             mbc325

            Measurement points are given in Table 8.
            VOL and VOH are typical output voltage drops that occur with the output load.

Fig 12. The storage reset (STR) pulse width, the storage reset to parallel data output (Qn) propagation delays and
          the storage reset to storage clock (STCP) recovery time

Table 8. Measurement points  Input                                        Output
Supply voltage               VM                                           VM
VCC                          0.5 VCC                                    0.5 VCC
VCC < 2.7 V                  1.5 V                                        1.5 V
VCC  2.7 V

74LVC594A_1                               Rev. 01 -- 24 May 2007                      NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                      12 of 19
NXP Semiconductors                                                                          74LVC594A

                                                                                 8-bit shift register with output register

                           VI 90 %                              tW

                           negative       VM                                     VM

                           pulse                                                      tr
                                                                                      tf
                                                      10 %                       VM
                           0V

                                      tf

                                  VI  tr

                           positive         90 %
                              pulse      VM

                                    10 %
                           0V

                                                                       tW

                                                                VCC                       VEXT
                                                                                                RL
                                                     VI                      VO
                               PULSE                            DUT
                           GENERATOR

                                                            RT                   CL       RL

                                                                                                                                                             001aae331

            Test data is given in Table 9. Definitions for test circuit:
            RL = Load resistance.
            CL = Load capacitance including jig and probe capacitance.
            RT = Termination resistance should be equal to output impedance Zo of the pulse generator.
            VEXT = External voltage for measuring switching times.
Fig 13. Load circuitry for switching times

Table 9. Test data  Input  tr, tf                        Load              RL             VEXT                                                                          tPLZ, tPZL  tPHZ, tPZH
Supply voltage      VI      2 ns                         CL                1 k            tPLH, tPHL                                                                    2 VCC     GND
                    VCC     2 ns                         30 pF             1 k            open                                                                          2 VCC     GND
1.2 V               VCC     2 ns                         30 pF             500            open                                                                          2 VCC     GND
1.65 V to 1.95 V    VCC     2.5 ns                       30 pF             500            open                                                                          2 VCC     GND
2.3 V to 2.7 V      2.7 V   2.5 ns                       50 pF             500            open                                                                          2 VCC     GND
2.7 V               2.7 V                                50 pF                            open
3.0 V to 3.6 V

74LVC594A_1                           Rev. 01 -- 24 May 2007                                                                                                             NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                                                                                         13 of 19
NXP Semiconductors                                                                                              74LVC594A

                                                                                                     8-bit shift register with output register

13. Package outline

SO16: plastic small outline package; 16 leads; body width 3.9 mm                                                                                     SOT109-1

                                                      D                                                     E              A

                      y                                                                                                                      X
                  Z
               16                                                                    c                                                       vM A
                                                                                                                 HE
                   pin 1 index
                1                                                             9

                                             e                                                                          Q

                                                                                            A2                             (A 3)          A
                                                                                                 A1

                                                                                  8  wM                                                
                                                                              bp                                     Lp
                                                                                                                    L

                                                                                                            detail X

                                                                 0            2.5           5 mm

                                                                              scale

DIMENSIONS (inch dimensions are derived from the original mm dimensions)

        A                                                        D (1) E (1)                                                                    Z (1)  
UNIT max. A1          A2     A3    bp                    c                    e      HE     L        Lp     Q        v     w              y

mm      1.75   0.25   1.45   0.25  0.49                  0.25  10.0  4.0      1.27   6.2    1.05     1.0    0.7      0.25 0.25    0.1           0.7    8o
               0.10   1.25         0.36                  0.19  9.8   3.8             5.8             0.4    0.6                                 0.3

inches  0.069  0.010  0.057  0.01  0.019 0.0100 0.39                 0.16     0.05   0.244  0.041    0.039  0.028    0.01  0.01   0.004         0.028  0o
               0.004  0.049        0.014 0.0075 0.38                 0.15            0.228           0.016  0.020                               0.012

Note
1. Plastic or metal protrusions of 0.15 mm (0.006 inch) maximum per side are not included.

OUTLINE                                                        REFERENCES                                             EUROPEAN               ISSUE DATE
VERSION                                                                                                              PROJECTION
                        IEC                              JEDEC                JEITA                                                            99-12-27
SOT109-1              076E07                                                                                                                   03-02-19
                                                         MS-012

Fig 14. Package outline SOT109-1 (SO16)                             Rev. 01 -- 24 May 2007                                                 NXP B.V. 2007. All rights reserved.

74LVC594A_1                                                                                                                                                  14 of 19

Product data sheet
NXP Semiconductors                                                                                                 74LVC594A

                                                                                                        8-bit shift register with output register

TSSOP16: plastic thin shrink small outline package; 16 leads; body width 4.4 mm                                                                     SOT403-1

                                       D                                                                E            A        X

                                                                                      c                 HE                                    vM A
                      y

                        Z

                  16                              9

                                                                                                                  Q

                                                                                         A2                          (A 3)                    A
                                                                                              A1
                           pin 1 index

                  1                                  8                                                                                      
                                  e                          wM                                                        Lp
                                                                                                                   L
                                                  bp
                                                                                                            detail X

                                                     0           2.5                              5 mm

                                                                 scale

DIMENSIONS (mm are the original dimensions)

UNIT    A   A1    A2       A3        bp      c      D (1) E (2)  e                       HE       L     Lp  Q     v     w                     y     Z (1)
      max.

mm    1.1   0.15  0.95     0.25      0.30    0.2    5.1  4.5     0.65                    6.6      1     0.75 0.4  0.2 0.13 0.1                      0.40  8o
            0.05  0.80               0.19    0.1    4.9  4.3                             6.2            0.50 0.3                                    0.06  0o

Notes
1. Plastic or metal protrusions of 0.15 mm maximum per side are not included.
2. Plastic interlead protrusions of 0.25 mm maximum per side are not included.

OUTLINE                                           REFERENCES                                                       EUROPEAN                      ISSUE DATE
                                                                                                                  PROJECTION
VERSION               IEC                    JEDEC               JEITA                                                                             99-12-27
                                                                                                                                                   03-02-18
SOT403-1                                   MO-153

Fig 15. Package outline SOT403-1 (TSSOP16)              Rev. 01 -- 24 May 2007                                                                NXP B.V. 2007. All rights reserved.

74LVC594A_1                                                                                                                                                      15 of 19

Product data sheet
NXP Semiconductors                                                                                   74LVC594A

                                                                                          8-bit shift register with output register

DHVQFN16: plastic dual in-line compatible thermal enhanced very thin quad flat package; no leads;

16 terminals; body 2.5 x 3.5 x 0.85 mm                                                                                                                         SOT763-1

                                     D                        BA

                                                                                          A

                                                                                             A1

                                                                     E                                                                                      c

      terminal 1                                                                                          detail X
      index area

      terminal 1                     e1                                                                                                               C

      index area

                          e                  b                vMC AB                      y1 C                                                           y

                     2                                  7     wM C

            L

                  1                                        8
            Eh                                                 e

                16                                         9

                     15                             10

                                     Dh
                                                                                                                                                   X

                                  0                           2.5                                  5 mm

                                                              scale

DIMENSIONS (mm are the original dimensions)

UNIT  A(1)     A1    b       c    D(1) Dh    E(1) Eh       e       e1           Lv        w     y    y1
      max.
                                             2.6 1.15
mm    1        0.05 0.30     0.2  3.6 2.15   2.4 0.85      0.5 2.5              0.5  0.1  0.05 0.05  0.1
               0.00 0.18          3.4 1.85                                      0.3

Note
1. Plastic or metal protrusions of 0.075 mm maximum per side are not included.

    OUTLINE                                  REFERENCES                                             EUROPEAN                                                ISSUE DATE
                                                                                                   PROJECTION
VERSION                   IEC                JEDEC            JEITA                                                                                            02-10-17
                                                                                                                                                               03-01-27
    SOT763-1              ---            MO-241               ---

Fig 16. Package outline SOT763-1 (DHVQFN16)

74LVC594A_1                                         Rev. 01 -- 24 May 2007                                                                            NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                                                                       16 of 19
NXP Semiconductors                                                                  74LVC594A

                                                                         8-bit shift register with output register

14. Abbreviations

Table 10. Abbreviations

Acronym             Description

CDM                 Charged Device Model

CMOS                Complementary Metal Oxide Semiconductor

DUT                 Device Under Test

ESD                 ElectroStatic Discharge

HBM                 Human Body Model

TTL                 Transistor-Transistor Logic

15. Revision history

Table 11. Revision history

Document ID              Release date  Data sheet status                 Change notice  Supersedes
                                       Product data sheet                -              -
74LVC594A_1              20070524

74LVC594A_1                                      Rev. 01 -- 24 May 2007                  NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                         17 of 19
NXP Semiconductors                                                                          74LVC594A

                                                                                 8-bit shift register with output register

16. Legal information

16.1 Data sheet status

Document status[1][2]       Product status[3]  Definition
                                               This document contains data from the objective specification for product development.
Objective [short] data sheet Development       This document contains data from the preliminary specification.
                                               This document contains the product specification.
Preliminary [short] data sheet Qualification

Product [short] data sheet  Production

[1] Please consult the most recently issued document before initiating or completing a design.

[2] The term `short data sheet' is explained in section "Definitions".

[3] The product status of device(s) described in this document may have changed since this document was published and may differ in case of multiple devices. The latest product status
        information is available on the Internet at URL http://www.nxp.com.

16.2 Definitions                                                                 malfunction of a NXP Semiconductors product can reasonably be expected to
                                                                                 result in personal injury, death or severe property or environmental damage.
Draft -- The document is a draft version only. The content is still under        NXP Semiconductors accepts no liability for inclusion and/or use of NXP
internal review and subject to formal approval, which may result in              Semiconductors products in such equipment or applications and therefore
modifications or additions. NXP Semiconductors does not give any                 such inclusion and/or use is at the customer's own risk.
representations or warranties as to the accuracy or completeness of
information included herein and shall have no liability for the consequences of  Applications -- Applications that are described herein for any of these
use of such information.                                                         products are for illustrative purposes only. NXP Semiconductors makes no
                                                                                 representation or warranty that such applications will be suitable for the
Short data sheet -- A short data sheet is an extract from a full data sheet      specified use without further testing or modification.
with the same product type number(s) and title. A short data sheet is intended
for quick reference only and should not be relied upon to contain detailed and   Limiting values -- Stress above one or more limiting values (as defined in
full information. For detailed and full information see the relevant full data   the Absolute Maximum Ratings System of IEC 60134) may cause permanent
sheet, which is available on request via the local NXP Semiconductors sales      damage to the device. Limiting values are stress ratings only and operation of
office. In case of any inconsistency or conflict with the short data sheet, the  the device at these or any other conditions above those given in the
full data sheet shall prevail.                                                   Characteristics sections of this document is not implied. Exposure to limiting
                                                                                 values for extended periods may affect device reliability.
16.3 Disclaimers
                                                                                 Terms and conditions of sale -- NXP Semiconductors products are sold
General -- Information in this document is believed to be accurate and           subject to the general terms and conditions of commercial sale, as published
reliable. However, NXP Semiconductors does not give any representations or       at http://www.nxp.com/profile/terms, including those pertaining to warranty,
warranties, expressed or implied, as to the accuracy or completeness of such     intellectual property rights infringement and limitation of liability, unless
information and shall have no liability for the consequences of use of such      explicitly otherwise agreed to in writing by NXP Semiconductors. In case of
information.                                                                     any inconsistency or conflict between information in this document and such
                                                                                 terms and conditions, the latter will prevail.
Right to make changes -- NXP Semiconductors reserves the right to make
changes to information published in this document, including without             No offer to sell or license -- Nothing in this document may be interpreted
limitation specifications and product descriptions, at any time and without      or construed as an offer to sell products that is open for acceptance or the
notice. This document supersedes and replaces all information supplied prior     grant, conveyance or implication of any license under any copyrights, patents
to the publication hereof.                                                       or other industrial or intellectual property rights.

Suitability for use -- NXP Semiconductors products are not designed,             16.4 Trademarks
authorized or warranted to be suitable for use in medical, military, aircraft,
space or life support equipment, nor in applications where failure or            Notice: All referenced brands, product names, service names and trademarks
                                                                                 are the property of their respective owners.

17. Contact information

For additional information, please visit: http://www.nxp.com
For sales office addresses, send an email to: salesaddresses@nxp.com

74LVC594A_1                                    Rev. 01 -- 24 May 2007             NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                  18 of 19
NXP Semiconductors                                                                         74LVC594A

                                                                                8-bit shift register with output register

18. Contents

1     General description . . . . . . . . . . . . . . . . . . . . . . 1

2     Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1

3     Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1

4     Ordering information . . . . . . . . . . . . . . . . . . . . . 2

5     Functional diagram . . . . . . . . . . . . . . . . . . . . . . 2

6     Pinning information . . . . . . . . . . . . . . . . . . . . . . 4

6.1   Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4

6.2   Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 4

7     Functional description . . . . . . . . . . . . . . . . . . . 5

8     Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 5

9     Recommended operating conditions. . . . . . . . 6

10    Static characteristics. . . . . . . . . . . . . . . . . . . . . 6

11    Dynamic characteristics . . . . . . . . . . . . . . . . . . 7

12    Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10

13    Package outline . . . . . . . . . . . . . . . . . . . . . . . . 14

14    Abbreviations . . . . . . . . . . . . . . . . . . . . . . . . . . 17

15    Revision history . . . . . . . . . . . . . . . . . . . . . . . . 17

16    Legal information. . . . . . . . . . . . . . . . . . . . . . . 18

16.1  Data sheet status . . . . . . . . . . . . . . . . . . . . . . 18

16.2  Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18

16.3  Disclaimers . . . . . . . . . . . . . . . . . . . . . . . . . . . 18

16.4  Trademarks . . . . . . . . . . . . . . . . . . . . . . . . . . . 18

17    Contact information. . . . . . . . . . . . . . . . . . . . . 18

18    Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19

                                                                                Please be aware that important notices concerning this document and the product(s)
                                                                                described herein, have been included in section `Legal information'.

                                                                                 NXP B.V. 2007.  All rights reserved.

                                                                                For more information, please visit: http://www.nxp.com
                                                                                For sales office addresses, please send an email to: salesaddresses@nxp.com

                                                                                                                                                               Date of release: 24 May 2007
                                                                                                                                                      Document identifier: 74LVC594A_1
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

74LVC594APW器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved