电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

74LVC2G04GW

器件型号:74LVC2G04GW
器件类别:逻辑门
文件大小:84.24KB,共0页
厂商名称:NXP [NXP Semiconductors]
厂商官网:http://www.nxp.com/
下载文档

器件描述

LVC/LCX/Z SERIES, DUAL 1-INPUT INVERT GATE,

LVC/LCX/Z 系列, 1输入 非门,

参数

74LVC2G04GW功能数量 2
74LVC2G04GW端子数量 6
74LVC2G04GW最大工作温度 125 Cel
74LVC2G04GW最小工作温度 -40 Cel
74LVC2G04GW最大供电/工作电压 5.5 V
74LVC2G04GW最小供电/工作电压 1.65 V
74LVC2G04GW额定供电电压 1.8 V
74LVC2G04GW加工封装描述 PLASTIC, SC-88, SOT-363, SMT-6
74LVC2G04GW无铅 Yes
74LVC2G04GW欧盟RoHS规范 Yes
74LVC2G04GW中国RoHS规范 Yes
74LVC2G04GW状态 ACTIVE
74LVC2G04GW工艺 CMOS
74LVC2G04GW包装形状 RECTANGULAR
74LVC2G04GW包装尺寸 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
74LVC2G04GW表面贴装 Yes
74LVC2G04GW端子形式 GULL WING
74LVC2G04GW端子间距 0.6500 mm
74LVC2G04GW端子涂层 TIN
74LVC2G04GW端子位置 DUAL
74LVC2G04GW包装材料 PLASTIC/EPOXY
74LVC2G04GW温度等级 AUTOMOTIVE
74LVC2G04GW系列 LVC/LCX/Z
74LVC2G04GW逻辑IC类型 INVERT
74LVC2G04GW输入数 1
74LVC2G04GW传播延迟TPD 9.5 ns

文档预览

74LVC2G04GW器件文档内容

74LVC2G04                Product data sheet

Dual inverter

Rev. 04 -- 25 July 2007

1. General description

                              The 74LVC2G04 provides the dual inverting buffer.

                              Inputs can be driven from either 3.3 V or 5 V devices. These features allow the use of
                              these devices in a mixed 3.3 V and 5 V environment.

                              This device is fully specified for partial power-down applications using IOFF.
                              The IOFF circuitry disables the output, preventing the damaging backflow current through
                              the device when it is powered down.

2. Features

                              s Wide supply voltage range from 1.65 V to 5.5 V
                              s 5 V tolerant inputs for interfacing with 5 V logic
                              s High noise immunity
                              s Complies with JEDEC standard:

                                   x JESD8-7 (1.65 V to 1.95 V)
                                   x JESD8-5 (2.3 V to 2.7 V)
                                   x JESD8B/JESD36 (2.7 V to 3.6 V)
                              s ESD protection:
                                   x HBM JESD22-A114E exceeds 2000 V
                                   x MM JESD22-A115-A exceeds 200 V
                              s 24 mA output drive (VCC = 3.0 V)
                              s CMOS low power consumption
                              s Latch-up performance exceeds 250 mA
                              s Direct interface with TTL levels
                              s Inputs accept voltages up to 5 V
                              s Multiple package options
                              s Specified from -40 C to +85 C and -40 C to +125 C.
NXP Semiconductors                                                            74LVC2G04

                                                                                            Dual inverter

3. Ordering information

Table 1. Ordering information

Type number         Package

                    Temperature range Name        Description                               Version

74LVC2G04GW -40 C to +125 C SC-88               plastic surface-mounted package; 6 leads  SOT363

74LVC2G04GV         -40 C to +125 C TSOP6       plastic surface-mounted package (TSOP6); 6 leads SOT457

74LVC2G04GM -40 C to +125 C XSON6               plastic extremely thin small outline package; no leads; SOT886
                                                  6 terminals; body 1 1.45 0.5 mm

74LVC2G04GF         -40 C to +125 C XSON6       plastic extremely thin small outline package; no leads; SOT891
                                                  6 terminals; body 1 1 0.5 mm

4. Marking

Table 2. Marking                                     Marking code
Type number                                          V4
74LVC2G04GW                                          V04
74LVC2G04GV                                          V4
74LVC2G04GM                                          V4
74LVC2G04GF

5. Functional diagram

                                               1  1                     6

1 1A                1Y 6

3 2A                2Y 4                       3  1                     4

                                                                           A                Y

                                       mnb079        mnb080                                 mna110

Fig 1. Logic symbol                            Fig 2. IEC logic symbol     Fig 3. Logic diagram (one gate)

74LVC2G04_4                                    Rev. 04 -- 25 July 2007                      NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                               2 of 14
NXP Semiconductors                                                                    74LVC2G04

                                                                                                    Dual inverter

6. Pinning information

                  6.1 Pinning

                                                      74LVC2G04

                74LVC2G04                1A 1         6 1Y                            74LVC2G04

          1A 1                 6 1Y                                                   1A 1   6 1Y

                                         GND 2        5 VCC

GND 2                          5 VCC                                                  GND 2  5 VCC

                                         2A 3         4 2Y                            2A 3   4 2Y

          2A 3                 4 2Y                                        001aab650         001aaf872
                                                      Transparent top view
                    001aab649                                                         Transparent top view

Fig 4. Pin configuration SOT363       Fig 5. Pin configuration SOT886                 Fig 6. Pin configuration SOT891
          and SOT457

                    6.2 Pin description

Table 3.  Pin description             Description
Symbol                    Pin         data input
1A                        1           ground (0 V)
GND                       2           data input
2A                        3           data output
2Y                        4           supply voltage
VCC                       5           data input
1Y                        6

7. Functional description

Table 4.  Function table[1]
Input
nA                                                    Output
L                                                     nY
H                                                     H
                                                      L

[1] H = HIGH voltage level;
      L = LOW voltage level.

74LVC2G04_4                              Rev. 04 -- 25 July 2007                              NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                3 of 14
NXP Semiconductors                                                                         74LVC2G04

                                                                                                         Dual inverter

8. Limiting values

Table 5. Limiting values
In accordance with the Absolute Maximum Rating System (IEC 60134). Voltages are referenced to GND (ground = 0 V).

Symbol Parameter                   Conditions                                    Min                            Max      Unit

VCC       supply voltage                                                             -0.5                       +6.5     V
                                                                                     -50
IIK       input clamping current   VI < 0 V                                     [1] -0.5                        -        mA
                                                                                     -
VI        input voltage            VO > VCC or VO < 0 V                       [1][2] -0.5                       +6.5     V
                                   Active mode                                [1][2] -0.5
IOK       output clamping current  Power-down mode                                                              50      mA

VO        output voltage                                                                                        VCC + 0.5 V

                                                                                                                +6.5     V

IO        output current           VO = 0 V to VCC                               -                              50      mA

ICC       supply current                                                         -                              100      mA
IGND      ground current
Ptot      total power dissipation                                                -100                           -        mA
Tstg      storage temperature
                                   Tamb = -40 C to +125 C                   [3] -                             250      mW

                                                                                 -65                            +150     C

[1] The input and output voltage ratings may be exceeded if the input and output current ratings are observed.

[2] When VCC = 0 V (Power-down mode), the output voltage can be 5.5 V in normal operation.
[3] For SC-88 and SC-74 packages: above 87.5 C the value of Ptot derates linearly with 4.0 mW/K.

      For XSON6 packages: above 45 C the value of Ptot derates linearly with 2.4 mW/K.

9. Recommended operating conditions

Table 6.  Recommended operating conditions
Symbol
VCC       Parameter                Conditions                                 Min Typ                              Max   Unit
VI                                                                                                                 5.5   V
VO        supply voltage                                                      1.65 -                               5.5   V
                                                                                                                   VCC   V
Tamb      input voltage                                                       0            -                       5.5   V
t/V                                                                                                                +125  C
          output voltage           Active mode                                0            -                       20    ns/V
                                                                                                                   10    ns/V
                                   Power-down mode; VCC = 0 V                 0            -

          ambient temperature                                                 -40          -

          input transition rise and fall rate VCC = 1.65 V to 2.7 V           -            -
                                                        VCC = 2.7 V to 5.5 V
                                                                              -            -

74LVC2G04_4                                 Rev. 04 -- 25 July 2007                                                 NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                                      4 of 14
NXP Semiconductors                                                                          74LVC2G04

                                                                                                          Dual inverter

10. Static characteristics

Table 7. Static characteristics
At recommended operating conditions. Voltages are referenced to GND (ground = 0 V).

Symbol Parameter       Conditions                                     -40 C to +85 C      -40 C to +125 C Unit

                                                                      Min Typ[1] Max        Min        Max

VIH   HIGH-level       VCC = 1.65 V to 1.95 V                         0.65VCC  -        -   0.65VCC    -    V

      input voltage VCC = 2.3 V to 2.7 V                              1.7      -        -   1.7        -    V

                       VCC = 2.7 V to 3.6 V                           2.0      -        -   2.0        -    V
                       VCC = 4.5 V to 5.5 V
                                                                      0.7VCC   -        -   0.7VCC     -    V

VIL   LOW-level input VCC = 1.65 V to 1.95 V                          -        - 0.35VCC    -          0.35VCC V

      voltage          VCC = 2.3 V to 2.7 V                           -        -    0.7     -          0.7 V

                       VCC = 2.7 V to 3.6 V                           -        -    0.8     -          0.8 V

                       VCC = 4.5 V to 5.5 V                           -        - 0.3VCC     -          0.3VCC V

VOH   HIGH-level       VI = VIH or VIL

      output voltage   IO = -100 A;                                  VCC - 0.1 -       -   VCC - 0.1  -    V

                       VCC = 1.65 V to 5.5 V

                       IO = -4 mA; VCC = 1.65 V                       1.2      -        -   0.95       -    V

                       IO = -8 mA; VCC = 2.3 V                        1.9      -        -   1.7        -    V

                       IO = -12 mA; VCC = 2.7 V                       2.2      -        -   1.9        -    V

                       IO = -24 mA; VCC = 3.0 V                       2.3      -        -   2.0        -    V

                       IO = -32 mA; VCC = 4.5 V                       3.8      -        -   3.4        -    V

VOL   LOW-level        VI = VIH or VIL

      output voltage   IO = 100 A;                                   -        -    0.10    -          0.10 V

                       VCC = 1.65 V to 5.5 V

                       IO = 4 mA; VCC = 1.65 V                        -        -    0.45    -          0.70 V

                       IO = 8 mA; VCC = 2.3 V                         -        -    0.30    -          0.45 V

                       IO = 12 mA; VCC = 2.7 V                        -        -    0.40    -          0.60 V

                       IO = 24 mA; VCC = 3.0 V                        -        -    0.55    -          0.80 V

                       IO = 32 mA; VCC = 4.5 V                        -        -    0.55    -          0.80 V
                                                                                                       20 A
II    input leakage VI = 5.5 V or GND;                                -        0.1 5      -
                                                                                                       20 A
      current          VCC = 0 V to 5.5 V

IOFF  power-off        VCC = 0 V; VI or VO = 5.5 V                    -        0.1 10     -

      leakage current

ICC   supply current   VI = 5.5 V or GND; IO = 0 A;                   -        0.1      10  -          40 A
ICC                    VCC = 1.65 V to 5.5 V
      additional                                                      -        5    500     -          5000 A
      supply current   per pin; VCC = 2.3 V to 5.5 V;
                       VI = VCC - 0.6 V; IO = 0 A

CI    input            VCC = 3.3 V; VI = GND to VCC                   -        2.5      -   -          -    pF

      capacitance

[1] All typical values are measured at VCC = 3.3 V and Tamb = 25 C.

74LVC2G04_4                                    Rev. 04 -- 25 July 2007                               NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                        5 of 14
NXP Semiconductors                                                                                            74LVC2G04

                                                                                                                            Dual inverter

11. Dynamic characteristics

Table 8. Dynamic characteristics
Voltages are referenced to GND (ground = 0 V); for load circuit see Figure 8.

Symbol Parameter    Conditions                                     -40 C to +85 C                           -40 C to +125 C Unit

                                                                Min Typ[1] Max                                Min  Max

tpd  propagation delay nA to nY; see Figure 7  [2]

                    VCC = 1.65 V to 1.95 V                      1.0                         3.5   8.0         1.0  9.5  ns

                    VCC = 2.3 V to 2.7 V                        1.0                         2.2   4.4         1.0  5.4  ns

                    VCC = 2.7 V                                 1.0                         2.7   5.2         1.0  7.0  ns

                    VCC = 3.0 V to 3.6 V                        0.5                         2.7   4.1         0.5  5.5  ns

                    VCC = 4.5 V to 5.5 V                        1.0                         1.9   3.2         1.0  3.8  ns

CPD  power dissipation VI = GND to VCC; VCC = 3.3 V [3]         -                           13.5  -           -    -    pF

     capacitance

[1] Typical values are measured at Tamb = 25 C and VCC = 1.8 V, 2.5 V, 2.7 V, 3.3 V and 5.0 V respectively.

[2] tpd is the same as tPLH and tPHL.

[3] CPD is used to determine the dynamic power dissipation (PD in W).
      PD = CPD VCC2 fi N + (CL VCC2 fo) where:
      fi = input frequency in MHz;
      fo = output frequency in MHz;
      CL = output load capacitance in pF;
      VCC = supply voltage in V;
      N = number of inputs switching;
      (CL VCC2 fo) = sum of outputs.

12. AC waveforms

                                      VI       VM                              VM
                    nA input                             t PHL                          t PLH

                                  GND               VM                              VM
                                                                                      mna344
                                   VOH
                    nY output

                                   VOL

            Measurement points are given in Table 9.
            VOL and VOH are typical output voltage levels that occur with the output load.
Fig 7. The input nA to output nY propagation delays

74LVC2G04_4                               Rev. 04 -- 25 July 2007                                                   NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                                      6 of 14
NXP Semiconductors                                                                                                                                           74LVC2G04

                                                                                                                                                                           Dual inverter

Table 9. Measurement points  Input                                               Output
Supply voltage               VM                                                  VM
VCC                          0.5VCC                                              0.5VCC
1.65 V to 1.95 V             0.5VCC                                              0.5VCC
2.3 V to 2.7 V               1.5 V                                               1.5 V
2.7 V                        1.5 V                                               1.5 V
3.0 V to 3.6 V               0.5VCC                                              0.5VCC
4.5 V to 5.5 V

                                      VI      VCC                      VEXT
                             G                                               RL
                                                           VO
                                              DUT

                                          RT                       CL  RL

                                                                                                                                                     mna616

            Test data is given in Table 10.
            Definitions for test circuit:
            RL = Load resistance.
            CL = Load capacitance including jig and probe capacitance.
            RT = Termination resistance should be equal to the output impedance Zo of the pulse generator.
            VEXT = External voltage for measuring switching times.
Fig 8. Load circuit for switching times

Table 10. Test data  Input   tr = tf          Load                               RL                                                                          VEXT
Supply voltage       VI       2.0 ns          CL                                 1 k                                                                         tPLH, tPHL
VCC                  VCC      2.0 ns          30 pF                              500                                                                         open
1.65 V to 1.95 V     VCC      2.5 ns          30 pF                              500                                                                         open
2.3 V to 2.7 V       2.7 V    2.5 ns          50 pF                              500                                                                         open
2.7 V                2.7 V    2.5 ns          50 pF                              500                                                                         open
3.0 V to 3.6 V       VCC                      50 pF                                                                                                          open
4.5 V to 5.5 V

74LVC2G04_4                               Rev. 04 -- 25 July 2007                                                                                             NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                                                                                                7 of 14
NXP Semiconductors                                                                                74LVC2G04

13. Package outline                                                                                             Dual inverter

   Plastic surface-mounted package; 6 leads                                                                                   SOT363

                                   D                       B                             E        A                     X

                      y                                                                  HE                             vM A

                 6                    5         4

                         pin 1                                           A                               Q
                         index                                                 A1
                                                                                                                     c
                 1                    2         3                                                      Lp
                                                                                            detail X
                         e1           bp                wM B

                                   e

                                                   0              1                2 mm

                                                                  scale

DIMENSIONS (mm are the original dimensions)

UNIT  A      A1     bp          c     D      E        e       e1         HE Lp     Q     v   w    y
            max

mm    1.1   0.1     0.30 0.25         2.2    1.35     1.3     0.65 2.2 0.45 0.25 0.2         0.2  0.1
      0.8           0.20 0.10         1.8    1.15                         2.0 0.15 0.15

OUTLINE                                            REFERENCES                                 EUROPEAN                  ISSUE DATE
                                                                                             PROJECTION
VERSION                  IEC                 JEDEC            JEITA                                                        04-11-08
                                                                                                                           06-03-16
    SOT363                                                    SC-88

Fig 9. Package outline SOT363 (SC-88)                 Rev. 04 -- 25 July 2007                                           NXP B.V. 2007. All rights reserved.

74LVC2G04_4                                                                                                                                  8 of 14

Product data sheet
NXP Semiconductors                                                                                   74LVC2G04

                                                                                                                   Dual inverter

Plastic surface-mounted package (TSOP6); 6 leads                                                                            SOT457

                              D                            B                               E                A            X

            y                                                                              HE                               vM A

               6                 5                   4

               pin 1                                                       A                            Q
               index                                                             A1
                                                                                                                      c
                     1           2                   3                                                Lp
                                                                                           detail X
                           e           bp                    wM B

                                                  0                1                 2 mm

                                                              scale

DIMENSIONS (mm are the original dimensions)

UNIT A         A1 bp          c     D        E          e  HE Lp           Q         v     w    y

mm  1.1 0.1 0.40 0.26 3.1                    1.7     0.95  3.0        0.6  0.33      0.2   0.2  0.1
    0.9 0.013 0.25 0.10 2.7                  1.3           2.5        0.2  0.23

OUTLINE                                           REFERENCES                                     EUROPEAN                ISSUE DATE
                                                                                                PROJECTION
VERSION           IEC                        JEDEC            JEITA                                                         05-11-07
                                                                                                                            06-03-16
    SOT457                                                    SC-74

Fig 10. Package outline SOT457 (SC-74)                  Rev. 04 -- 25 July 2007                                           NXP B.V. 2007. All rights reserved.

74LVC2G04_4                                                                                                                                   9 of 14

Product data sheet
NXP Semiconductors                                                                                  74LVC2G04

                                                                                                                  Dual inverter

XSON6: plastic extremely thin small outline package; no leads; 6 terminals; body 1 x 1.45 x 0.5 mm             SOT886

                                                                b

                                1                   2              3

                                                                                              4

                   L1                                                    L                    (2)

             e

                                6                   5              4

                                      e1                 e1

                   6                                                                      A

                   (2)

                                                                                       A1
                                                    D

                                                                            E

             terminal 1
             index area

                                   0                                  1                       2 mm

                                                                scale

DIMENSIONS (mm are the original dimensions)

UNIT  A (1)   A1   b       D    E         e         e1       L  L1
      max    max

mm    0.5    0.04  0.25    1.5  1.05  0.6           0.5  0.35 0.40
                   0.17    1.4  0.95                     0.27 0.32

Notes
1. Including plating thickness.
2. Can be visible in some manufacturing processes.

OUTLINE                                             REFERENCES                                      EUROPEAN   ISSUE DATE
                                                                                                   PROJECTION
VERSION               IEC             JEDEC                     JEITA                                             04-07-15
                                                                                                                  04-07-22
    SOT886                            MO-252

Fig 11. Package outline SOT886 (XSON6)                   Rev. 04 -- 25 July 2007                               NXP B.V. 2007. All rights reserved.

74LVC2G04_4                                                                                                                       10 of 14

Product data sheet
NXP Semiconductors                                                                               74LVC2G04

                                                                                                               Dual inverter

XSON6: plastic extremely thin small outline package; no leads; 6 terminals; body 1 x 1 x 0.5 mm       SOT891

                                                              b

                                      1             2            3

                                                                                     4

                                                                           L         (1)

                          L1

                  e

                                      6             5            4

                                         e1               e1

                     6                                                           A

                     (1)

                                                                              A1
                                                    D

                                                                           E

                  terminal 1
                  index area

                                0                                   1                2 mm

                                                                    scale

DIMENSIONS (mm are the original dimensions)

UNIT   A     A1   b       D     E        e          e1        L     L1
      max   max

mm    0.5   0.04  0.20    1.05  1.05     0.55       0.35      0.35  0.40
                  0.12    0.95  0.95                          0.27  0.32

Note
1. Can be visible in some manufacturing processes.

OUTLINE                                             REFERENCES                             EUROPEAN   ISSUE DATE
                                                                                          PROJECTION
VERSION              IEC                 JEDEC                      JEITA                                05-04-06
                                                                                                         07-05-15
    SOT891

Fig 12. Package outline SOT891 (XSON6)                    Rev. 04 -- 25 July 2007                      NXP B.V. 2007. All rights reserved.

74LVC2G04_4                                                                                                              11 of 14

Product data sheet
NXP Semiconductors                                                           74LVC2G04

                                                                                           Dual inverter

14. Abbreviations

Table 11. Abbreviations

Acronym             Description

CMOS                Complementary Metal Oxide Semiconductor

DUT                 Device Under Test

ESD                 ElectroStatic Discharge

HBM                 Human Body Model

MM                  Machine Model

TTL                 Transistor-Transistor Logic

15. Revision history

Table 12. Revision history

Document ID              Release date        Data sheet status            Change notice  Supersedes
                                                                                         74LVC2G04_3
74LVC2G04_4              20070725            Product data sheet           -
Modifications:                                                                           74LVC2G04_2
                         New package outline drawing for XSON6/SOT891.                 74LVC2G04_1
                                                                                         -
74LVC2G04_3              20070216            Product data sheet           -

74LVC2G04_2              20040915            Product specification        -

74LVC2G04_1              20030722            Product specification        -

74LVC2G04_4                                      Rev. 04 -- 25 July 2007                  NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                          12 of 14
NXP Semiconductors                                                               74LVC2G04

                                                                                               Dual inverter

16. Legal information

16.1 Data sheet status

Document status[1][2]       Product status[3]  Definition
                                               This document contains data from the objective specification for product development.
Objective [short] data sheet Development       This document contains data from the preliminary specification.
                                               This document contains the product specification.
Preliminary [short] data sheet Qualification

Product [short] data sheet  Production

[1] Please consult the most recently issued document before initiating or completing a design.

[2] The term `short data sheet' is explained in section "Definitions".

[3] The product status of device(s) described in this document may have changed since this document was published and may differ in case of multiple devices. The latest product status
        information is available on the Internet at URL http://www.nxp.com.

16.2 Definitions                                                                 malfunction of a NXP Semiconductors product can reasonably be expected to
                                                                                 result in personal injury, death or severe property or environmental damage.
Draft -- The document is a draft version only. The content is still under        NXP Semiconductors accepts no liability for inclusion and/or use of NXP
internal review and subject to formal approval, which may result in              Semiconductors products in such equipment or applications and therefore
modifications or additions. NXP Semiconductors does not give any                 such inclusion and/or use is at the customer's own risk.
representations or warranties as to the accuracy or completeness of
information included herein and shall have no liability for the consequences of  Applications -- Applications that are described herein for any of these
use of such information.                                                         products are for illustrative purposes only. NXP Semiconductors makes no
                                                                                 representation or warranty that such applications will be suitable for the
Short data sheet -- A short data sheet is an extract from a full data sheet      specified use without further testing or modification.
with the same product type number(s) and title. A short data sheet is intended
for quick reference only and should not be relied upon to contain detailed and   Limiting values -- Stress above one or more limiting values (as defined in
full information. For detailed and full information see the relevant full data   the Absolute Maximum Ratings System of IEC 60134) may cause permanent
sheet, which is available on request via the local NXP Semiconductors sales      damage to the device. Limiting values are stress ratings only and operation of
office. In case of any inconsistency or conflict with the short data sheet, the  the device at these or any other conditions above those given in the
full data sheet shall prevail.                                                   Characteristics sections of this document is not implied. Exposure to limiting
                                                                                 values for extended periods may affect device reliability.
16.3 Disclaimers
                                                                                 Terms and conditions of sale -- NXP Semiconductors products are sold
General -- Information in this document is believed to be accurate and           subject to the general terms and conditions of commercial sale, as published
reliable. However, NXP Semiconductors does not give any representations or       at http://www.nxp.com/profile/terms, including those pertaining to warranty,
warranties, expressed or implied, as to the accuracy or completeness of such     intellectual property rights infringement and limitation of liability, unless
information and shall have no liability for the consequences of use of such      explicitly otherwise agreed to in writing by NXP Semiconductors. In case of
information.                                                                     any inconsistency or conflict between information in this document and such
                                                                                 terms and conditions, the latter will prevail.
Right to make changes -- NXP Semiconductors reserves the right to make
changes to information published in this document, including without             No offer to sell or license -- Nothing in this document may be interpreted
limitation specifications and product descriptions, at any time and without      or construed as an offer to sell products that is open for acceptance or the
notice. This document supersedes and replaces all information supplied prior     grant, conveyance or implication of any license under any copyrights, patents
to the publication hereof.                                                       or other industrial or intellectual property rights.

Suitability for use -- NXP Semiconductors products are not designed,             16.4 Trademarks
authorized or warranted to be suitable for use in medical, military, aircraft,
space or life support equipment, nor in applications where failure or            Notice: All referenced brands, product names, service names and trademarks
                                                                                 are the property of their respective owners.

17. Contact information

For additional information, please visit: http://www.nxp.com
For sales office addresses, send an email to: salesaddresses@nxp.com

74LVC2G04_4                                    Rev. 04 -- 25 July 2007            NXP B.V. 2007. All rights reserved.

Product data sheet                                                                                  13 of 14
NXP Semiconductors                                                                                 74LVC2G04

                                                                                                                 Dual inverter

18. Contents

1     General description . . . . . . . . . . . . . . . . . . . . . . 1

2     Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1

3     Ordering information . . . . . . . . . . . . . . . . . . . . . 2

4     Marking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2

5     Functional diagram . . . . . . . . . . . . . . . . . . . . . . 2

6     Pinning information . . . . . . . . . . . . . . . . . . . . . . 3

6.1   Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3

6.2   Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 3

7     Functional description . . . . . . . . . . . . . . . . . . . 3

8     Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 4

9     Recommended operating conditions. . . . . . . . 4

10    Static characteristics. . . . . . . . . . . . . . . . . . . . . 5

11    Dynamic characteristics . . . . . . . . . . . . . . . . . . 6

12    AC waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . 6

13    Package outline . . . . . . . . . . . . . . . . . . . . . . . . . 8

14    Abbreviations . . . . . . . . . . . . . . . . . . . . . . . . . . 12

15    Revision history . . . . . . . . . . . . . . . . . . . . . . . . 12

16    Legal information. . . . . . . . . . . . . . . . . . . . . . . 13

16.1  Data sheet status . . . . . . . . . . . . . . . . . . . . . . 13

16.2  Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13

16.3  Disclaimers . . . . . . . . . . . . . . . . . . . . . . . . . . . 13

16.4  Trademarks . . . . . . . . . . . . . . . . . . . . . . . . . . . 13

17    Contact information. . . . . . . . . . . . . . . . . . . . . 13

18    Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

                                                                                 Please be aware that important notices concerning this document and the product(s)
                                                                                 described herein, have been included in section `Legal information'.

                                                                                  NXP B.V. 2007.  All rights reserved.

                                                                                 For more information, please visit: http://www.nxp.com
                                                                                 For sales office addresses, please send an email to: salesaddresses@nxp.com

                                                                                                                                                                Date of release: 25 July 2007
                                                                                                                                                      Document identifier: 74LVC2G04_4
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

74LVC2G04GW器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved