电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

74HC04BQ-Q100

器件型号:74HC04BQ-Q100
器件类别:半导体    逻辑   
厂商名称:NXP
厂商官网:https://www.nxp.com
下载文档

器件描述

HC/UH SERIES, HEX 1-INPUT INVERT GATE, PQCC14

HC/UH系列, HEX 1输入 非门, PQCC14

参数
74HC04BQ-Q100功能数量 6
74HC04BQ-Q100端子数量 14
74HC04BQ-Q100最大工作温度 125 Cel
74HC04BQ-Q100最小工作温度 -40 Cel
74HC04BQ-Q100最大供电/工作电压 6 V
74HC04BQ-Q100最小供电/工作电压 2 V
74HC04BQ-Q100额定供电电压 5 V
74HC04BQ-Q100加工封装描述 2.50 X 3 MM, 0.85 MM HEIGHT, PLASTIC, MO-241, SOT762-1, DHVQFN-14
74HC04BQ-Q100无铅 Yes
74HC04BQ-Q100欧盟RoHS规范 Yes
74HC04BQ-Q100中国RoHS规范 Yes
74HC04BQ-Q100状态 ACTIVE
74HC04BQ-Q100工艺 CMOS
74HC04BQ-Q100包装形状 RECTANGULAR
74HC04BQ-Q100包装尺寸 CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
74HC04BQ-Q100表面贴装 Yes
74HC04BQ-Q100端子形式 NO LEAD
74HC04BQ-Q100端子间距 0.5000 mm
74HC04BQ-Q100端子涂层 NOT SPECIFIED
74HC04BQ-Q100端子位置 QUAD
74HC04BQ-Q100包装材料 PLASTIC/EPOXY
74HC04BQ-Q100温度等级 AUTOMOTIVE
74HC04BQ-Q100系列 HC/UH
74HC04BQ-Q100逻辑IC类型 INVERT
74HC04BQ-Q100输入数 1
74HC04BQ-Q100传播延迟TPD 130 ns

74HC04BQ-Q100器件文档内容

74HC04-Q100; 74HCT04-Q100

Hex inverter             Product data sheet

Rev. 2 -- 10 April 2013

1. General description

                              The 74HC04-Q100; 74HCT04-Q100 is a hex inverter. Inputs also include clamp diodes,
                              this enables the use of current limiting resistors to interface inputs to voltages in excess of
                              VCC.

                              This product has been qualified to the Automotive Electronics Council (AEC) standard
                              Q100 (Grade 1) and is suitable for use in automotive applications.

2. Features and benefits

                               Automotive product qualification in accordance with AEC-Q100 (Grade 1)
                                    Specified from 40 C to +85 C and from 40 C to +125 C

                               Complies with JEDEC standard JESD7A
                               Complies with JEDEC standard JESD8-1A
                               Input levels:

                                    For 74HC04-Q100: CMOS level
                                    For 74HCT04-Q100: TTL level
                               ESD protection:
                                    MIL-STD-883, method 3015 exceeds 2000 V
                                    HBM JESD22-A114F exceeds 2000 V
                                    MM JESD22-A115-A exceeds 200 V (C = 200 pF, R = 0 )
                               Multiple package options
NXP Semiconductors                                 74HC04-Q100; 74HCT04-Q100

                                                                                                                       Hex inverter

3. Ordering information

Table 1. Ordering information

Type number         Package

                    Temperature range Name         Description                                                                Version

74HC04D-Q100 40 C to +125 C SO14                   plastic small outline package; 14 leads; body width SOT108-1
74HCT04D-Q100                                      3.9 mm

74HC04DB-Q100 40 C to +125 C SSOP14                plastic shrink small outline package; 14 leads; body SOT337-1
74HCT04DB-Q100                                     width 5.3 mm

74HC04PW-Q100 40 C to +125 C TSSOP14               plastic thin shrink small outline package; 14 leads;                       SOT402-1
74HCT04PW-Q100                                     body width 4.4 mm

74HC04BQ-Q100 40 C to +125 C                   DHVQFN14 plastic dual in-line compatible thermal enhanced very SOT762-1
74HCT04BQ-Q100                                                    thin quad flat package; no leads; 14 terminals;
                                                                  body 2.5  3  0.85 mm

4. Functional diagram

                                               1   1                    2

1 1A               1Y 2                       3   1                    4
3 2A               2Y 4
5 3A               3Y 6                       5   1                    6
9 4A               4Y 8
11 5A               5Y 10                      9   1                    8
13 6A               6Y 12
                                               11  1                    10

                                               13  1                    12

                                                                                                                           A                          Y

                                       mna342         mna343                                                                  mna341

Fig 1. Logic symbol                            Fig 2. IEC logic symbol                                                     Fig 3. Logic diagram (one
                                                                                                                                       inverter)

74HC_HCT04_Q100                                All information provided in this document is subject to legal disclaimers.      NXP B.V. 2013. All rights reserved.

Product data sheet                                          Rev. 2 -- 10 April 2013                                                                2 of 16
NXP Semiconductors                                      74HC04-Q100; 74HCT04-Q100

5. Pinning information                                                                                                      Hex inverter

                                                                                                         +&4
                                                                                                         +&74

                    +&4                                 WHUPLQDO                                              $
                    +&74                                LQGH[ DUHD                                                  9&&

            $                                      9&&                                                   <   *1'          $
            <                                      $                                                     $                <
            $                                      <                                                     <                $
            <                                      $                                                     $                <
            $                                      <                                                     <                $
            <                                       $
          *1'                                       <                                                        *1'
                                                                                                                   <
                                      DDD                                                                                             DDD

Fig 4. Pin configuration DIP14, SO14 and (T)SSOP14                                             7UDQVSDUHQW WRS YLHZ

                                                               (1) The die substrate is attached to the exposed die pad
                                                                     using conductive die attach material. It cannot be used
                                                                     as a supply pin or input.

                                                        Fig 5. Pin configuration DHVQFN14

                    5.1 Pin description

Table 2.  Pin description    Description
Symbol                  Pin  data input
1A                      1    data output
1Y                      2    data input
2A                      3    data output
2Y                      4    data input
3A                      5    data output
3Y                      6    ground (0 V)
GND                     7    data output
4Y                      8    data input
4A                      9    data output
5Y                      10   data input
5A                      11   data output
6Y                      12   data input
6A                      13   supply voltage
VCC                     14

74HC_HCT04_Q100              All information provided in this document is subject to legal disclaimers.                   NXP B.V. 2013. All rights reserved.

Product data sheet                        Rev. 2 -- 10 April 2013                                                                             3 of 16
NXP Semiconductors                             74HC04-Q100; 74HCT04-Q100

                                                                                                                   Hex inverter

6. Functional description

Table 3. Function table                                    Output
H = HIGH voltage level; L = LOW voltage level              nY
Input                                                      H
nA                                                         L
L
H

7. Limiting values

Table 4. Limiting values
In accordance with the Absolute Maximum Rating System (IEC 60134). Voltages are referenced to GND (ground = 0 V).

Symbol  Parameter                              Conditions                                                                   Min Max Unit

VCC     supply voltage                                                                                                      0.5 +7             V

IIK     input clamping current                 VI < 0.5 V or VI > VCC + 0.5 V                                               [1] -      20 mA
                                               VO < 0.5 V or VO > VCC + 0.5 V
IOK     output clamping current                0.5 V < VO < VCC + 0.5 V                                                     [1] -      20 mA

IO      output current                                                                                                      -          25 mA

ICC     supply current                                                                                                          -      50      mA
IGND    ground current                                                                                                          50
Tstg    storage temperature                                                                                                     65     -       mA
Ptot    total power dissipation                                                                                             [2] -
                                                                                                                                       +150 C

                                                                                                                                       500 mW

[1] The input and output voltage ratings may be exceeded if the input and output current ratings are observed.

[2] For SO14 package: Ptot derates linearly with 8 mW/K above 70 C.
      For (T)SSOP14 packages: Ptot derates linearly with 5.5 mW/K above 60 C.
      For DHVQFN14 packages: Ptot derates linearly with 4.5 mW/K above 60 C.

8. Recommended operating conditions

Table 5. Recommended operating conditions
Voltages are referenced to GND (ground = 0 V)

Symbol Parameter                             Conditions    74HC04-Q100                                                   74HCT04-Q100          Unit

                                                           Min Typ       Max                                             Min Typ Max           V
                                                                         6.0                                                                   V
VCC     supply voltage                                     2.0 5.0       VCC                                             4.5 5.0 5.5           V
VI      input voltage                                                    VCC                                                                   C
VO      output voltage                                     0       -     +125                                            0         -      VCC  ns/V
Tamb    ambient temperature                                              625                                                                   ns/V
t/V     input transition rise and fall rate                0       -     139                                             0         -      VCC  ns/V
                                                                         83
                                                           40 +25                                                        40 +25 +125

                                             VCC = 2.0 V   -       -                                                     -         -      -
                                             VCC = 4.5 V
                                             VCC = 6.0 V   -       1.67                                                  -         1.67 139

                                                           -       -                                                     -         -      -

74HC_HCT04_Q100                              All information provided in this document is subject to legal disclaimers.                NXP B.V. 2013. All rights reserved.

Product data sheet                                        Rev. 2 -- 10 April 2013                                                                          4 of 16
NXP Semiconductors                           74HC04-Q100; 74HCT04-Q100

                                                                                                                 Hex inverter

9. Static characteristics

Table 6. Static characteristics
At recommended operating conditions; voltages are referenced to GND (ground = 0 V).

Symbol Parameter     Conditions                       25 C      40 C to +85 C 40 C to +125 C Unit

                                                   Min Typ Max Min Max                                                     Min   Max

74HC04-Q100

VIH  HIGH-level      VCC = 2.0 V                   1.5 1.2 -    1.5                                                  -     1.5   -V

     input voltage VCC = 4.5 V                     3.15 2.4 - 3.15                                                   -     3.15  -V

                     VCC = 6.0 V                   4.2 3.2 -    4.2                                                  -     4.2   -V

VIL  LOW-level       VCC = 2.0 V                   - 0.8 0.5                                                      -  0.5   -     0.5 V

     input voltage VCC = 4.5 V                     - 2.1 1.35 -                                                      1.35  -     1.35 V

                     VCC = 6.0 V                   - 2.8 1.8                                                      -  1.8   -     1.8 V

VOH  HIGH-level      VI = VIH or VIL

     output voltage  IO = 20 A; VCC = 2.0 V 1.9 2.0         -   1.9                                                  -     1.9   -V

                     IO = 20 A; VCC = 4.5 V 4.4 4.5 -           4.4                                                  -     4.4   -V

                     IO = 20 A; VCC = 6.0 V 5.9 6.0 -           5.9                                                  -     5.9   -V

                     IO = 4.0 mA; VCC = 4.5 V 3.98 4.32 -       3.84                                                 -     3.7   -V

                     IO = 5.2 mA; VCC = 6.0 V 5.48 5.81 -       5.34                                                 -     5.2   -V

VOL  LOW-level       VI = VIH or VIL

     output voltage  IO = 20 A; VCC = 2.0 V        -  0 0.1                                                       -  0.1   -     0.1 V

                     IO = 20 A; VCC = 4.5 V        -  0 0.1                                                       -  0.1   -     0.1 V

                     IO = 20 A; VCC = 6.0 V        -  0 0.1                                                       -  0.1   -     0.1 V

                     IO = 4.0 mA; VCC = 4.5 V      - 0.15 0.26                                                    -  0.33  -     0.4 V

                     IO = 5.2 mA; VCC = 6.0 V      - 0.16 0.26                                                    -  0.33  -     0.4 V

II   input leakage VI = VCC or GND;                -  - 0.1 -                                                        1     -     1 A

     current         VCC = 6.0 V

ICC  supply current VI = VCC or GND; IO = 0 A;     -  -     2                                                     -  20    -     40 A

                     VCC = 6.0 V

CI   input                                         - 3.5 -                                                        -  -     -     - pF

     capacitance

74HCT04-Q100

VIH  HIGH-level      VCC = 4.5 V to 5.5 V          2.0 1.6 -    2.0                                                  -     2.0   -V

     input voltage

VIL  LOW-level       VCC = 4.5 V to 5.5 V          - 1.2 0.8                                                      -  0.8   -     0.8 V

     input voltage

VOH  HIGH-level      VI = VIH or VIL; VCC = 4.5 V

     output voltage  IO = 20 A                     4.4 4.5 -    4.4                                                  -     4.4    -V
                                                                                                                                  -V
                     IO = 4.0 mA                   3.84 4.32 - 3.84                                                  -     3.7
                                                                                                                                 0.1 V
VOL  LOW-level       VI = VIH or VIL; VCC = 4.5 V                                                                                0.4 V
                                                                                                                                 1 A
     output voltage  IO = 20 A                     -  0 0.1                                                       -  0.1   -

                     IO = 5.2 mA                   - 0.15 0.26 -                                                     0.33  -

II   input leakage VI = VCC or GND;                -  - 0.1 -                                                        1     -

     current         VCC = 5.5 V

74HC_HCT04_Q100                       All information provided in this document is subject to legal disclaimers.                NXP B.V. 2013. All rights reserved.

Product data sheet                                 Rev. 2 -- 10 April 2013                                                                           5 of 16
NXP Semiconductors                                     74HC04-Q100; 74HCT04-Q100

                                                                                                                           Hex inverter

Table 6. Static characteristics ...continued
At recommended operating conditions; voltages are referenced to GND (ground = 0 V).

Symbol Parameter      Conditions                          25 C                    40 C to +85 C 40 C to +125 C Unit

                                                       Min Typ Max Min Max                                                Min   Max

ICC  supply current VI = VCC or GND; IO = 0 A;         -               -       2                                  -  20      -  40 A

                      VCC = 5.5 V

ICC additional        per input pin;                   - 120 432                                                  -  540     -  590 A

     supply current VI = VCC  2.1 V; IO = 0 A;

                      other inputs at VCC or GND;

                      VCC = 4.5 V to 5.5 V

CI   input                                             - 3.5 -                                                    -  -       -  - pF

     capacitance

10. Dynamic characteristics

Table 7. Dynamic characteristics

GND = 0 V; CL = 50 pF; for load circuit see Figure 7.

Symbol Parameter      Conditions                                                      25 C                                40 C to +125 C Unit
                                                                            Min Typ
                                                                                                                     Max  Max   Max

                                                                                                                      85  (85 C) (125 C)
                                                                                                                      17
74HC04-Q100                                                                                                            -
                                                                                                                      14
tpd  propagation delay nA to nY; see Figure 6                          [1]
                                                                                                                      75
                      VCC = 2.0 V                                           -     25                                  15  105   130 ns
                                                                                                                      13
                      VCC = 4.5 V                                           -     9                                    -  21    26 ns

                      VCC = 5.0 V; CL = 15 pF                               -     7                                   19  -     - ns
                                                                                                                       -
                      VCC = 6.0 V                                           -     7                                   15  18    22 ns
                                                                                                                       -
tt   transition time  see Figure 6                                     [2]

                      VCC = 2.0 V                                           -     19                                      95    110 ns

                      VCC = 4.5 V                                           -     7                                       19    22 ns

                      VCC = 6.0 V                                           -     6                                       16    19 ns

CPD  power dissipation per package; VI = GND to VCC [3] -                         21                                      -     - pF

     capacitance

74HCT04-Q100

tpd  propagation delay nA to nY; see Figure 6                          [1]

                      VCC = 4.5 V                                           -     10                                      24    29 ns

                      VCC = 5.0 V; CL = 15 pF                               -     8                                       -     - ns

tt   transition time  VCC = 4.5 V; see Figure 6                        [2]  -     7                                       19    22 ns

CPD  power dissipation per package;                                    [3]  -     24                                      -     - pF

     capacitance      VI = GND to VCC  1.5 V

[1] tpd is the same as tPHL and tPLH.

[2] tt is the same as tTHL and tTLH.

[3] CPD is used to determine the dynamic power dissipation (PD in W):
      PD = CPD  VCC2  fi  N +  (CL  VCC2  fo) where:
      fi = input frequency in MHz;
      fo = output frequency in MHz;
      CL = output load capacitance in pF;
      VCC = supply voltage in V;

74HC_HCT04_Q100                       All information provided in this document is subject to legal disclaimers.                NXP B.V. 2013. All rights reserved.

Product data sheet                                 Rev. 2 -- 10 April 2013                                                                           6 of 16
NXP Semiconductors                                       74HC04-Q100; 74HCT04-Q100

      N = number of inputs switching;                                                                                        Hex inverter
       (CL  VCC2  fo) = sum of outputs.

11. Waveforms

                                                     VI  VM               VM
                                          nA input                 t PHL
                                                                                         t PLH
                                                 GND           VM                       90 %
                                                          t THL
                                                 VOH                         VM
                                         nY output                        10 %

                                                  VOL

                                                                          t TLH
                                                                                     mna722

Fig 6.  Measurement points are given in Table 8.
        VOL and VOH are typical voltage output levels that occur with the output load.

        The input (nA) to output (nY) propagation delay times

Table 8. Measurement points              Input                                                                       Output
Type                                     VM                                                                          VM
                                         0.5VCC                                                                      0.5VCC
74HC04-Q100                              1.3 V                                                                       1.3 V
74HCT04-Q100

74HC_HCT04_Q100                          All information provided in this document is subject to legal disclaimers.          NXP B.V. 2013. All rights reserved.

Product data sheet                                    Rev. 2 -- 10 April 2013                                                                     7 of 16
NXP Semiconductors                            74HC04-Q100; 74HCT04-Q100

                                                                                                                  Hex inverter

                                   VI 90 %      VM         tW        VM
                           negative                 10 %                  tr
                                                           tW             tf
                               pulse          tf          VCC
                               GND            tr          DUT        VM

                                   VI               90 %       VO
                            positive            VM                            CL

                               pulse
                                        10 %

                               GND

                                     VI

                           G

                                                   RT

                                                               001aah768

Fig 7.  Test data is given in Table 9.
        Definitions test circuit:
        RT = termination resistance should be equal to output impedance Zo of the pulse generator.
        CL = load capacitance including jig and probe capacitance.

        Load circuitry for measuring switching times

Table 9. Test data  Input                     tr, tf           Load                                    Test
Type                VI                        6.0 ns           CL
                    VCC                       6.0 ns           15 pF, 50 pF                            tPLH, tPHL
74HC04-Q100         3.0 V                                      15 pF, 50 pF                            tPLH, tPHL
74HCT04-Q100

74HC_HCT04_Q100            All information provided in this document is subject to legal disclaimers.   NXP B.V. 2013. All rights reserved.

Product data sheet                      Rev. 2 -- 10 April 2013                                                             8 of 16
NXP Semiconductors                                                   74HC04-Q100; 74HCT04-Q100

12. Package outline                                                                                                                      Hex inverter

SO14: plastic small outline package; 14 leads; body width 3.9 mm                                                                                                               SOT108-1

                                                      D                                                                              E             A

                          y                                                                                                                                           X
                      Z
                    14                                                                c                                                                               vM A
                                                                                                                  HE
                       pin 1 index
                     1                                                      8

                                       e                                                                                                     Q

                                                                                           A2                                                      (A 3)           A
                                                                                                A1

                                                                         7        wM                                                                             
                                                                     bp                                                                       Lp
                                                                                                                                             L

                                                                                                                                     detail X

                                                                 0             2.5           5 mm

                                                                               scale

DIMENSIONS (inch dimensions are derived from the original mm dimensions)

        A                                                        D(1) E(1)                                                                                                Z (1)  
UNIT max. A1               A2     A3    bp               c                     e      HE     L      Lp                                  Q    v     w                  y

mm      1.75        0.25   1.45   0.25  0.49             0.25  8.75  4.0       1.27   6.2    1.05   1.0                                 0.7  0.25 0.25             0.1    0.7    8o
                    0.10   1.25         0.36             0.19  8.55  3.8              5.8           0.4                                 0.6                               0.3

inches  0.069       0.010  0.057  0.01  0.019 0.0100 0.35            0.16      0.05   0.244  0.041  0.039                            0.028   0.01  0.01            0.004  0.028  0o
                    0.004  0.049        0.014 0.0075 0.34            0.15             0.228         0.016                            0.024                                0.012

Note
1. Plastic or metal protrusions of 0.15 mm (0.006 inch) maximum per side are not included.

OUTLINE                                                        REFERENCES                                                                     EUROPEAN                   ISSUE DATE
VERSION                                                                                                                                      PROJECTION
                             IEC                         JEDEC                 JEITA                                                                                       99-12-27
SOT108-1                   076E06                                                                                                                                          03-02-19
                                                         MS-012

Fig 8. Package outline SOT108-1 (SO14)

74HC_HCT04_Q100                                          All information provided in this document is subject to legal disclaimers.                                    NXP B.V. 2013. All rights reserved.

Product data sheet                                                    Rev. 2 -- 10 April 2013                                                                                              9 of 16
NXP Semiconductors                                                   74HC04-Q100; 74HCT04-Q100

                                                                                                                                         Hex inverter

SSOP14: plastic shrink small outline package; 14 leads; body width 5.3 mm                                                                                                 SOT337-1

                                              D                                                                E                                    A

                                                                                                                                                                  X

                                                                                          c                    HE                                                 vM A
                              y

                          Z

                          14                            8

                                                                                                                                      Q

                                                                                                   A2                                       (A 3 )             A
                                                                                                        A1

                                   pin 1 index

                             1                          7                                                                                                   
                                       e                         wM                                                                       Lp
                                                                                                                                         L
                                                     bp
                                                                                                                                 detail X

                                                             0                               2.5        5 mm

                                                                          scale

DIMENSIONS (mm are the original dimensions)

UNIT    A           A1        A2          A3     bp  c      D (1) E (1)                      e     HE       L  Lp                Q       v          w             y  Z (1)  
      max.

mm    2             0.21     1.80  0.25       0.38   0.20    6.4     5.4                     0.65  7.9  1.25   1.03              0.9     0.2 0.13 0.1                1.4    8o
                    0.05     1.65             0.25   0.09    6.0     5.2                           7.6         0.63              0.7                                 0.9    0o

Note
1. Plastic or metal protrusions of 0.25 mm maximum per side are not included.

OUTLINE                                                    REFERENCES                                                                  EUROPEAN                      ISSUE DATE
                                                                                                                                      PROJECTION
VERSION                           IEC                JEDEC                JEITA                                                                                        99-12-27
                                                                                                                                                                       03-02-19
SOT337-1                                             MO-150

Fig 9. Package outline SOT337-1 (SSOP14)

74HC_HCT04_Q100                                      All information provided in this document is subject to legal disclaimers.                                    NXP B.V. 2013. All rights reserved.

Product data sheet                                                Rev. 2 -- 10 April 2013                                                                                            10 of 16
NXP Semiconductors                                            74HC04-Q100; 74HCT04-Q100

                                                                                                                                  Hex inverter

TSSOP14: plastic thin shrink small outline package; 14 leads; body width 4.4 mm                                                                                     SOT402-1

                                           D                                                                E                     A        X

                                                                                          c                 HE                                                vM A
                          y

                                Z

                          14                         8

                                                                                                                               Q

                                                                                             A2                                   (A 3)                       A
                                                                                                  A1
                                   pin 1 index

                          1                           7       wM                                                                                            
                                     e             bp                                                                                  Lp
                                                                                                                                   L

                                                                                                                            detail X

                                                         0            2.5                             5 mm

                                                                      scale

DIMENSIONS (mm are the original dimensions)

UNIT    A           A1    A2       A3   bp      c        D (1) E (2)  e                      HE       L     Lp              Q  v     w                        y     Z (1)
      max.

mm    1.1           0.15  0.95  0.25    0.30    0.2      5.1  4.5     0.65                   6.6      1     0.75 0.4           0.2 0.13                       0.1   0.72  8o
                    0.05  0.80          0.19    0.1      4.9  4.3                            6.2            0.50 0.3                                                0.38  0o

Notes
1. Plastic or metal protrusions of 0.15 mm maximum per side are not included.
2. Plastic interlead protrusions of 0.25 mm maximum per side are not included.

OUTLINE                                              REFERENCES                                                                 EUROPEAN                           ISSUE DATE
                                                                                                                               PROJECTION
VERSION                       IEC               JEDEC                 JEITA                                                                                          99-12-27
                                                                                                                                                                     03-02-18
SOT402-1                                        MO-153

Fig 10. Package outline SOT402-1 (TSSOP14)

74HC_HCT04_Q100                                 All information provided in this document is subject to legal disclaimers.                                     NXP B.V. 2013. All rights reserved.

Product data sheet                                           Rev. 2 -- 10 April 2013                                                                                              11 of 16
NXP Semiconductors                                     74HC04-Q100; 74HCT04-Q100

                                                                                                                           Hex inverter

DHVQFN14: plastic dual in-line compatible thermal enhanced very thin quad flat package; no leads;

14 terminals; body 2.5 x 3 x 0.85 mm                                                                                                                         SOT762-1

                                        D                      BA

                                                                                                                    A

                                                                                                                       A1

                                                                                E                                                                         c

            terminal 1                                                                                                             detail X
            index area

              terminal 1                e1                                                                                                          C

              index area

                                  e            b               vM C AB                     y1 C                                                        y

                             2                         6       wM C

                    L

                          1                               7
                    Eh                                        e

                        14                                8

                             13                     9

                                        Dh                                                                                                       X
                                                                                                                              5 mm
                                     0                         2.5

                                                               scale

DIMENSIONS (mm are the original dimensions)

UNIT  A(1)    A1        b    c       D(1) Dh E(1) Eh      e         e1             L    v  w                               y  y1
      max.

mm    1      0.05 0.30       0.2     3.1 1.65  2.6  1.15  0.5       2              0.5  0.1 0.05 0.05                         0.1
             0.00 0.18               2.9 1.35  2.4  0.85                           0.3

Note
1. Plastic or metal protrusions of 0.075 mm maximum per side are not included.

    OUTLINE                                    REFERENCES                                                                      EUROPEAN                   ISSUE DATE
                                                                                                                              PROJECTION
VERSION                      IEC             JEDEC           JEITA                                                                                           02-10-17
                                                                                                                                                             03-01-27
    SOT762-1                 ---        MO-241                 ---

Fig 11. Package outline SOT762-1 (DHVQFN14)

74HC_HCT04_Q100                         All information provided in this document is subject to legal disclaimers.                                     NXP B.V. 2013. All rights reserved.

Product data sheet                                   Rev. 2 -- 10 April 2013                                                                                              12 of 16
NXP Semiconductors                               74HC04-Q100; 74HCT04-Q100

                                                                                                                     Hex inverter

13. Abbreviations

Table 10. Abbreviations

Acronym             Description

CMOS                Complementary Metal Oxide Semiconductor

LSTTL               Low-power Schottky Transistor-Transistor Logic

ESD                 ElectroStatic Discharge

HBM                 Human Body Model

MM                  Machine Model

CDM                 Charge Device Model

TTL                 Transistor-Transistor Logic

MIL                 Military

14. Revision history

Table 11. Revision history

Document ID              Release date Data sheet status             Change notice                              Supersedes
                                                                                                               74HC_HCT04_Q100 v.1
74HC_HCT04_Q100 v.2 20130410             Product data sheet         -
                                                                                                               -
Modifications:               74HC04DB-Q100 and 74HCT04DB-Q100 added.

74HC_HCT04_Q100 v.1 20120712             Product data sheet         -

74HC_HCT04_Q100                    All information provided in this document is subject to legal disclaimers.   NXP B.V. 2013. All rights reserved.

Product data sheet                              Rev. 2 -- 10 April 2013                                                           13 of 16
NXP Semiconductors                                 74HC04-Q100; 74HCT04-Q100

                                                                                                                       Hex inverter

15. Legal information

15.1 Data sheet status

Document status[1][2]           Product status[3]  Definition
Objective [short] data sheet    Development        This document contains data from the objective specification for product development.
Preliminary [short] data sheet  Qualification      This document contains data from the preliminary specification.
Product [short] data sheet      Production         This document contains the product specification.

[1] Please consult the most recently issued document before initiating or completing a design.

[2] The term `short data sheet' is explained in section "Definitions".

[3] The product status of device(s) described in this document may have changed since this document was published and may differ in case of multiple devices. The latest product status
        information is available on the Internet at URL http://www.nxp.com.

15.2 Definitions                                                                   Suitability for use in automotive applications -- This NXP
                                                                                   Semiconductors product has been qualified for use in automotive
Draft -- The document is a draft version only. The content is still under          applications. Unless otherwise agreed in writing, the product is not designed,
internal review and subject to formal approval, which may result in                authorized or warranted to be suitable for use in life support, life-critical or
modifications or additions. NXP Semiconductors does not give any                   safety-critical systems or equipment, nor in applications where failure or
representations or warranties as to the accuracy or completeness of                malfunction of an NXP Semiconductors product can reasonably be expected
information included herein and shall have no liability for the consequences of    to result in personal injury, death or severe property or environmental
use of such information.                                                           damage. NXP Semiconductors and its suppliers accept no liability for
                                                                                   inclusion and/or use of NXP Semiconductors products in such equipment or
Short data sheet -- A short data sheet is an extract from a full data sheet        applications and therefore such inclusion and/or use is at the customer's own
with the same product type number(s) and title. A short data sheet is intended     risk.
for quick reference only and should not be relied upon to contain detailed and
full information. For detailed and full information see the relevant full data     Applications -- Applications that are described herein for any of these
sheet, which is available on request via the local NXP Semiconductors sales        products are for illustrative purposes only. NXP Semiconductors makes no
office. In case of any inconsistency or conflict with the short data sheet, the    representation or warranty that such applications will be suitable for the
full data sheet shall prevail.                                                     specified use without further testing or modification.

Product specification -- The information and data provided in a Product            Customers are responsible for the design and operation of their applications
data sheet shall define the specification of the product as agreed between         and products using NXP Semiconductors products, and NXP Semiconductors
NXP Semiconductors and its customer, unless NXP Semiconductors and                 accepts no liability for any assistance with applications or customer product
customer have explicitly agreed otherwise in writing. In no event however,         design. It is customer's sole responsibility to determine whether the NXP
shall an agreement be valid in which the NXP Semiconductors product is             Semiconductors product is suitable and fit for the customer's applications and
deemed to offer functions and qualities beyond those described in the              products planned, as well as for the planned application and use of
Product data sheet.                                                                customer's third party customer(s). Customers should provide appropriate
                                                                                   design and operating safeguards to minimize the risks associated with their
15.3 Disclaimers                                                                   applications and products.

Limited warranty and liability -- Information in this document is believed to      NXP Semiconductors does not accept any liability related to any default,
be accurate and reliable. However, NXP Semiconductors does not give any            damage, costs or problem which is based on any weakness or default in the
representations or warranties, expressed or implied, as to the accuracy or         customer's applications or products, or the application or use by customer's
completeness of such information and shall have no liability for the               third party customer(s). Customer is responsible for doing all necessary
consequences of use of such information. NXP Semiconductors takes no               testing for the customer's applications and products using NXP
responsibility for the content in this document if provided by an information      Semiconductors products in order to avoid a default of the applications and
source outside of NXP Semiconductors.                                              the products or of the application or use by customer's third party
                                                                                   customer(s). NXP does not accept any liability in this respect.
In no event shall NXP Semiconductors be liable for any indirect, incidental,
punitive, special or consequential damages (including - without limitation - lost  Limiting values -- Stress above one or more limiting values (as defined in
profits, lost savings, business interruption, costs related to the removal or      the Absolute Maximum Ratings System of IEC 60134) will cause permanent
replacement of any products or rework charges) whether or not such                 damage to the device. Limiting values are stress ratings only and (proper)
damages are based on tort (including negligence), warranty, breach of              operation of the device at these or any other conditions above those given in
contract or any other legal theory.                                                the Recommended operating conditions section (if present) or the
                                                                                   Characteristics sections of this document is not warranted. Constant or
Notwithstanding any damages that customer might incur for any reason               repeated exposure to limiting values will permanently and irreversibly affect
whatsoever, NXP Semiconductors' aggregate and cumulative liability towards         the quality and reliability of the device.
customer for the products described herein shall be limited in accordance
with the Terms and conditions of commercial sale of NXP Semiconductors.            Terms and conditions of commercial sale -- NXP Semiconductors
                                                                                   products are sold subject to the general terms and conditions of commercial
Right to make changes -- NXP Semiconductors reserves the right to make             sale, as published at http://www.nxp.com/profile/terms, unless otherwise
changes to information published in this document, including without               agreed in a valid written individual agreement. In case an individual
limitation specifications and product descriptions, at any time and without        agreement is concluded only the terms and conditions of the respective
notice. This document supersedes and replaces all information supplied prior       agreement shall apply. NXP Semiconductors hereby expressly objects to
to the publication hereof.                                                         applying the customer's general terms and conditions with regard to the
                                                                                   purchase of NXP Semiconductors products by customer.

74HC_HCT04_Q100                                    All information provided in this document is subject to legal disclaimers.   NXP B.V. 2013. All rights reserved.

Product data sheet                                              Rev. 2 -- 10 April 2013                                                           14 of 16
NXP Semiconductors       74HC04-Q100; 74HCT04-Q100

                                                                                             Hex inverter

No offer to sell or license -- Nothing in this document may be interpreted or     Translations -- A non-English (translated) version of a document is for
construed as an offer to sell products that is open for acceptance or the grant,  reference only. The English version shall prevail in case of any discrepancy
conveyance or implication of any license under any copyrights, patents or         between the translated and English versions.
other industrial or intellectual property rights.
                                                                                  15.4 Trademarks
Export control -- This document as well as the item(s) described herein
may be subject to export control regulations. Export might require a prior        Notice: All referenced brands, product names, service names and trademarks
authorization from competent authorities.                                         are the property of their respective owners.

16. Contact information

For more information, please visit: http://www.nxp.com
For sales office addresses, please send an email to: salesaddresses@nxp.com

74HC_HCT04_Q100          All information provided in this document is subject to legal disclaimers.   NXP B.V. 2013. All rights reserved.

Product data sheet                    Rev. 2 -- 10 April 2013                                                           15 of 16
NXP Semiconductors  74HC04-Q100; 74HCT04-Q100

                                                                                        Hex inverter

17. Contents

1     General description . . . . . . . . . . . . . . . . . . . . . . 1

2     Features and benefits . . . . . . . . . . . . . . . . . . . . 1

3     Ordering information . . . . . . . . . . . . . . . . . . . . . 2

4     Functional diagram . . . . . . . . . . . . . . . . . . . . . . 2

5     Pinning information . . . . . . . . . . . . . . . . . . . . . . 3

5.1   Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 3

6     Functional description . . . . . . . . . . . . . . . . . . . 4

7     Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 4

8     Recommended operating conditions. . . . . . . . 4

9     Static characteristics. . . . . . . . . . . . . . . . . . . . . 5

10    Dynamic characteristics . . . . . . . . . . . . . . . . . . 6

11    Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7

12    Package outline . . . . . . . . . . . . . . . . . . . . . . . . . 9

13    Abbreviations . . . . . . . . . . . . . . . . . . . . . . . . . . 13

14    Revision history . . . . . . . . . . . . . . . . . . . . . . . . 13

15    Legal information. . . . . . . . . . . . . . . . . . . . . . . 14

15.1  Data sheet status . . . . . . . . . . . . . . . . . . . . . . 14

15.2  Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

15.3  Disclaimers . . . . . . . . . . . . . . . . . . . . . . . . . . . 14

15.4  Trademarks. . . . . . . . . . . . . . . . . . . . . . . . . . . 15

16    Contact information. . . . . . . . . . . . . . . . . . . . . 15

17    Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16

                                                                               Please be aware that important notices concerning this document and the product(s)
                                                                               described herein, have been included in section `Legal information'.

                                                                               NXP B.V. 2013.  All rights reserved.

                                                                               For more information, please visit: http://www.nxp.com
                                                                               For sales office addresses, please send an email to: salesaddresses@nxp.com

                                                                                                                                                             Date of release: 10 April 2013
                                                                                                                                             Document identifier: 74HC_HCT04_Q100
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved