电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

74GTL1655A

器件型号:74GTL1655A
厂商名称:STMICROELECTRONICS
厂商官网:http://www.st.com/
下载文档

器件描述

16 BIT LVTTL TO GTL/GTL + UNIVERSAL BUS TRANSCEIVERS WITH LIVE INSERTION

74GTL1655A器件文档内容

                                                74GTL1655A

              16 BIT LVTTL TO GTL/GTL + UNIVERSAL BUS
                      TRANSCEIVERS WITH LIVE INSERTION

s HIGH SPEED GTL/GTL+ UNIVERSAL

TRANSCEIVER:

tPD = 4.6 ns (MAX.) A to B at VCC = 3V

s COMBINES D-TYPE LATCHES AND D-TYPE

FLIP-FLOPS FOR OPERATION IN

TRANSPARENT, LATCHED, OR CLOCKED

MODE                                                 TSSOP

s OPERATING VOLTAGE RANGE:

         VCC(OPR) = 3.0V to 3.6V                     Table 1: Order Codes             T&R
    s SYMMETRICAL OUTPUT IMPEDANCE:                                            74GTL1655ATTR
                                                               PACKAGE
  ) |IOH| = IOL=24mA (MIN) at VCC = 3V (A PORT)                  TSSOP
t(s s OUTPUT IMPEDANCE:
                                                     Figure 1: Pin Connection
         IOL = 100mA (MIN) at VCC = 3V (B PORT)

c s HIGH-IMPEDANCE STATE DURING POWER
  du UP AND POWER DOWN up to
  ro VCC=BIASVCC=1.5V PERMITT LIVE

         INSERTION

P s B-PORT PRECHARGED BY BIASVCC
  te REDUCE NOISE ON THE LINE DURING
  le LIVE INSERTION
o s EDGE RATE-CONTROL INPUT
  s CONFIGURES THE B-PORT OUTPUT RISE
  b AND FALL TIMES
O s BUS HOLD ON DATA INPUTS ELIMINATES
  - THE NEED FOR EXTERNAL PULL-UP/
  ) PULL-DOWN RESISTORS (A PORT)
t(s s DISTRIBUTED VCC AND GND PIN
  c CONFIGURATION MINIMIZES HIGH-SPEED
  u SWITCHING NOISE IN PARALLEL
  d COMUNICATIONS
ro s PIN AND FUNCTION COMPATIBLE WITH
  P 74 SERIES 1655
te DESCRIPTION
le The 74GTL1655A devices are 16-bit high-drive
o (100mA), low-output-impedance universal bus
bstransceivers designed for backplane applications.
OThe 74GTL1655A devices provide live-insertion
capability for backplane applications by tolerating

active signals on the data ports when the devices

are powered off. In addition, a biasing pin

preconditions the GTL/GTL+ port to minimize

disruption to an active backplane.

The edge rate-control (VERC) input is provided so
the rise and fall time of the B outputs can be

configured to optimize for various backplane

loading conditions. Data flow in each direction is

October 2004                                                                   Rev. 1         1/16
74GTL1655A

controlled by output-enable (OEAB and OEBA),           Active bus-hold circuitry is provided on the A port
latch-enable (LEAB and LEBA), and clock (CLK)          to hold unused or floating data inputs at a valid
inputs. For A-to-B data flow, the devices operate      logic level. When VCC is between 0 and 1.5 V, the
in the transparent mode when LEAB is high. When        device is in the high-impedance state during
LEAB is low, the A data is latched if CLK is held at   power up or power down. However, to ensure the
a high or low logic level. If LEAB is low, the A data  high-impedance state above 1.5V, OE should be
is stored in the latch/flip-flop on the low-to-high    tied to VCC through a pull-up resistor; the
transition of CLK. When OEAB is low, the outputs       minimum value of the resistor is determined by the
are active. When OEAB is high, the outputs are in      current-sinking capability of the driver.
the high-impedance state. Data flow for B to A is
similar to that of A to B, but uses OEBA, LEBA,        All input and output are equipped with protection
and CLK. The output enable (OE) is used to             circuits against static discharge, giving them 2KV
disable both ports simultaneously.                     ESD immunity and transient excess voltage.

Figure 2: Input And Output Equivalent Circuit

t(s) - Obsolete Product(s) Table 2: Pin DescriptionSYMBOL
      c PIN N
       du 1, 2                     1OEAB, 1OEBA
                                      1A1 to 1A8
   ro 4, 6, 7, 9, 11, 13, 14, 16      2A1 to 2A8
  P 17, 19, 20, 22, 23, 25, 27, 29
                                   2OEAB, 2OEBA
      te 31, 32                            OE
                         33
                                   2LEBA, 2LEAB
     le34, 35                          BIAS VCC
   so 36                              2B8 to 2B1
b37, 38, 40, 42, 43, 45, 46, 48          VREF
O 41
                                                                            NAME AND FUNCTION

                                                       Output Enable Input
                                                       Data Inputs/Outputs LVTTL
                                                       Data Inputs/Outputs LVTTL
                                                       Output Enable Input
                                                       Output Enable Input
                                                       Latch Enable
                                                       Pre-Charge Supply Voltage
                                                       Data Inputs/Outputs GTL/GTL+
                                                       GTL Voltage Reference Input

49, 51, 52, 54, 55, 56, 58, 59     2A1 to 2A8          Data Inputs/Outputs GTL/GTL+

      61                           VERC                Edge Rate Control

      62, 63                       1LEBA, 1LEAB        Latch Enable

      64                           CLK                 Clock Input (LOW to HIGH edge triggered)

5, 8, 10, 12, 18, 21, 24, 26, 30,  GND                 Ground (0V)
      39, 44, 47, 53, 57, 60

      3, 15, 28, 50                VCC                 Positive Supply Voltage

2/16
                                                                                    74GTL1655A

Table 3: Function Table (1)

                  INPUTS                                          OUTPUT

      LEAB                                                                          MODE
         X
OEAB     H                          CLK        A                           B
   H     H                            X
   L     L                            X        X                           Z        Isolation
   L     L                            X
   L     L                                     L                           L        Transparent
   L     L                            H
   L                                  L        H                           H        Transparent
   L
                                               L                           L        Registered

                                               H                           H        Registered

                                               X                  B0(2)             Previous State

                                               X                  B0(3)             Previous State

1) A to B data flow is shown. B to A flow is similar, but uses OEBA, LEBA and CLK
2) Output level before the indicated steady-state input conditions were established, provided that CLK was high before LEAB went low
3) Output level before the indicated steady-state input conditions were established

Table 4: Output Enable Truth Table
      ) INPUTS
t(s OE
                                                                           OUTPUTS

c L
      OEAB                               OEBA                     A PORT            B PORT
du L
                             L           L                         Active            Active
ro L                                                                  Z              Active
                             L           H
                                                                   Active               Z
P H                          H           L                            Z                 Z
                                                                      Z                 Z
Llete Table 5: B-Port Edge Rate Control (VERC) Truth TableHH

                             X           X

      Obso LOGIC LEVEL       INPUT VERC                           OUTPUT B PORT EDGE RATE
        - H
                                                 NOMINAL VOLTAGE                    Slow
Obsolete Product(s) L                                        VCC                    Fast
                                                             GND

                                                                                                3/16
    74GTL1655A

    Figure 3: Logic Diagram

Obsolete Product(s) - Obsolete Product(s)

     4/16
                                                                                                                74GTL1655A

Table 6: Absolute Maximum Ratings

Symbol                             Parameter                      Value                                                    Unit

VCC Supply Voltage, Bias VCC                                      -0.5 to +4.6                                             V

VIA DC Input Voltage A Side, Control Input                        -0.5 to +4.6                                             V

VIB     DC Input Voltage B Side, VERC, VREF                       -0.5 to +4.6                                             V

VOA DC Output Voltage A Side                                      -0.5 to +4.6                                             V

VOB DC Output Voltage B Side                                      -0.5 to +4.6                                             V

IIK     DC Input Diode Current                                    - 50                                                     mA

IOK DC Output Diode Current                                       - 50                                                     mA

IOA DC Output Current A Side                                       48                                                     mA

IOB DC Output Current B Side in the Low State                     200                                                      mA

Tstg Storage Temperature                                          -65 to +150                                              C

TL      Lead Temperature (10 sec)                                 300                                                      C

Absolute Maximum Rating are those value beyond which damage to the device may occur. Functional operation under these condition is not

) implied
t(s Table 7: Recommended Operating Conditions
duc Symbol
Pro VCC Supply Voltage          Parameter                         Value                                                    Unit
te VTT Termination Voltage                                                                                                   V
ole VREF Supply Voltage                        GTL         Min.   Typ.                                             Max.      V
bs VI                                          GTL+         3.0                                                     3.6
) - O VIH                                      GTL         1.14    3.3                                              1.26     V
                                               GTL+        1.35    1.2                                              1.65
                                               B port      0.74    1.5                                              0.87     V
                                               other       0.87    0.8                                              1.1
                                               B port        0       1                                              VTT      V
                                               other         0                                                      VCC
        Input Voltage                          B port  VREF+0.05                                                             V
                                               other         2                                                  VREF-0.05  mA
ct(s VIL                                                                                                            0.8    mA
        High Level Input Voltage               A port      200                                                      -18    mA
                                               A port       -40                                                     -24    s/V
du IIK                                         B port                                                                24     C
        Low Level Input Voltage                                                                                     100

ro IOH High Level Output Current                                                                                     85
        Input Clamp Current
te P IOL
        Low Level Output Current
le dt/dVCC Power -up ramp rate
oTop
bs 1) VTT and RTT can be adjusted to adapt backplane impedance if DC recommended IOL ratings are not exceeded
O2) VREF can be adjusted to optimize noise margin (typ two-thirds VTT)
        Operating Temperature

                                                                                                                              5/16
74GTL1655A

Table 8: DC Specifications

                                    Test Condition                                        Value

Symbol      Parameter          VCC                                                        -40 to 85 C         Unit

                               (V)                                               Min.     Typ.          Max.

VIK High Level Input Voltage   3                                                                        -1.2   V

VOHA High Level Output         3 to 3.6                    IO=-100A             VCC-0.2

        Voltage A Port         3                           IO=-12mA              2.4                           V

                               3                           IO=-24mA              2.2

VOLA Low Level Output          3 to 3.6                    IO=100A                                     0.2
           Voltage A Port          3                       IO=12mA
                                                                                                        0.4    V

                               3                           IO=24mA                                      0.55

VOLB Low Level Output          3                           IO=40mA                                      0.2

        Voltage B Port         3                           IO=80mA                                      0.4    V

      ) II
                               3                           IO=100mA                                     0.5
                        t(s B Port
        Input Current Control  3.6                         VI = VCC or GND                              10    A

c Ioff Power Off Leakage
  u Current
                               3.6                         VI = VTT or GND                              10    A

                               0                           VI or VO = 0 to 3.6V                         100   A
rod II(HOLD) Bus Hold A Port Input
                               3                           VI = 0.8V             75                     20
                               P 3.6
        Current                3                           VI = 2V               -75                           A

te IOZHB 3-State Output Current B
                                                           VI = 0 to VCC                                 500
        le Port
                               3.6                         VO = 1.5V                                    10     A
o IOZLB 3-State Output Current B
        s Port                 3.6                                                                             A
                                                           VO = 0.4V                                    -10
b IOZ (*) 3-State Output Current A
        O Port                 3.6                                                                      10    A
                                                           VO = VCC or GND
- IOZPU** 3-State Output Current A
   ) Port
t(s IOZPD** 3-State Output Current A0 to 1.5               VO = 0.5 to 3V                               50    A
   c Port                                                    OE = LOW

u ICC Quiescent Supply         1.5 to 0                    VO = 0.5 to 3V                               50    A
   rod Current                                               OE = LOW

                               3.6                         VI = VCC or GND                10            40     mA

ICC  Supply Current except                                                 IO=0

   P B port                                                 VIN = VCC or GND
te CI Control Input Capaci-    3.6                         One input VCC =0.6V                          1      mA
  letance
oCO Input Capacitance A Port                               VIN = VCC or GND               3             5      pF
s Input Capacitance B Port
Ob(*) For I/O ports, the parameter IOZ includes the input leakage currentVO = VCC or GND  5             6      pF

                                                                                          6             8

(**) Is also guaranteed when connecting BiasVCC with VCC.

6/16
                                                                                          74GTL1655A

Table 9: Live Insertion Specifications

                                        Test Condition                          Value
                                                                            -40 to 85 C
Symbol       Parameter              VCC                                                         Unit
                                     (V)                                         Typ.
                                                                      Min.                Max.  mA
ICC (Bias Quiescent Bias Current  0 to 3.0   VO(Bport) = 0 to 1.2V                          5    A
  VCC)                            3 to 3.6  VI(Bias Vcc) = 3 to 3.6V    1                  10    V
                                                                       -1                  1.2   A
    VO Output Voltage B Port          0       VI(Bias Vcc) = 3.3V
    IO Output Current B Port          0         VO(Bport) = 0.4V                                 A
                                            VI(Bias Vcc) = 3 to 3.6V                             A
                                  0 to 3.6                                                100
                                  0 to 1.5         OE = 3.3V                              100
                                                OE = 0 to 3.3V

Table 10: AC Electrical Characteristics for GTL
(VCC=3.3 0.3V, VTT=1.2V, VREF=0.8V, VERC=VCC or GND)

                                                                                Value
                                                                            -40 to 85 C

                                                                                 Typ.
) Symbol
  uct(s fMAX Parameter                  Test Condition                                          Unit
  rod tPLH
  P tPHL                                                              Min.                Max.  MHz
  te tPLH                                                                                        ns
  le tPHLMaximum Frequency                                            160                        ns
  o tPLH                                                                                         ns
  bs tPHLA to B or B to A         VERC=VCC R1=12.5 CL=30pF            1.5                 5.2    ns
   O tENPropagation Delay Time                                                                   ns
  ) - tDISA to B                                                      1.5                 6.2    ns
  t(s tPLH                                                                                       ns
  uc tPHLPropagation Delay Time VERC=VCC RL=12.5 CL=30pF              1.5                 5.5    ns
  d tPLHCK to B
  ro tPHL                                                             1.5                 5.8
  P tPLH
  te tPHL
   le tEN
  sotDIS
ObtPLH
        Propagation Delay Time VERC=VCC RL=12.5 CL=30pF               1.5                 5.8
        LEAB to B
                                                                      1.5                 6.4

        Enable Delay Time         VERC=VCC RL=12.5 CL=30pF            1.5                 5.4
        OEAB or OE to B           VERC=GND RL=12.5 CL=30pF
                                                                      1.5                 6.2
        Disable Delay Time
        OEAB or OE to B                                               1.5                 4.3

        Propagation Delay Time                                        1.5                 4.6
        A to B

        Propagation Delay Time VERC=GND RL=12.5 CL=30pF               1.5                 4.3
        CK to B
                                                                      1.5                 4.9

        Propagation Delay Time VERC=GND RL=12.5 CL=30pF               1.5                 4.9
        LEAB to B
                                                                      1.5                 4.8

        Enable Delay Time         VERC=GND RL=12.5 CL=30pF            1.5                 4.8
        OEAB or OE to B           RL=500 CL=50pF
                                                                      1.5                 4.2
        Disable Delay Time
        OEAB or OE to B                                               1.5                 4.7   ns

        Propagation Delay Time

tPHL B to A                                                           1.5                 4.8

tPLH Propagation Delay Time RL=500 CL=50pF                            1.5                 4
                                                                                                       ns
tPHL CK to A                                                          1.5
                                                                                          4

tPLH Propagation Delay Time RL=500 CL=50pF                            1.5                  4
                                                                                                        ns
tPHL LEBA to A                                                        1.5
                                                                                          3.7

                                                                                                7/16
                                                                                  74GTL1655A

                                                                    Value

Symbol  Parameter                        Test Condition             -40 to 85 C        Unit

                                                              Min.  Typ.          Max.

tEN Enable Delay Time           RL=500 R1=500CL=50pF          1                   4.6
                                                                                                ns
        OEBA or OE to A
                                                                                  6.1
tDIS Disable Delay Time                                       1

        OEBA or OE to A

tSU Set-up Time                 Data before clock             2.7

                                Data before LE Ck High        2.8                       ns

                                                   Ck Low     2.6

tH Hold Time                    Data after clock              0.4                       ns

                                Data after LE Ck High or LOW  0.9

tW Pulse duration               LE High                       3
                                                                                                           ns
                                CK High or Low                3

Slew rate Slew rate B output both VERC=VCC                                        1
              transition (0.6 to 1.3V) VERC=GND                                               ns/V

                                                                                  1
                                                                                  1

                                                                                               ns
                                                                                  1
t(s) tsk Skew between drivers (in Switching in the same direction
uc Table 11: AC Electrical Characteristics for GTL+
d (VCC=3.3 0.3V, VTT=1.5V, VREF=1.0V, VERC=VCC or GND)
        the same package)       Switching in any direction

te Pro Symbol
  sole fMAXParameter                     Test Condition                 Value           Unit
  Ob tPLH                                                           -40 to 85 C
  - tPHL                                                      Min.                Max.  MHz
  t(s) tPLH                                                              Typ.            ns
                                                                                         ns
         tPHLMaximum Frequency                                160                        ns
                                                                                         ns
  uc tPLHB to A or A to B       VERC=VCC RL=12.5 CL=30pF      1.5                 5.1    ns
  d tPHLPropagation Delay Time                                                           ns
   ro tENA to B                                               1.5                 6.5
  te P tDIS
  le tPLH
  so tPHL
btPLH
O tPHL
        Propagation Delay Time VERC=VCC RL=12.5 CL=30pF       1.5                 5.4
        CK to B
                                                              1.5                 6.2

        Propagation Delay Time VERC=VCC RL=12.5 CL=30pF       1.5                 5.7
        LEAB to B
                                                              1.5                 6.7

        Enable Delay Time       VERC=VCC RL=12.5 CL=30pF      1.5                 5.5
        OEAB or OE to B         VERC=GND RL=12.5 CL=30pF
                                                              1.5                 5.8
        Disable Delay Time
        OEAB or OE to B                                       1.0                 4.3

        Propagation Delay Time                                1.0                 4.9
        A to B

        Propagation Delay Time VERC=GND RL=12.5 CL=30pF       1.0                 4.0
        CK to B
                                                              1.0                 5.5

tPLH Propagation Delay Time VERC=GND RL=12.5 CL=30pF          1.0                 4.0
                                                                                                ns
tPHL LEAB to B                                                1.0
                                                                                  5.4

tEN Enable Delay Time           VERC=GND RL=12.5 CL=30pF      1.0                 5.1
                                                                                                ns
        OEAB or OE to B
                                                                                  4.9
tDIS Disable Delay Time                                       1.0

        OEAB or OE to B

                                                                                        8/16
74GTL1655A

                                                                             Value

Symbol       Parameter                Test Condition                         -40 to 85 C        Unit

                                                                       Min.  Typ.          Max.

tPLH Propagation Delay Time RL=500 CL=50pF                             1.5                 4.8
                                                                                                         ns
tPHL B to A                                                            1.5
                                                                                           4.7

tPLH Propagation Delay Time RL=500 CL=50pF                             1.5                 4.4
                                                                                                         ns
tPHL CK to A                                                           1.5
                                                                                           4.1

tPLH Propagation Delay Time RL=500 CL=50pF                             1.5                  4
                                                                                                         ns
tPHL LEBA to A                                                         1.5
                                                                                           3.7

tEN Enable Delay Time        RL=500 R1=500CL=50pF                      1                   4.2
                                                                                                         ns
            OEBA or OE to A
                                                                                           6.1
tDIS Disable Delay Time                                                1

            OEBA or OE to A

Slew rate Slew rate B output both VERC=VCC RL=12.5 CL=30pF                                 1
              transition (0.6 to 1.3V) VERC=GND RL=12.5 CL=30pF                                        ns/V
) tW Pulse duration
                             t(s CK High or Low                                            1
                             LE High                                   3                                ns

uc tSU Set-up Time                                                     3                                ns

                             Data before clock                         2.7                              ns
                                                              d Ck Low                     1
                             Data before LE                   Ck High  2.8
      Pro tH Hold Time                                                                                  ns
                                                                       2.6                 1

                             Data after clock                          0.4

te tsk Skew between drivers (in Switching in the same direction
                             Data after LE Ck High or LOW              0.9

            le the same package)
o Figure 4: Test Circuit For "A" Outputs
                             Switching in any direction
Obsolete Product(s) - Obs Test
                                                                                   Switch

tPLH, tPHL                                                                          Open
tPZL, tPLZ                                                                           6V
tPZH, tPHZ                                                                          GND

CL = 50pF or equivalent (includes jig and probe capacitance)
RL = R1 = 500 or equivalent
RT = ZOUT of pulse generator (typically 50)
tr=tf
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
搜索索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved