电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

74ACT16244

器件型号:74ACT16244
器件类别:半导体    逻辑   
厂商名称:TAOS INC (ams)
厂商官网:http://www.taosinc.com/
下载文档

器件描述

ACT SERIES, QUAD 4-BIT DRIVER, TRUE OUTPUT, CDFP48

ACT系列, 四 4位 驱动, 实输出, CDFP48

参数
74ACT16244功能数量 4
74ACT16244端子数量 48
74ACT16244最大工作温度 125 Cel
74ACT16244最小工作温度 -55 Cel
74ACT16244最大供电/工作电压 5.5 V
74ACT16244最小供电/工作电压 4.5 V
74ACT16244额定供电电压 5 V
74ACT16244端口数 2
74ACT16244加工封装描述 0.380 INCH, CERAMIC, DFP-48
74ACT16244状态 ACTIVE
74ACT16244工艺 CMOS
74ACT16244包装形状 RECTANGULAR
74ACT16244包装尺寸 FLATPACK
74ACT16244表面贴装 Yes
74ACT16244端子形式 FLAT
74ACT16244端子间距 0.6350 mm
74ACT16244端子涂层 NOT SPECIFIED
74ACT16244端子位置 DUAL
74ACT16244包装材料 CERAMIC, GLASS-SEALED
74ACT16244温度等级 MILITARY
74ACT16244系列 ACT
74ACT16244输出特性 3-ST
74ACT16244逻辑IC类型 DRIVER
74ACT16244位数 4
74ACT16244输出极性 TRUE
74ACT16244传播延迟TPD 10.3 ns

74ACT16244器件文档内容

                                                                                  SN54ACT16244, 74ACT16244

                                                                               16-BIT BUFFERS/LINE DRIVERS
                                                                                       WITH 3-STATE OUTPUTS

                                                                                   SCAS116B MARCH 1990 REVISED APRIL 1996

  D Members of the Texas Instruments                                              SN54ACT16244 . . . WD PACKAGE
                                                                               74ACT16244 . . . DGG OR DL PACKAGE
        WidebusTM Family
                                                                                                   (TOP VIEW)
  D Inputs Are TTL-Voltage Compatible
  D 3-State Outputs Drive Bus Lines or Buffer                                  1OE 1    48 2OE
                                                                                1Y1 2   47 1A1
        Memory Address Registers                                                1Y2 3   46 1A2
                                                                               GND 4    45 GND
  D Flow-Through Architecture Optimizes                                         1Y3 5   44 1A3
                                                                                1Y4 6   43 1A4
        PCB Layout                                                             VCC 7    42 VCC
                                                                                2Y1 8   41 2A1
  D Distributed VCC and GND Pin                                                 2Y2 9   40 2A2
                                                                               GND 10   39 GND
        Configurations Minimize High-Speed                                      2Y3 11  38 2A3
        Switching Noise                                                         2Y4 12  37 2A4
                                                                                3Y1 13  36 3A1
  D EPIC TM (Enhanced-Performance Implanted                                     3Y2 14  35 3A2
                                                                               GND 15   34 GND
        CMOS) 1-mm Process                                                      3Y3 16  33 3A3
                                                                                3Y4 17  32 3A4
  D 500-mA Typical Latch-Up Immunity at                                        VCC 18   31 VCC
                                                                                4Y1 19  30 4A1
        125C                                                                   4Y2 20  29 4A2
                                                                               GND 21   28 GND
  D Package Options Include Plastic Shrink                                      4Y3 22  27 4A3
                                                                                4Y4 23  26 4A4
        Small-Outline (DL) and Thin Shrink                                     4OE 24   25 3OE
        Small-Outline (DGG) Packages, and 380-mil
        Fine-Pitch Ceramic Flat (WD) Packages
        Using 25-mil Center-to-Center Pin Spacings

description

       The SN54ACT16244 and 74ACT16244 are 16-bit
       buffers/line drivers designed specifically to
       improve both the performance and density of
       3-state memory address drivers, clock drivers,
       and bus-oriented receivers and transmitters.
       They can be used as four 4-bit buffers, two 8-bit
       buffers, or one 16-bit buffer. The devices provide
       true outputs and symmetrical OE (active-low)
       output-enable inputs.

The 74ACT16244 is packaged in TI's shrink small-outline package, which provides twice the I/O pin count and
functionality of standard small-outline packages in the same printed-circuit-board area.

The SN54ACT16244 is characterized for operation over the full military temperature range of 55C to 125C.
The 74ACT16244 is characterized for operation from 40C to 85C.

   FUNCTION TABLE
       (each driver)

INPUTS                                                                 OUTPUT
                                                                            Y
OE                                                         A

L                                                          H           H

L                                                          L           L

H                                                          X           Z

Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of
Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.

EPIC and Widebus are trademarks of Texas Instruments Incorporated.             Copyright 1996, Texas Instruments Incorporated

PRODUCTION DATA information is current as of publication date.
Products conform to specifications per the terms of Texas Instruments
standard warranty. Production processing does not necessarily include
testing of all parameters.

POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                                              1
SN54ACT16244, 74ACT16244
16-BIT BUFFERS/LINE DRIVERS
WITH 3-STATE OUTPUTS

SCAS116B MARCH 1990 REVISED APRIL 1996

logic symbol

             1                              EN1                                        2
   1OE                                      EN2                                              1Y1
                                            EN3
             48                             EN4                                        3
   2OE                                                                                       1Y2
                                                       11
             25                                                                        5
   3OE                                                 12                                    1Y3

             24                                        13                              6
   4OE                                                                                       1Y4
                                                       14
             47                                                                        8
   1A1                                                                                       2Y1

             46                                                                        9
   1A2                                                                                       2Y2

             44                                                                       11
   1A3                                                                                       2Y3

             43                                                                       12
   1A4                                                                                       2Y4

             41                                                                       13
   2A1                                                                                       3Y1

             40                                                                       14
   2A2                                                                                       3Y2

             38                                                                       16
   2A3                                                                                       3Y3

             37                                                                       17
   2A4                                                                                       3Y4

             36                                                                       19
   3A1                                                                                       4Y1

             35                                                                       20
   3A2                                                                                       4Y2

             33                                                                       22
   3A3                                                                                       4Y3

             32                                                                       23
   3A4                                                                                       4Y4

             30
   4A1

             29
   4A2

             27
   4A3

             26
   4A4

This symbol is in accordance with ANSI/IEEE Std 91-1984 and IEC Publication 617-12.

2   POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                     SN54ACT16244, 74ACT16244

                                                                                  16-BIT BUFFERS/LINE DRIVERS
                                                                                          WITH 3-STATE OUTPUTS

                                                                                      SCAS116B MARCH 1990 REVISED APRIL 1996

logic diagram (positive logic)       2                      25                    13
                                            1Y1  3OE                                      3Y1
                                1
                     1OE             3                      36                    14
                                            1Y2  3A1                                      3Y2
                                47
                     1A1             5                      35                    16
                                            1Y3  3A2                                      3Y3
                                46               3A3 33
                     1A2             6                                            17
                                            1Y4             32                            3Y4
                                44               3A4
                     1A3             8                                            19
                                            2Y1             24                            4Y1
                                43               4OE
                     1A4             9                                            20
                                            2Y2             30                            4Y2
                                48               4A1
                     2OE            11                                            22
                                            2Y3             29                            4Y3
                                41               4A2
                     2A1            12                                            23 4Y4
                                            2Y4             27
                                40               4A3
                     2A2                         4A4 26

                                38
                     2A3

                                37
                     2A4

absolute maximum ratings over operating free-air temperature range (unless otherwise noted)

       Supply voltage range, VCC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0.5 V to 7 V
       Input voltage range, VI (see Note 1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0.5 V to VCC + 0.5 V
       Output voltage range, VO (see Note 1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0.5 V to VCC + 0.5 V
       Input clamp current, IIK (VI < 0 or VI > VCC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20 mA
       Output clamp current, IOK (VO < 0 or VO > VCC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50 mA
       Continuous output current, IO (VO = 0 to VCC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50 mA
       Continuous current through VCC or GND . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 400 mA
       Maximum power dissipation at TA = 55C (in still air) (see Note 2): DGG package . . . . . . . . . . . . . . . . 0.85 W

                                                                                                DL package . . . . . . . . . . . . . . . . . . . 1.2 W
       Storage temperature range, Tstg . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65C to 150C

Stresses beyond those listed under "absolute maximum ratings" may cause permanent damage to the device. These are stress ratings only, and

  functional operation of the device at these or any other conditions beyond those indicated under "recommended operating conditions" is not

  implied. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability.

NOTES: 1. The input and output voltage ratings may be exceeded if the input and output current ratings are observed.
             2. The maximum package power dissipation is calculated using a junction temperature of 150_C and a board trace length of 750 mils.

                                     POST OFFICE BOX 655303 DALLAS, TEXAS 75265               3
SN54ACT16244, 74ACT16244

16-BIT BUFFERS/LINE DRIVERS
WITH 3-STATE OUTPUTS

SCAS116B MARCH 1990 REVISED APRIL 1996

recommended operating conditions (see Note 3)

                                                                                               SN54ACT16244 74ACT16244
                                                                                                                                                 UNIT

                                                                                                   MIN MAX MIN MAX

   VCC  Supply voltage (see Note 4)                                                            4.5          5.5   4.5 5.5 V
   VIH  High-level input voltage
   VIL  Low-level input voltage                                                                2                  2                      V
   VI   Input voltage
   VO   Output voltage                                                                                      0.8                    0.8 V
   IOH  High-level output current
   IOL  Low-level output current                                                               0 VCC              0 VCC V
   t/v  Input transition rise or fall rate                                                     0 VCC              0 VCC V

                                                                                                        24              24 mA

                                                                                                            24                     24 mA

                                                                                               0            10    0                10 ns/V

   TA   Operating free-air temperature                                                         55          125 40                85 C

W NOTES: 3. Unused inputs should be tied to VCC through a pullup resistor of approximately 5 k or greater to prevent them from floating.

        4. All VCC and GND pins must be connected to the proper voltage supply.

electrical characteristics over recommended operating free-air temperature range (unless
otherwise noted)

       PARAMETER  TEST CONDITIONS             VCC         TA = 25C                            SN54ACT16244 74ACT16244                   UNIT

                                                     MIN TYP MAX                               MIN MAX MIN MAX                             V

                  m IOH = 50 A               4.5 V 4.4                                        4.4                4.4                      V
                                              5.5 V 5.4
                                                                                               5.4                5.4                     mA
                                                                                                                                          mA
        VOH       IOH = 24 mA                4.5 V 3.94                                               3.7        3.8                     mA
                                              5.5 V 4.94                                               4.7        4.8
                  IOH = 50 mA{               5.5 V                                                  3.85                                 mA
                  IOH = 75 mA{               5.5 V                                                               3.85                    pF
                                              4.5 V                                       0.1                                             pF
                  IOL = 50 mA                 5.5 V                                       0.1               0.1                    0.1

                                                                                                            0.1                    0.1

        VOL       IOL = 24 mA                 4.5 V                              0.36                       0.5                    0.44
                                              5.5 V
        II        IOL = 50 mA{                5.5 V                              0.36                       0.5                    0.44
        IOZ       IOL = 75 mA{                5.5 V
        ICC                                   5.5 V                                                         1.65
                  VI = VCC or GND             5.5 V
        ICC}      VO = VCC or GND             5.5 V                                                                                1.65
                  VI = VCC or GND, IO = 0
                  One input at 3.4 V,         5.5 V                              0.1                       1                     1
                  Other inputs at GND or VCC
                                                                                 0.5                       10                    5

                                                                                          8                 160                    80

                                                                                          0.9               1                      1

        Ci        VI = VCC or GND             5V          4.5

        Co        VO = VCC or GND             5V          13.5

Not more than one output should be tested at a time, and the duration of the test should not exceed 10 ms.
This is the increase in supply current for each input that is at one of the specified TTL voltage levels rather than 0 V or VCC.

4                                           POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                    SN54ACT16244, 74ACT16244

                                                                                 16-BIT BUFFERS/LINE DRIVERS
                                                                                         WITH 3-STATE OUTPUTS

                                                                                     SCAS116B MARCH 1990 REVISED APRIL 1996

switching characteristics over recommended ranges of supply voltage and operating free-air
temperature (unless otherwise noted) (see Figure 1)

                                                                                 SN54ACT16244

PARAMETER    FROM                       TO                                       TA = 25C    MIN          MAX    UNIT
            (INPUT)                (OUTPUT)                                                                        ns
      tPLH                                                                       MIN TYP MAX               10.3    ns
      tPHL      A                        Y                                                                 10.1    ns
      tPZH                               Y                                       4 6.5 8.5              3  10.5
      tPZL     OE                        Y
      tPHZ     OE                                                                3.4 6.3 8.7 3.4              11
      tPLZ                                                                                                    13
                                                                                 3 5.8 8.1              3  10.9

                                                                                 3.7 6.7 9.3 3.7

                                                                                 5.4 8.1 11.5 5.4

                                                                                 5 7.5 9.5              5

switching characteristics over recommended ranges of supply voltage and operating free-air
temperature (unless otherwise noted) (see Figure 1)

                                                                                 74ACT16244

PARAMETER    FROM                       TO                                       TA = 25C    MIN          MAX    UNIT
            (INPUT)                (OUTPUT)                                                                        ns
      tPLH                                                                       MIN TYP MAX                 9.4   ns
      tPHL      A                        Y                                                                   9.5   ns
      tPZH                               Y                                       4 6.5 8.5              4    8.9
      tPZL     OE                        Y                                                                 10.3
      tPHZ     OE                                                                3.4 6.3 8.7 3.4            11.3
      tPLZ                                                                                                 10.3
                                                                                 3 5.8 8.1              3

                                                                                 3.7 6.7 9.3 3.7

                                                                                 5.4 8.1 10.3 5.4

                                                                                 5 7.5 9.5              5

operating characteristics, VCC = 5 V, TA = 25C

            PARAMETER                                                                 TEST CONDITIONS      TYP UNIT
                                                                                 CL = 50 pF, f = 1 MHz       39
Cpd Power dissipation capacitance                Outputs enabled                                                       pF
                                                 Outputs disabled                                            11

                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                            5
SN54ACT16244, 74ACT16244
16-BIT BUFFERS/LINE DRIVERS
WITH 3-STATE OUTPUTS

SCAS116B MARCH 1990 REVISED APRIL 1996

                                    PARAMETER MEASUREMENT INFORMATION

                                                       2 VCC                              TEST       S1

                              500                  S1  Open                             tPLH/tPHL   Open
                         500                                                            tPLZ/tPZL  2 VCC
   From Output                                         GND                              tPHZ/tPZH
     Under Test                                                                                      GND

           CL = 50 pF
         (see Note A)

                         LOAD CIRCUIT                               Output              1.5 V      1.5 V    3V
                                            1.5 V                   Control                                 0V
                                                                 (low-level
                         50% VCC                                 enabling) tPZL                             [ VCC

     Input        1.5 V                                      3V           Output         tPLZ               VOL
            tPLH                                                                        50% VCC
                                                             0V    Waveform 1                      20% VCC  VOH
   Output                                                                                tPHZ
                                                     tPHL        S1 at 2 VCC                              [0V
                                                            VOH   (see Note B)

                                                   50% VCC              Output    tPZH
                                                            VOL  Waveform 2
                                                                                        50% VCC    80% VCC
                                                                   S1 at GND
                                                                 (see Note B)

                       VOLTAGE WAVEFORMS                                                VOLTAGE WAVEFORMS

NOTES: A. CL includes probe and jig capacitance.
             B. Waveform 1 is for an output with internal conditions such that the output is low except when disabled by the output control.

                  Waveform 2 is for an output with internal conditions such that the output is high except when disabled by the output control.

             C. All input pulses are supplied by generators having the following characteristics: PRR  1 MHz, ZO = 50 , tr = 3 ns, tf = 3 ns.
             D. The outputs are measured one at a time with one input transition per measurement.

                         Figure 1. Load Circuit and Voltage Waveforms

6                         POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                                             PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                                                11-Apr-2013

PACKAGING INFORMATION

Orderable Device  Status Package Type Package Pins Package  Eco Plan     Lead/Ball Finish  MSL Peak Temp     Op Temp (C)                                      Top-Side Markings                       Samples
5962-9202201MXA                                                                 Call TI                        -55 to 125
                  (1)            Drawing      Qty                 (2)                                   (3)                                                                      (4)

                  ACTIVE  CFP    WD 48        1                TBD                                Call TI                                                 5962-9202201MX
                                                                                                                                                          A
  74ACT16244DGGR  ACTIVE  TSSOP  DGG 48 2000 Green (RoHS CU NIPDAU Level-1-260C-UNLIM -40 to 85                                                           SNJ54ACT16244W
74ACT16244DGGRE4  ACTIVE  TSSOP                                      & no Sb/Br)                                                                          D
74ACT16244DGGRG4  ACTIVE  TSSOP                                                                                                                           ACT16244
                  ACTIVE  SSOP   DGG 48 2000 Green (RoHS CU NIPDAU Level-1-260C-UNLIM -40 to 85
    74ACT16244DL  ACTIVE  SSOP                                       & no Sb/Br)                                                                          ACT16244
  74ACT16244DLG4  ACTIVE  SSOP
   74ACT16244DLR  ACTIVE  SSOP   DGG 48 2000 Green (RoHS CU NIPDAU Level-1-260C-UNLIM -40 to 85                                                           ACT16244
74ACT16244DLRG4  ACTIVE                                             & no Sb/Br)
SNJ54ACT16244WD            CFP                                                                                                                           ACT16244
                                 DL       48  25 Green (RoHS CU NIPDAU Level-1-260C-UNLIM -40 to 85
                                                                                                                                                          ACT16244
                                                            & no Sb/Br)
                                                                                                                                                          ACT16244
                                 DL       48  25 Green (RoHS CU NIPDAU Level-1-260C-UNLIM -40 to 85
                                                                                                                                                          ACT16244
                                                            & no Sb/Br)
                                                                                                                                                          5962-9202201MX
                                 DL       48 1000 Green (RoHS CU NIPDAU Level-1-260C-UNLIM -40 to 85                                                      A
                                                                                                                                                          SNJ54ACT16244W
                                                            & no Sb/Br)                                                                                   D

                                 DL       48 1000 Green (RoHS CU NIPDAU Level-1-260C-UNLIM -40 to 85

                                                            & no Sb/Br)

                                 WD 48        1             TBD              A42           N / A for Pkg Type -55 to 125

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check http://www.ti.com/productcontent for the latest availability
information and additional product content details.
TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements for all 6 substances, including the requirement that
lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.
Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and package, or 2) lead-based die adhesive used between
the die and leadframe. The component is otherwise considered Pb-Free (RoHS compatible) as defined above.

                                                            Addendum-Page 1
                             PACKAGE OPTION ADDENDUM

www.ti.com                   11-Apr-2013

Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame retardants (Br or Sb do not exceed 0.1% by weight
in homogeneous material)

(3) MSL, Peak Temp. -- The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

(4) Multiple Top-Side Markings will be inside parentheses. Only one Top-Side Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a
continuation of the previous line and the two combined represent the entire Top-Side Marking for that device.

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information
provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and
continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals.
TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

            Addendum-Page 2
www.ti.com                                               PACKAGE MATERIALS INFORMATION

TAPE AND REEL INFORMATION                                                                                                                               14-Jul-2012

*All dimensions are nominal

Device                       Package Package Pins  SPQ      Reel Reel A0       B0    K0    P1   W     Pin1
                               Type Drawing              Diameter Width (mm)  (mm)  (mm)  (mm)
                                                   2000                                         (mm) Quadrant
                                                   1000    (mm) W1 (mm)       15.8   1.8  12.0
74ACT16244DGGR TSSOP DGG 48                                                   16.2   3.1  16.0  24.0  Q1
                                                           330.0 24.4 8.6
74ACT16244DLR                SSOP  DL  48                                                       32.0  Q1
                                                           330.0 32.4 11.35

                                                   Pack Materials-Page 1
www.ti.com                                      PACKAGE MATERIALS INFORMATION

                                                                                                                                               14-Jul-2012

*All dimensions are nominal  Package Type  Package Drawing Pins  SPQ   Length (mm)  Width (mm)  Height (mm)
              Device             TSSOP                           2000       367.0       367.0        45.0
                                  SSOP     DGG  48               1000       367.0       367.0        55.0
     74ACT16244DGGR
       74ACT16244DLR                       DL   48

                                                Pack Materials-Page 2
WD (R-GDFP-F**)                                                                                         MECHANICAL DATA

48 LEADS SHOWN                                                                         MCFP010B JANUARY 1995 REVISED NOVEMBER 1997

                  0.120 (3,05)                                                                          CERAMIC DUAL FLATPACK
                  0.075 (1,91)
                                                                                                           0.009 (0,23)
                                                                                                           0.004 (0,10)

                                0.370 (9,40)               1.130 (28,70)                      0.370 (9,40)
                                0.250 (6,35)               0.870 (22,10)                      0.250 (6,35)

                                                        1  0.390 (9,91)            48
                                                           0.370 (9,40)

                                                                                                            0.025 (0,635)

A

                                24                                                 25                        0.014 (0,36)
                                                                                                             0.008 (0,20)
                                                           NO. OF         48       56
                                                            LEADS**                                         4040176 / D 10/97
                                                           A MAX          0.640    0.740
                                                                          (16,26)  (18,80)
                                                           A MIN
                                                                           0.610    0.710
                                                                          (15,49)  (18,03)

NOTES: A. All linear dimensions are in inches (millimeters).
             B. This drawing is subject to change without notice.
             C. This package can be hermetically sealed with a ceramic lid using glass frit.
             D. Index point is provided on cap for terminal identification only
             E. Falls within MIL STD 1835: GDFP1-F48 and JEDEC MO -146AA
                                                         GDFP1-F56 and JEDEC MO -146AB

                                                            POST OFFICE BOX 655303 DALLAS, TEXAS 75265
DGG (R-PDSO-G**)                                                                                          MECHANICAL DATA

48 PINS SHOWN                                                                             MTSS003D JANUARY 1995 REVISED JANUARY 1998

               0,50                                                                        PLASTIC SMALL-OUTLINE PACKAGE
            48
                             0,27         0,08 M

                             0,17

                                      25

                                              6,20 8,30                                   0,15 NOM
                                              6,00 7,90

1                                     24                                                           Gage Plane  0,25
                                                                                          0 8
                                                                                                               0,75
                     A                                                                                         0,50

                                                  Seating Plane

1,20 MAX                              0,15                                          0,10

                                      0,05

                             PINS **      48      56                                64

                        DIM

                        A MAX         12,60 14,10 17,10

                        A MIN         12,40 13,90 16,90

                                                                                                               4040078 / F 12/97

NOTES: A. All linear dimensions are in millimeters.
             B. This drawing is subject to change without notice.
             C. Body dimensions do not include mold protrusion not to exceed 0,15.
             D. Falls within JEDEC MO-153

                         POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                               IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, enhancements, improvements and other
changes to its semiconductor products and services per JESD46, latest issue, and to discontinue any product or service per JESD48, latest
issue. Buyers should obtain the latest relevant information before placing orders and should verify that such information is current and
complete. All semiconductor products (also referred to herein as "components") are sold subject to TI's terms and conditions of sale
supplied at the time of order acknowledgment.

TI warrants performance of its components to the specifications applicable at the time of sale, in accordance with the warranty in TI's terms
and conditions of sale of semiconductor products. Testing and other quality control techniques are used to the extent TI deems necessary
to support this warranty. Except where mandated by applicable law, testing of all parameters of each component is not necessarily
performed.

TI assumes no liability for applications assistance or the design of Buyers' products. Buyers are responsible for their products and
applications using TI components. To minimize the risks associated with Buyers' products and applications, Buyers should provide
adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any patent right, copyright, mask work right, or
other intellectual property right relating to any combination, machine, or process in which TI components or services are used. Information
published by TI regarding third-party products or services does not constitute a license to use such products or services or a warranty or
endorsement thereof. Use of such information may require a license from a third party under the patents or other intellectual property of the
third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of significant portions of TI information in TI data books or data sheets is permissible only if reproduction is without alteration
and is accompanied by all associated warranties, conditions, limitations, and notices. TI is not responsible or liable for such altered
documentation. Information of third parties may be subject to additional restrictions.

Resale of TI components or services with statements different from or beyond the parameters stated by TI for that component or service
voids all express and any implied warranties for the associated TI component or service and is an unfair and deceptive business practice.
TI is not responsible or liable for any such statements.

Buyer acknowledges and agrees that it is solely responsible for compliance with all legal, regulatory and safety-related requirements
concerning its products, and any use of TI components in its applications, notwithstanding any applications-related information or support
that may be provided by TI. Buyer represents and agrees that it has all the necessary expertise to create and implement safeguards which
anticipate dangerous consequences of failures, monitor failures and their consequences, lessen the likelihood of failures that might cause
harm and take appropriate remedial actions. Buyer will fully indemnify TI and its representatives against any damages arising out of the use
of any TI components in safety-critical applications.

In some cases, TI components may be promoted specifically to facilitate safety-related applications. With such components, TI's goal is to
help enable customers to design and create their own end-product solutions that meet applicable functional safety standards and
requirements. Nonetheless, such components are subject to these terms.

No TI components are authorized for use in FDA Class III (or similar life-critical medical equipment) unless authorized officers of the parties
have executed a special agreement specifically governing such use.

Only those TI components which TI has specifically designated as military grade or "enhanced plastic" are designed and intended for use in
military/aerospace applications or environments. Buyer acknowledges and agrees that any military or aerospace use of TI components
which have not been so designated is solely at the Buyer's risk, and that Buyer is solely responsible for compliance with all legal and
regulatory requirements in connection with such use.

TI has specifically designated certain components as meeting ISO/TS16949 requirements, mainly for automotive use. In any case of use of
non-designated products, TI will not be responsible for any failure to meet ISO/TS16949.

Products                                       Applications

Audio                  www.ti.com/audio        Automotive and Transportation www.ti.com/automotive

Amplifiers             amplifier.ti.com        Communications and Telecom www.ti.com/communications

Data Converters        dataconverter.ti.com    Computers and Peripherals  www.ti.com/computers

DLP Products          www.dlp.com             Consumer Electronics       www.ti.com/consumer-apps

DSP                    dsp.ti.com              Energy and Lighting        www.ti.com/energy

Clocks and Timers      www.ti.com/clocks       Industrial                 www.ti.com/industrial

Interface              interface.ti.com        Medical                    www.ti.com/medical

Logic                  logic.ti.com            Security                   www.ti.com/security

Power Mgmt             power.ti.com            Space, Avionics and Defense www.ti.com/space-avionics-defense

Microcontrollers       microcontroller.ti.com  Video and Imaging          www.ti.com/video

RFID                   www.ti-rfid.com

OMAP Applications Processors www.ti.com/omap   TI E2E Community           e2e.ti.com

Wireless Connectivity  www.ti.com/wirelessconnectivity

                       Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                                            Copyright 2013, Texas Instruments Incorporated
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved