电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

54HC244

器件型号:54HC244
器件类别:半导体    逻辑   
厂商名称:Motorola ( NXP )
厂商官网:https://www.nxp.com
下载文档

器件描述

HC/UH SERIES, DUAL 4-BIT DRIVER, TRUE OUTPUT, PDIP20

参数
54HC244功能数量 2
54HC244端口数 2
54HC244端子数量 20
54HC244最小工作温度 -55 Cel
54HC244最大工作温度 125 Cel
54HC244额定供电电压 3
54HC244最小供电/工作电压 2 V
54HC244最大供电/工作电压 6 V
54HC244加工封装描述 PLASTIC, DIP-20
54HC244状态 Active
54HC244逻辑IC类型 BUS DRIVER
54HC244系列 HC/UH
54HC244jesd_30_code R-PDIP-T20
54HC244jesd_609_code e0
54HC244moisture_sensitivity_level NOT SPECIFIED
54HC244位数 4
54HC244输出特性 3-STATE
54HC244输出极性 TRUE
54HC244包装材料 PLASTIC/EPOXY
54HC244package_code DIP
54HC244包装形状 RECTANGULAR
54HC244包装尺寸 IN-LINE
54HC244peak_reflow_temperature__cel_ NOT SPECIFIED
54HC244传播延迟TPD 135 ns
54HC244qualification_status COMMERCIAL
54HC244seated_height_max 4.57 mm
54HC244表面贴装 NO
54HC244工艺 CMOS
54HC244温度等级 MILITARY
54HC244端子涂层 TIN LEAD
54HC244端子形式 THROUGH-HOLE
54HC244端子间距 2.54 mm
54HC244端子位置 DUAL
54HC244time_peak_reflow_temperature_max__s_ NOT SPECIFIED
54HC244length 26.42 mm
54HC244width 7.62 mm

文档预览

54HC244器件文档内容

MOTOROLA

SEMICONDUCTOR TECHNICAL DATA

Octal 3-State Noninverting                                                     MC54/74HC244A
Buffer/Line Driver/
Line Receiver                                                                  20                                     J SUFFIX
                                                                                     1                         CERAMIC PACKAGE
HighPerformance SiliconGate CMOS
                                                                                                                    CASE 73203
   The MC54/74HC244A is identical in pinout to the LS244. The device
inputs are compatible with standard CMOS outputs; with pullup resistors,       20                                     N SUFFIX
they are compatible with LSTTL outputs.                                               1                        PLASTIC PACKAGE

   This octal noninverting buffer/line driver/line receiver is designed to be       20                             CASE 73803
used with 3state memory address drivers, clock drivers, and other                          1
busoriented systems. The device has noninverting outputs and two                                                   DW SUFFIX
activelow output enables.                                                          20                           SOIC PACKAGE
                                                                                             1                    CASE 751D04
   The HC244A is similar in function to the HC240A and HC241A.
Output Drive Capability: 15 LSTTL Loads                                                                            SD SUFFIX
Outputs Directly Interface to CMOS, NMOS, and TTL                                                              SSOP PACKAGE
Operating Voltage Range: 2 to 6 V                                                                               CASE 940C03
Low Input Current: 1 A
High Noise Immunity Characteristic of CMOS Devices                                  20                           DT SUFFIX
In Compliance with the Requirements Defined by JEDEC Standard                               1                TSSOP PACKAGE

    No. 7A                                                                                                       CASE 948E02
Chip Complexity: 136 FETs or 34 Equivalent Gates
                                                                                        ORDERING INFORMATION
                                      LOGIC DIAGRAM
                                                                                        MC54HCXXXAJ            Ceramic

                                                                                        MC74HCXXXAN            Plastic

                                                                                        MC74HCXXXADW SOIC

                                                                                        MC74HCXXXASD SSOP

                                                                                        MC74HCXXXADT TSSOP

        A1 2                    18 YA1                                                  PIN ASSIGNMENT
                                16 YA2
        A2 4                    14 YA3                                                ENABLE A 1               20 VCC
                                12 YA4                                                         A1 2            19 ENABLE B
        A3 6                                                                                                   18 YA1
                                              NONINVERTING                                   YB4 3             17 B4
  DATA  A4 8                     9 YB1 OUTPUTS                                                 A2 4            16 YA2
INPUTS  B1 11                    7 YB2                                                                         15 B3
                                 5 YB3                                                       YB3 5             14 YA3
        B2 13                    3 YB4                                                         A3 6            13 B2
                                                                                                               12 YA4
        B3 15                 PIN 20 = VCC                                                   YB2 7             11 B1
                              PIN 10 = GND                                                     A4 8

                                                                                             YB1 9
                                                                                            GND 10

        B4 17

                                                                                        FUNCTION TABLE

                                                                                                    Inputs     Outputs

OUTPUT ENABLE A 1                                                                      Enable A,              YA, YB
ENABLES ENABLE B 19                                                                     Enable B A, B              L
                                                                                                                   H
                                                                                                 L          L      Z

                                                                                                 L          H

                                                                                                 H          X

                                                                                      Z = high impedance

10/95                         1                                                REV 6

Motorola, Inc. 1995
MC54/74HC244A
MAXIMUM RATINGS*
Symbol
VCCParameter                         Value                                                                                                       Unit            This device contains protection
Vin                                                                                                                                                           circuitry to guard against damage
Vout                                                                                                                                                          due to high static voltages or electric
Iin                                                                                                                                                           fields. However, precautions must
Iout                                                                                                                                                          be taken to avoid applications of any
ICC                                                                                                                                                           voltage higher than maximum rated
PD                                                                                                                                     voltages to this highimpedance cir-
DC Supply Voltage (Referenced to GND)                      0.5 to + 7.0                                                                                                 V            cuit. For proper operation, Vin and

DC Input Voltage (Referenced to GND)                     1.5 to VCC + 1.5 V                                                                                                          v v Vout should be constrained to the
DC Output Voltage (Referenced to GND)
DC Input Current, per Pin                               0.5 to VCC + 0.5 V                                                                                                          range GND (Vin or Vout) VCC.
                                                                                                                                                                                         Unused inputs must always be
                                                             20                                                                                                        mA
                                                                                                                                                                                      tied to an appropriate logic voltage
DC Output Current, per Pin                                    35                                                                                                        mA           level (e.g., either GND or VCC).
                                                                                                                                                                                      Unused outputs must be left open.
DC Supply Current, VCC and GND Pins                           75                                                                                                        mA

Power Dissipation in Still Air, Plastic or Ceramic DIP       750                                                                                                         mW

Tstg Storage Temperature
                                     SOIC Package            500

          SSOP or TSSOP Package                              450
TL Lead Temperature, 1 mm from Case for 10 Seconds
                                                          65 to + 150                                                                                                  _C
(Plastic DIP, SOIC, SSOP or TSSOP Package)
                                                                                                                                                                         _C
(Ceramic DIP)
                                                             260

* Maximum Ratings are those values beyond which damage to the device may occur.300

Functional operation should be restricted to the Recommended Operating Conditions.

Derating -- Plastic DIP: 10 mW/_C from 65_ to 125_C

          Ceramic DIP: 10 mW/_C from 100_ to 125_C

          SOIC Package: 7 mW/_C from 65_ to 125_C
RECOMMENDED OPERATING CONDITIONS
                   SSOP or TSSOP Package: 6.1 mW/_C from 65_ to 125_C
For high frequency or heavy load considerations, see Chapter 2 of the Motorola HighSpeed CMOS Data Book (DL129/D).

Symbol
VCC DC Supply Voltage (Referenced to GND)
          Parameter                                          Min Max Unit

Vin, Vout DC Input Voltage, Output Voltage (Referenced to GND) 0 VCC V
                                                             2.0 6.0 V

TA
tr, tf Input Rise and Fall Time
(Figure 1)
          Operating Temperature, All Package Types            55 + 125 _C

                                                    VCC = 2.0 V 0   1000 ns
                                                    VCC = 4.5 V 0   500
                                                    VCC = 6.0 V 0   400
DC ELECTRICAL CHARACTERISTICS (Voltages Referenced to GND)
Symbol
VIH                                                                                                                                                 Guaranteed Limit
VIL
VOH                                                                  VCC   v v 55 to
VOL                                   V
Iin       25_C
                        Parameter               Test Conditions                                                                                                           2.0         85_C              125_C Unit
                                                                                                                                                                          4.5
          Minimum HighLevel Input   v Vout = VCC 0.1 V                                                                                                                 6.0  1.5    1.5               1.5    V
          Voltage
                                     |Iout| 20 A                                                                                                                         2.0  3.15   3.15              3.15
                                                                                                                                                                          4.5
                                                                                                                                                                          6.0  4.2    4.2               4.2

          Maximum LowLevel Input    v Vout = 0.1 V                                                                                                                       2.0  0.5    0.5               0.5    V
          Voltage                                                                                                                                                         4.5
                                     |Iout| 20 A                                                                                                                         6.0  1.35   1.35              1.35

                                                                                                                                                                          4.5  1.8    1.8               1.8
                                                                                                                                                                          6.0
          Minimum HighLevel Output  v Vin = VIH                                                                                                                               1.9    1.9               1.9    V
          Voltage                                                                                                                                                         2.0
                                     |Iout| 20 A                                                                                                                         4.5  4.4    4.4               4.4
                                                                                                                                                                          6.0
                                                                                                                                                                               5.9    5.9               5.9
                                                                                                                                                                          4.5
                                     Vin = VIH          v |Iout| 6.0 mA                                                                                                   6.0  3.98   3.84              3.70
                                                        v |Iout| 7.8 mA
                                     v Vin = VIL                                                                                                                          6.0  5.48   5.34              5.20

          Maximum LowLevel Output   |Iout| 20 A                                                                                                                              0.1    0.1               0.1    V
          Voltage
                                                                                                                                                                               0.1    0.1               0.1

                                                                                                                                                                               0.1    0.1               0.1

                                     Vin = VIL          v |Iout| 6.0 mA                                                                                                        0.26   0.33              0.40
                                                        v |Iout| 7.8 mA
                                                                                                                                                                               0.26   0.33              0.40

          Maximum Input Leakage Current Vin = VCC or GND                                                                                                                        0.1   1.0             1.0  A

MOTOROLA                                                  2                                                                                                                           HighSpeed CMOS Logic Data

                                                                                                                                                                                                        DL129 -- Rev 6
DC ELECTRICAL CHARACTERISTICS (Voltages Referenced to GND)
                                                                                                     MC54/74HC244A

Guaranteed Limit
Symbol
                                                                         VCC   55 to  v v 85_C
                                                                           V   25_C
IOZ
                            Parameter             Test Conditions                                      125_C Unit

Leakage Current                              0.5            5.0    10  A
     Maximum ThreeState               Output in HighImpedance State    6.0

                                       Vin = VIL or VIH
                                       Vout = VCC or GND
ICC
Current (per Package)                                                      A
     Maximum Quiescent Supply          Vin = VCC or GND                  6.0  4               40       160
                                       Iout = 0 A
NOTE: Information on typical parametric values and high frequency or heavy load considerations can be found in Chapter 2 of the Motorola High
           Speed CMOS Data Book (DL129/D).
AC ELECTRICAL CHARACTERISTICS (CL = 50 pF, Input tr = tf = 6 ns)
Symbol
                                                                                     Guaranteed Limit

                                       Parameter                         VCC   55 to  v v 85_C        125_C Unit
                                                                           V   25_C
tPLH,
tPHL
     Maximum Propagation Delay, A to YA or B to YB                       2.0  96              115      135   ns
        (Figures 1 and 3)
                                                                         4.5  18              23       27
tPLZ,
tPHZ                                   6.0  15              20       23

     Maximum Propagation Delay, Output Enable to YA or YB                2.0  110             140      165   ns
        (Figures 2 and 4)
                                                                         4.5  22              28       33
tPZL,
tPZH                                   6.0  19              24       28

     Maximum Propagation Delay, Output Enable to YA or YB                2.0  110             140      165   ns
        (Figures 2 and 4)
tTLH,                                  4.5  22              28       33
tTHL
                                                                         6.0  19              24       28

     Maximum Output Transition Time, Any Output                          2.0  60              75       90    ns
        (Figures 1 and 3)
                                                                         4.5  12              15       18

Cin                                    6.0  10              13       15
Cout
     Maximum Input Capacitance                                           --   10              10       10    pF

     Maximum ThreeState Output Capacitance (Output in
     HighImpedance State)
NOTE:For propagation delays with loads other than 50 pF, and information on typical parametric values, see Chapter 2 of the Motorola High--151515pF

Speed CMOS Data Book (DL129/D).

                                                                              Typical @ 25C, VCC = 5.0 V

CPD  Power Dissipation Capacitance (Per Buffer)*                                              34             pF

* Used to determine the noload dynamic power consumption: PD = CPD VCC2f + ICC VCC. For load considerations, see Chapter 2 of the
Motorola HighSpeed CMOS Data Book (DL129/D).

                                       SWITCHING WAVEFORMS

                  tr          90%      tf                      ENABLE    50%                                    VCC
DATA INPUT                   50%                     VCC         A OR B            tPZL tPLZ
                            10%                      GND                                                        GND
     A OR B                                                  OUTPUT Y         50%
                              90%             tPHL                                 tPZH tPHZ                    HIGH
               tPLH          50%                             OUTPUT Y                                           IMPEDANCE
    OUTPUT                  10%                 tTHL                          50%                    10% VOL
  YA OR YB                                                                                           90% VOH
                                                                                                                HIGH
                      tTLH                                                                                      IMPEDANCE

                            Figure 1.                                            Figure 2.

HighSpeed CMOS Logic Data                                3                                                  MOTOROLA

DL129 -- Rev 6
MC54/74HC244A

                                          TEST CIRCUITS

                          TEST POINT                                     TEST POINT
                  OUTPUT
                                                                         OUTPUT  1 k  CONNECT TO VCC WHEN
                                    CL*                                               TESTING tPLZ AND tPZL.
          DEVICE                                                 DEVICE          CL*  CONNECT TO GND WHEN
          UNDER                                                  UNDER
           TEST                                                   TEST                TESTING tPHZ AND tPZH.

* Includes all probe and jig capacitance                                 * Includes all probe and jig capacitance
          Figure 3. Test Circuit                                                  Figure 4. Test Circuit

                                          PIN DESCRIPTIONS

INPUTS                                                           to these pins, the outputs are enabled and the devices func-
                                                                 tion as noninverting buffers. When a high level is applied, the
A1, A2, A3, A4, B1, B2, B3, B4                                   outputs assume the high impedance state.
(Pins 2, 4, 6, 8, 11, 13, 15, 17)
                                                                 OUTPUTS
   Data input pins. Data on these pins appear in noninverted
form on the corresponding Y outputs, when the outputs are        YA1, YA2, YA3, YA4, YB1, YB2, YB3, YB4
enabled.                                                         (Pins 18, 16, 14, 12, 9, 7, 5, 3)

CONTROLS                                                            Device outputs. Depending upon the state of the output
Enable A, Enable B (Pins 1, 19)                                  enable pins, these outputs are either noninverting outputs or
                                                                 highimpedance outputs.
   Output enables (activelow). When a low level is applied

                                                      LOGIC DETAIL

                                          TO THREE OTHER
                                          A OR B INVERTERS

                    DATA                                                               ONE OF 8
                  INPUT                                                               INVERTERS
                  A OR B
                                                                                       VCC

                                                                                                                  YA
                                                                                                                 OR
                                                                                                                 YB

          ENABLE A OR
              ENABLE B

MOTOROLA                                                      4                       HighSpeed CMOS Logic Data

                                                                                                                   DL129 -- Rev 6
                                                                                                                               MC54/74HC244A

                20                         11            OUTLINE DIMENSIONS                            NOTES:
                 1                         10                                                            1. LEADS WITHIN 0.25 (0.010) DIAMETER, TRUE
                                                                    J SUFFIX                                 POSITION AT SEATING PLANE, AT MAXIMUM
                               A                 B          CERAMIC PACKAGE                                  MATERIAL CONDITION.
                         F                                                                               2. DIMENSION L TO CENTER OF LEADS WHEN
                                                                 CASE 73203                                 FORMED PARALLEL.
         H                                                           ISSUE E                             3. DIMENSIONS A AND B INCLUDE MENISCUS.
                           D
                                                                                                                  MILLIMETERS       INCHES
                              SEATING
                              PLANE                                                                         DIM MIN MAX MIN MAX

                                 A                                                                        A 23.88 25.15 0.940 0.990

                20                                                                                          B 6.60 7.49 0.260 0.295
                1
                                              C                L                                            C 3.81 5.08 0.150 0.200

                                                                                                            D 0.38 0.56 0.015 0.022

                                                                                                            F 1.40 1.65 0.055 0.065

                                                                                                            G     2.54 BSC     0.100 BSC

                                                                                                            H 0.51 1.27 0.020 0.050

                                                   N                                                        J 0.20 0.30 0.008 0.012
                                                  K
                                           G                   J                                            K 3.18 4.06 0.125 0.160
                                                                          M
                                                                                                            L     7.62 BSC     0.300 BSC

                                                                                                            M 0_ 15_ 0_ 15_
                                                                                                            N 0.25 1.02 0.010 0.040

                                                                      N SUFFIX
                                                               PLASTIC PACKAGE

                                                                  CASE 73803                                  NOTES:
                                                                                                                 1. DIMENSIONING AND TOLERANCING PER ANSI
                                              11                               ISSUE E                               Y14.5M, 1982.
                                                                                                                 2. CONTROLLING DIMENSION: INCH.
                                                      B                                                          3. DIMENSION L TO CENTER OF LEAD WHEN
                                                                                                                     FORMED PARALLEL.
                                              10                                                                 4. DIMENSION B DOES NOT INCLUDE MOLD
                                                                                                                     FLASH.
                                                               C                  L

                                                                                                                            INCHES  MILLIMETERS

                                                                                                                  DIM MIN MAX MIN MAX

                                                                                                                  A 1.010 1.070 25.66 27.17

                                                                                                                  B 0.240 0.260 6.10 6.60

T                                                              K                                                C 0.150 0.180 3.81 4.57
                                                      N
SEATING                                                                                                           D 0.015 0.022 0.39 0.55
PLANE                                         D 20 PL
                                                   0.25 (0.010) M T A M                             M             E 0.050 BSC               1.27 BSC

                   E                                                              J 20 PL                         F 0.050 0.070 1.27 1.77
                                                                                      0.25 (0.010) M
                                                                                                                  G 0.100 BSC               2.54 BSC

                G         F                                                                                       J 0.008 0.015 0.21 0.38

                                                                                                                  K 0.110 0.140 2.80 3.55

                                                                                                       TBM        L  0.300 BSC              7.62 BSC

                                                                                                                  M         0_ 15_ 0_ 15_

                                                                                                                  N 0.020 0.040 0.51 1.01

                                                                               DW SUFFIX

                   A                                   PLASTIC SOIC PACKAGE                          NOTES:
                                                                CASE 751D04                             1. DIMENSIONING AND TOLERANCING PER
20                                     11                            ISSUE E                                 ANSI Y14.5M, 1982.
                                                                                                         2. CONTROLLING DIMENSION: MILLIMETER.

                                                                                                       3. DIMENSIONS A AND B DO NOT INCLUDE

                                                                                                            MOLD PROTRUSION.

                                       B 10X P                                                       4. MAXIMUM MOLD PROTRUSION 0.150
                                                                                                          (0.006) PER SIDE.

                                                      0.010 (0.25) M B M                               5. DIMENSION D DOES NOT INCLUDE
                                                                                                          DAMBAR PROTRUSION. ALLOWABLE

1                                      10                                                                   DAMBAR PROTRUSION SHALL BE 0.13
                                                                                                            (0.005) TOTAL IN EXCESS OF D DIMENSION

                                                                                                            AT MAXIMUM MATERIAL CONDITION.

                20X D                                                                                             MILLIMETERS       INCHES
                                                                          J
                                                                                                               DIM MIN MAX MIN MAX
                   0.010 (0.25) M T A S B S
                                                                            F                                  A 12.65 12.95 0.499 0.510

                                                                                                               B 7.40 7.60 0.292 0.299

                                                                                                               C 2.35 2.65 0.093 0.104

                                                                                                               D 0.35 0.49 0.014 0.019

                                                                                                               F 0.50 0.90 0.020 0.035

                                                                                                               G     1.27 BSC       0.050 BSC

                                                                                          R X 45_              J 0.25 0.32 0.010 0.012

                                                                                                               K 0.10 0.25 0.004 0.009

                                                                                                               M 0_ 7_ 0_ 7_
                                                                                                               P 10.05 10.55 0.395 0.415
                                           C
                                                                                                               R 0.25 0.75 0.010 0.029

                                              T     SEATING
                                                      PLANE
                                                                               M
                   18X G                   K

HighSpeed CMOS Logic Data                                                     5                                                                      MOTOROLA

DL129 -- Rev 6
MC54/74HC244A

                                                           OUTLINE DIMENSIONS

                                                                     SD SUFFIX                                    NOTES:
                                                           PLASTIC SSOP PACKAGE                                     1. DIMENSIONING AND TOLERANCING PER ANSI
                                                                                                                        Y14.5M, 1982.
                                                                  CASE 940C03                                      2. CONTROLLING DIMENSION: MILLIMETER.
                                                                       ISSUE B                                      3. DIMENSION A DOES NOT INCLUDE MOLD FLASH,
                                                                                                                        PROTRUSIONS OR GATE BURRS. MOLD FLASH OR
                   20X K REF                                                        0.25 (0.010)                        GATE BURRS SHALL NOT EXCEED 0.15 (0.006) PER
                        0.12 (0.005) M T U S V S                       N                                                SIDE.
                                                                                                                    4. DIMENSION B DOES NOT INCLUDE INTERLEAD
   L/2 20                                   11                                            M                             FLASH OR PROTRUSION. INTERLEAD FLASH OR
                                                                       N                                                PROTRUSION SHALL NOT EXCEED 0.15 (0.006) PER
L                                                  B                                                                    SIDE.
                                                    U                            F                                5. DIMENSION K DOES NOT INCLUDE DAMBAR
   PIN 1     1                              10                                                                          PROTRUSION/INTRUSION. ALLOWABLE DAMBAR
   IDENT                                                               J DETKAILE J1            PROTRUSION SHALL BE 0.13 (0.005) TOTAL IN
                                                                                    K1                                  EXCESS OF K DIMENSION AT MAXIMUM MATERIAL
                              A                                                                                         CONDITION. DAMBAR INTRUSION SHALL NOT
                             V                                           SECTION NN                                  REDUCE DIMENSION K BY MORE THAN 0.07 (0.002)
                                                                                                                        AT LEAST MATERIAL CONDITION.
          0.20 (0.008) M T U S                                                                                      6. TERMINAL NUMBERS ARE SHOWN FOR REFERENCE
                                                                                                                        ONLY.
                                                                                                                    7. DIMENSION A AND B ARE TO BE DETERMINED AT
                                                                                                                        DATUM PLANE W.

                                                                                                                          MILLIMETERS  INCHES

                                                                                                                       DIM MIN MAX MIN MAX

                                                                                                                       A 7.07 7.33 0.278 0.288

                                                                                                                       B 5.20 5.38 0.205 0.212

                                                                                                                       C 1.73 1.99 0.068 0.078

                                                                                                                       D 0.05 0.21 0.002 0.008

                                                                                                             W       F 0.63 0.95 0.024 0.037
                                                                            DETAIL E
0.076 (0.003) C                                      H                                                                 G  0.65 BSC     0.026 BSC

                                                                                                                       H 0.59 0.75 0.023 0.030

T SEATING                                                                                                            J 0.09 0.20 0.003 0.008

   PLANE        D                                                                                                      J1 0.09 0.16 0.003 0.006

                   G                                                                                                   K 0.25 0.38 0.010 0.015

                                                                                                                       K1 0.25 0.33 0.010 0.013

                                                                                                                       L 7.65 7.90 0.301 0.311

                                                                                                                       M 0_ 8_ 0_ 8_

                                                               DT SUFFIX

                                                           PLASTIC TSSOP PACKAGE

                                                               CASE 948E02

                                                20X K REF      ISSUE A                                            NOTES:
                                                                                                                    1. DIMENSIONING AND TOLERANCING PER ANSI
0.15 (0.006) T U S                              0.10 (0.004) M T U S V S                                                Y14.5M, 1982.
                2X L/2 20                                                                               K           2. CONTROLLING DIMENSION: MILLIMETER.
                                                                                                                    3. DIMENSION A DOES NOT INCLUDE MOLD FLASH,
          L                                                 K1                                                      PROTRUSIONS OR GATE BURRS. MOLD FLASH
                                                    11                                                             OR GATE BURRS SHALL NOT EXCEED 0.15
                         PIN 1                                  B                                               (0.006) PER SIDE.
                         IDENT                                         J J1                                         4. DIMENSION B DOES NOT INCLUDE INTERLEAD
                                                                                                                        FLASH OR PROTRUSION. INTERLEAD FLASH OR
                                         1                     U                                                      PROTRUSION SHALL NOT EXCEED 0.25 (0.010)
                                                                                                                        PER SIDE.
0.15 (0.006) T U S                                                           SECTION NN                            5. DIMENSION K DOES NOT INCLUDE DAMBAR
                                                                                                                        PROTRUSION. ALLOWABLE DAMBAR
                      C                                    10                                                           PROTRUSION SHALL BE 0.08 (0.003) TOTAL IN
                               D                                                                                        EXCESS OF THE K DIMENSION AT MAXIMUM
                                                                       N     0.25 (0.010)                               MATERIAL CONDITION.
                      0.100 (0.004)                                                                                 6. TERMINAL NUMBERS ARE SHOWN FOR
                 T SEATING                                                                                            REFERENCE ONLY.
                                                                                                                    7. DIMENSION A AND B ARE TO BE DETERMINED
                                PLANE                                                                                   AT DATUM PLANE W.

                                                A                                 M                                       MILLIMETERS  INCHES

                                                V                                                                    DIM MIN MAX MIN MAX

                                                                                                                       A 6.40 6.60 0.252 0.260

                                                                       N                                               B 4.30 4.50 0.169 0.177
                                                                                  F
                                                                                DETAIL E                               C 1.20 0.047

                                                                                                                       D 0.05 0.15 0.002 0.006

                                                                                                                       F 0.50 0.75 0.020 0.030

                                                                                                                       G  0.65 BSC     0.026 BSC

                                                                                                                       H 0.27 0.37 0.011 0.015

                                                                                                                          J 0.09 0.20 0.004 0.008

                                                                                                                  W  J1 0.09 0.16 0.004 0.006

                                                                                                                       K 0.19 0.30 0.007 0.012

                                                                                                                       K1 0.19 0.25 0.007 0.010

                                                     GH                                                                L  6.40 BSC     0.252 BSC

                                                                        DETAIL E                                       M 0_ 8_ 0_ 8_

MOTOROLA                                                            6                                                     HighSpeed CMOS Logic Data

                                                                                                                                       DL129 -- Rev 6
                                                             MC54/74HC244A

Motorola reserves the right to make changes without further notice to any products herein. Motorola makes no warranty, representation or guarantee regarding
the suitability of its products for any particular purpose, nor does Motorola assume any liability arising out of the application or use of any product or circuit,
and specifically disclaims any and all liability, including without limitation consequential or incidental damages. "Typical" parameters can and do vary in different
applications. All operating parameters, including "Typicals" must be validated for each customer application by customer's technical experts. Motorola does
not convey any license under its patent rights nor the rights of others. Motorola products are not designed, intended, or authorized for use as components in
systems intended for surgical implant into the body, or other applications intended to support or sustain life, or for any other application in which the failure of
the Motorola product could create a situation where personal injury or death may occur. Should Buyer purchase or use Motorola products for any such
unintended or unauthorized application, Buyer shall indemnify and hold Motorola and its officers, employees, subsidiaries, affiliates, and distributors harmless
against all claims, costs, damages, and expenses, and reasonable attorney fees arising out of, directly or indirectly, any claim of personal injury or death
associated with such unintended or unauthorized use, even if such claim alleges that Motorola was negligent regarding the design or manufacture of the part.
Motorola and are registered trademarks of Motorola, Inc. Motorola, Inc. is an Equal Opportunity/Affirmative Action Employer.

How to reach us:                                          JAPAN: Nippon Motorola Ltd.; TatsumiSPDJLDC, Toshikatsu Otsuki,
USA/EUROPE: Motorola Literature Distribution;             6F SeibuButsuryuCenter, 3142 Tatsumi KotoKu, Tokyo 135, Japan. 0335218315
P.O. Box 20912; Phoenix, Arizona 85036. 18004412447

MFAX: RMFAX0@email.sps.mot.com TOUCHTONE (602) 2446609  HONG KONG: Motorola Semiconductors H.K. Ltd.; 8B Tai Ping Industrial Park,
INTERNET: http://DesignNET.com                           51 Ting Kok Road, Tai Po, N.T., Hong Kong. 85226629298

HighSpeed CMOS Logic Data   CODELINE                     7  *MC54/74HC244A/D* MC54/74HC244A/D
DL129 -- Rev 6                                               MOTOROLA
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved