厂商名称:Atmel (Microchip)




24C512功能数量 1
24C512端子数量 8
24C512最大工作温度 85 Cel
24C512最小工作温度 -40 Cel
24C512最大供电/工作电压 5.5 V
24C512最小供电/工作电压 2.7 V
24C512额定供电电压 3 V
24C512最大时钟频率 0.4000 MHz
24C512加工封装描述 0.300 INCH, 塑料, MS-001BA, DIP-8
24C512包装形状 矩形的
24C512包装尺寸 IN-线
24C512端子形式 THROUGH-孔
24C512端子间距 2.54 mm
24C512端子涂层 锡 铅
24C512包装材料 塑料/环氧树脂
24C512内存宽度 8
24C512组织 64K × 8
24C512存储密度 524288 deg
24C512操作模式 同步
24C512位数 65536 words
24C512位数 64K
24C512内存IC类型 I2C/2-线 串行 电可擦除只读存储器
24C512串行并行 串行
24C512写周期最大TWC 10 ms



Features                                                                                 2-wire Serial
Low-voltage and Standard-voltage Operation
                                                                                         512K (65,536 x 8)
       5.0 (VCC = 4.5V to 5.5V)
       2.7 (VCC = 2.7V to 5.5V)                                                         AT24C512
       1.8 (VCC = 1.8V to 3.6V)
Internally Organized 65,536 x 8                                                                                           Rev. 1116D07/00
2-wire Serial Interface
Schmitt Triggers, Filtered Inputs for Noise Suppression
Bidirectional Data Transfer Protocol
1 MHz (5V), 400 kHz (2.7V) and 100 kHz (1.8V) Compatibility
Write Protect Pin for Hardware and Software Data Protection
128-byte Page Write Mode (Partial Page Writes Allowed)
Self-timed Write Cycle (5 ms Typical)
High Reliability

       Endurance: 100,000 Write Cycles

       Data Retention: 40 Years

       ESD Protection: >4000V
Automotive Grade and Extended Temperature Devices Available
8-pin PDIP and 20-pin JEDEC SOIC, 8-pin LAP, and 8-ball dBGATM Packages


The AT24C512 provides 524,288 bits of serial electrically erasable and programmable
read only memory (EEPROM) organized as 65,536 words of 8 bits each. The device's
cascadable feature allows up to 4 devices to share a common 2-wire bus. The device
is optimized for use in many industrial and commercial applications where low-power
and low-voltage operation are essential. The devices are available in space-saving
8-pin PDIP, 20-pin JEDEC SOIC, 8-pin Leadless Array (LAP), and 8-ball dBGA pack-
ages. In addition, the entire family is available in 5.0V (4.5V to 5.5V), 2.7V (2.7V to
5.5V) and 1.8V (1.8V to 3.6V) versions.

Pin Configurations            8-pin PDIP

Pin Name  Function               A0 1  8 VCC
A0 - A1   Address Inputs         A1 2  7 WP
SDA       Serial Data           NC 3   6 SCL
SCL       Serial Clock Input  GND 4    5 SDA
WP        Write Protect
NC        No Connect          8-pin Leadless Array

          20-pin SOIC         VCC 8    1 A0
                               WP 7    2 A1
                              SCL 6    3 NC
                              SDA 5    4 GND

   A0 1   20 VCC              Bottom View
   A1 2   19 WP
  NC 3    18 NC               8-ball dBGA
  NC 4    17 NC
  NC 5    16 NC               VCC 8    1 A0
  NC 6    15 NC                WP 7    2 A1
  NC 7    14 NC               SCL 6    3 NC
  NC 8    13 NC               SDA 5    4 GND
  NC 9    12 SCL
GND 10    11 SDA              Bottom View

Absolute Maximum Ratings*                                                           *NOTICE:  Stresses beyond those listed under "Absolute
                                                                                              Maximum Ratings" may cause permanent dam-
  Operating Temperature.................................. -55C to +125C                     age to the device. This is a stress rating only and
  Storage Temperature ..................................... -65C to +150C                   functional operation of the device at these or any
  Voltage on Any Pin                                                                          other conditions beyond those indicated in the
  with Respect to Ground .....................................-1.0V to +7.0V                  operational sections of this specification is not
  Maximum Operating Voltage .......................................... 6.25V                  implied. Exposure to absolute maximum rating
  DC Output Current........................................................ 5.0 mA            conditions for extended periods may affect device
Block Diagram

Pin Description                                                                     WRITE PROTECT (WP): The write protect input, when tied
                                                                                    to GND, allows normal write operations. When WP is tied
SERIAL CLOCK (SCL): The SCL input is used to positive                               high to VCC, all write operations to the memory are inhib-
edge clock data into each EEPROM device and negative                                ited. If left unconnected, WP is internally pulled down to
edge clock data out of each device.                                                 GND. Switching WP to VCC prior to a write operation cre-
                                                                                    ates a software write protect function.
SERIAL DATA (SDA): The SDA pin is bidirectional for
serial data transfer. This pin is open-drain driven and may                         Memory Organization
be wire-ORed with any number of other open-drain or open
collector devices.                                                                  AT24C512, 512K SERIAL EEPROM: The 512K is inter-
                                                                                    nally organized as 512 pages of 128-bytes each. Random
DEVICE/PAGE ADDRESSES (A1, A0): The A1 and A0                                       word addressing requires a 16-bit data word address.
pins are device address inputs that are hardwired or left not
connected for hardware compatibility with AT24C128/256.
When the pins are hardwired, as many as four 512K
devices may be addressed on a single bus system (device
addressing is discussed in detail under the Device
Addressing section). When the pins are not hardwired, the
default A1 and A0 are zero.

2  AT24C512

Pin Capacitance(1)

Applicable over recommended operating range from TA = 25C, f = 1.0 MHz, VCC = +1.8V.

Symbol Test Condition                                                Max                     Units       Conditions
                                                                                               pF         VI/O = 0V
CI/O  Input/Output Capacitance (SDA)                                      8                    pF          VIN = 0V

CIN   Input Capacitance (A0, A1, SCL)                                     6

Note: 1. This parameter is characterized and is not 100% tested.

DC Characteristics

Applicable over recommended operating range from: TAI = -40C to +85C, VCC = +1.8V to +5.5V, TAC = 0C to +70C,
VCC = +1.8V to +5.5V (unless otherwise noted).

Symbol Parameter             Test Condition                          Min               Typ          Max  Units

VCC1  Supply Voltage                                                 1.8                            3.6  V

VCC2  Supply Voltage                                                 2.7                            5.5  V

VCC3  Supply Voltage                                                 4.5                            5.5  V

ICC1  Supply Current         VCC = 5.0V         READ at 400 kHz                        1.0          2.0  mA

ICC2  Supply Current         VCC = 5.0V         WRITE at 400 kHz                       2.0          3.0  mA

      Standby Current        VCC = 1.8V                                                             0.2  A
      (1.8V option)          VCC = 3.6V
ISB1                                            VIN = VCC or VSS                                    2.0

      Standby Current        VCC = 2.7V                                                             0.6  A
      (2.7V option)          VCC = 5.5V
ISB2                                            VIN = VCC or VSS                                    6.0

ISB3  Standby Current        VCC = 4.5 - 5.5V VIN = VCC or VSS                                      6.0  A
      (5.0V option)

ILI   Input Leakage Current  VIN = VCC or VSS                                          0.10         3.0  A
      Output Leakage         VOUT = VCC or VSS
ILO   Current                                                                          0.05         3.0  A
      Input Low Level(1)
VIL   Input High Level(1)                                               -0.6                 VCC x 0.3   V
VIH   Output Low Level                                               VCC x 0.7
VOL2  Output Low Level                                                                       VCC + 0.5   V
                             VCC = 3.0V         IOL = 2.1 mA                                        0.4  V
                             VCC = 1.8V         IOL = 0.15 mA
                                                                                                    0.2  V

Note: 1. VIL min and VIH max are reference only and are not tested.

AC Characteristics

Applicable over recommended operating range from TA = -40C to +85C, VCC = +1.8V to +5.5V, CL = 100 pF (unless oth-
erwise noted). Test conditions are listed in Note 2.

                                                                   1.8-volt  2.7-volt   5.0-volt

Symbol        Parameter                                          Min Max Min Max Min Max            Units

fSCL          Clock Frequency, SCL                                      100        400        1000  kHz
tLOW          Clock Pulse Width Low
tHIGH         Clock Pulse Width High                               4.7       1.3        0.6         s
tAA           Clock Low to Data Out Valid
              Time the bus must be free before a new               4.0       1.0        0.4         s
tBUF          transmission can start(1)
                                                                   0.1 4.5 0.05 0.9 0.05 0.55       s

                                                                   4.7       1.3        0.5         s

tHD.STA       Start Hold Time                                      4.0       0.6        0.25        s

tSU.STA       Start Set-up Time                                    4.7       0.6        0.25        s

tHD.DAT       Data In Hold Time                                    0         0          0           s

tSU.DAT       Data In Set-up Time                                200         100        100         ns
tR            Inputs Rise Time(1)
tF            Inputs Fall Time(1)                                       1.0        0.3        0.3   s

                                                                        300        300        100   ns

tSU.STO       Stop Set-up Time                                     4.7       0.6        0.25        s

tDH           Data Out Hold Time                                 100         50         50          ns

tWR           Write Cycle Time                                          20         10         10          ms
Endurance(1)  5.0V, 25C, Page Mode                                                                 Write Cycles
                                                                 100K        100K       100K

Notes: 1. This parameter is characterized and is not 100% tested.

         2. AC measurement conditions:

             RL (connects to VCC): 1.3K (2.7V, 5V), 10K (1.8V)
             Input pulse voltages: 0.3VCC to 0.7VCC
             Input rise and fall times: 50ns

             Input and output timing reference voltages: 0.5VCC

Device Operation                                                   ACKNOWLEDGE: All addresses and data words are seri-
                                                                   ally transmitted to and from the EEPROM in 8-bit words.
CLOCK and DATA TRANSITIONS: The SDA pin is nor-                    The EEPROM sends a zero during the ninth clock cycle to
mally pulled high with an external device. Data on the SDA         acknowledge that it has received each word.
pin may change only during SCL low time periods (refer to
Data Validity timing diagram). Data changes during SCL             STANDBY MODE: The AT24C512 features a low power
high periods will indicate a start or stop condition as defined    standby mode which is enabled: a) upon power-up and b)
below.                                                             after the receipt of the STOP bit and the completion of any
                                                                   internal operations.
START CONDITION: A high-to-low transition of SDA with
SCL high is a start condition which must precede any other         MEMORY RESET: After an interruption in protocol, power
command (refer to Start and Stop Definition timing dia-            loss or system reset, any 2-wire part can be reset by follow-
gram).                                                             ing these steps:

STOP CONDITION: A low-to-high transition of SDA with               (a) Clock up to 9 cycles, (b) look for SDA high in each cycle
SCL high is a stop condition. After a read sequence, the           while SCL is high and then (c) create a start condition as
stop command will place the EEPROM in a standby power              SDA is high.
mode (refer to Start and Stop Definition timing diagram).

4             AT24C512

Bus Timing (SCL: Serial Clock, SDA: Serial Data I/O)

Write Cycle Timing (SCL: Serial Clock, SDA: Serial Data I/O)

Note: 1. The write cycle time tWR is the time from a valid stop condition of a write sequence to the end of the internal clear/write


Data Validity
Start and Stop Definition
Output Acknowledge

6  AT24C512

Device Addressing                                                   data word address will "roll over" and previous data will be
                                                                    overwritten. The address "roll over" during write is from the
The 512K EEPROM requires an 8-bit device address word               last byte of the current page to the first byte of the same
following a start condition to enable the chip for a read or        page.
write operation (refer to Figure 1). The device address word
consists of a mandatory one, zero sequence for the first            ACKNOWLEDGE POLLING: Once the internally-timed
five most significant bits as shown. This is common to all 2-       write cycle has started and the EEPROM inputs are dis-
wire EEPROM devices.                                                abled, acknowledge polling can be initiated. This involves
                                                                    sending a start condition followed by the device address
The 512K uses the two device address bits A1, A0 to allow           word. The read/write bit is representative of the operation
as many as four devices on the same bus. These bits must            desired. Only if the internal write cycle has completed will
compare to their corresponding hardwired input pins. The            the EEPROM respond with a zero, allowing the read or
A1 and A0 pins use an internal proprietary circuit that             write sequence to continue.
biases them to a logic low condition if the pins are allowed
to float.                                                           Read Operations

The eighth bit of the device address is the read/write opera-       Read operations are initiated the same way as write opera-
tion select bit. A read operation is initiated if this bit is high  tions with the exception that the read/write select bit in the
and a write operation is initiated if this bit is low.              device address word is set to one. There are three read
                                                                    operations: current address read, random address read
Upon a compare of the device address, the EEPROM will               and sequential read.
output a zero. If a compare is not made, the device will
return to a standby state.                                          CURRENT ADDRESS READ: The internal data word
                                                                    address counter maintains the last address accessed dur-
DATA SECURITY: The AT24C512 has a hardware data                     ing the last read or write operation, incremented by one.
protection scheme that allows the user to write protect the         This address stays valid between operations as long as the
whole memory when the WP pin is at VCC.                             chip power is maintained. The address "roll over" during
                                                                    read is from the last byte of the last memory page, to the
Write Operations                                                    first byte of the first page.

BYTE WRITE: A write operation requires two 8-bit data               Once the device address with the read/write select bit set
word addresses following the device address word and                to one is clocked in and acknowledged by the EEPROM,
acknowledgment. Upon receipt of this address, the                   the current address data word is serially clocked out. The
EEPROM will again respond with a zero and then clock in             microcontroller does not respond with an input zero but
the first 8-bit data word. Following receipt of the 8-bit data      does generate a following stop condition (refer to Figure 4).
word, the EEPROM will output a zero. The addressing
device, such as a microcontroller, then must terminate the          RANDOM READ: A random read requires a "dummy" byte
write sequence with a stop condition. At this time the              write sequence to load in the data word address. Once the
EEPROM enters an internally-timed write cycle, tWR, to the          device address word and data word address are clocked in
nonvolatile memory. All inputs are disabled during this write       and acknowledged by the EEPROM, the microcontroller
cycle and the EEPROM will not respond until the write is            must generate another start condition. The microcontroller
complete (refer to Figure 2).                                       now initiates a current address read by sending a device
                                                                    address with the read/write select bit high. The EEPROM
PAGE WRITE: The 512K EEPROM is capable of 128-byte                  acknowledges the device address and serially clocks out
page writes.                                                        the data word. The microcontroller does not respond with a
                                                                    zero but does generate a following stop condition (refer to
A page write is initiated the same way as a byte write, but         Figure 5).
the microcontroller does not send a stop condition after the
first data word is clocked in. Instead, after the EEPROM            SEQUENTIAL READ: Sequential reads are initiated by
acknowledges receipt of the first data word, the microcon-          either a current address read or a random address read.
troller can transmit up to 127 more data words. The                 After the microcontroller receives a data word, it responds
EEPROM will respond with a zero after each data word                with an acknowledge. As long as the EEPROM receives an
received. The microcontroller must terminate the page               acknowledge, it will continue to increment the data word
write sequence with a stop condition (refer to Figure 3).           address and serially clock out sequential data words. When
                                                                    the memory address limit is reached, the data word
The data word address lower 7 bits are internally incre-            address will "roll over" and the sequential read will con-
mented following the receipt of each data word. The higher          tinue. The sequential read operation is terminated when
data word address bits are not incremented, retaining the           the microcontroller does not respond with a zero but does
memory page row location. When the word address, inter-             generate a following stop condition (refer to Figure 6).
nally generated, reaches the page boundary, the following
byte is placed at the beginning of the same page. If more
than 128 data words are transmitted to the EEPROM, the

Figure 1. Device Address
Figure 2. Byte Write

Figure 3. Page Write
Figure 4. Current Address Read

8  AT24C512

Figure 5. Random Read
Figure 6. Sequential Read

Ordering Information

tWR (max)  ICC (max)  ISB (max)  fMAX   Ordering Code                             Package  Operation Range
   (ms)       (A)      (A)     (kHz)                                                         Commercial
                                        AT24C512C1-10CC                           8C1         (0C to 70C)
     10       3000        6.0    1000   AT24C512-10PC                             8P3
                                        AT24C512-10UC                             8U3            Industrial
           3000       6.0        1000   AT24C512W1-10SC                           20S       (-40C to 85C)

10         1500       0.6        400    AT24C512C1-10CI                           8C1          Commercial
                                        AT24C512-10PI                             8P3         (0C to 70C)
           1500       0.6        400    AT24C512-10UI                             8U3
                                        AT24C512W1-10SI                           20S            Industrial
10         800        0.2        100                                                        (-40C to 85C)
                                        AT24C512C1-10CC-2.7                       8C1
           800        0.2        100    AT24C512-10PC-2.7                         8P3          Commercial
                                        AT24C512-10UC-2.7                         8U3         (0C to 70C)
                                        AT24C512W1-10SC-2.7                       20S
                                        AT24C512C1-10CI-2.7                       8C1       (-40C to 85C)
                                        AT24C512-10PI-2.7                         8P3
                                        AT24C512-10UI-2.7                         8U3
                                        AT24C512W1-10SI-2.7                       20S

                                        AT24C512C1-10CC-1.8                       8C1
                                        AT24C512-10PC-1.8                         8P3
                                        AT24C512-10UC-1.8                         8U3
                                        AT24C512W1-10SC-1.8                       20S

                                        AT24C512C1-10CI-1.8                       8C1
                                        AT24C512-10PI-1.8                         8P3
                                        AT24C512-10UI-1.8                         8U3
                                        AT24C512W1-10SI-1.8                       20S

8C1                                                                Package Type
8P3       8-lead, 0.300" Wide, Leadless Array Package (LAP)
8U3       8-lead, 0.300" Wide, Plastic Dual In-line Package (PDIP)
20S       8-ball, die Ball Grid Array Package (dBGA)
           20-lead, 0.300" Wide, Plastic Gull Wing Small Outline (JEDEC SOIC)
-2.7                                                                    Options
-1.8      Standard Operation (4.5V to 5.5V)
           Low-voltage (2.7V to 5.5V)
10         Low-voltage (1.8V to 3.6V)


Packaging Information                                                               8P3, 8-lead, 0.300" Wide,
                                                                                    Plastic Dual In-line Package (PDIP)
     8C1, 8-lead, 0.300" Wide,                                                      Dimensions in Inches and (Millimeters)
     Leadless Array Package (LAP)
     Dimensions in Millimeters and (Inches)*                                        JEDEC STANDARD MS-001 BA

                 TOP VIEW                    SIDE                                                       .400 (10.16)
                                             VIEW                                                       .355 (9.02)

5.10 (0.201)                                                                                                      PIN             .280 (7.11)
4.90 (0.193)                                                                                                        1             .240 (6.10)

                                                                                    .300 (7.62) REF                         .037 (.940)
                                                                                                                            .027 (.690)

                 8.10 (0.319)                                         1.14 (0.045)  .210 (5.33) MAX                     .100 (2.54) BSC
                 7.90 (0.311)                                         0.94 (0.037)
                                                                      0.38 (0.015)    SEATING
                 BOTTOM VIEW                                          0.30 (0.012)       PLANE

1.32 (0.052)     1.22 (0.048)                     0.95 (0.037)                                                               .015 (.380) MIN
1.22 (0.048)     1.12 (0.044)                     0.85 (0.033)
                                                                                                                        .022 (.559)
              8                1             0.92 (0.036)                                  .150 (3.81)                  .014 (.356)
                                             0.82 (0.032)                                  .115 (2.92)
              7                   2
                                                                                                           .070 (1.78)
4.76 (0.187)                                                                                               .045 (1.14)

4.66 (0.183)  6                   3

              5                   4                                                                                     .325 (8.26)
                                                                                                                        .300 (7.62)

0.34 (0.013)                                                                        .012 (.305)                         0   REF
0.24 (0.009)                                                                        .008 (.203)                         15

                                                                                                                        .430 (10.9) MAX

* Controlling dimension: millimeters

8U3, 8-ball, die Ball Grid Array Package (dBGA)                                     20S, 20-lead, 0.300" Wide,
Dimensions in Millimeters and (Inches)*                                             Plastic Gull Wing Small Outline (JEDEC SOIC)
                                                                                    Dimensions in Inches and (Millimeters)

              TOP VIEW                                                                                  0.020 (0.508)
              3.40 (0.134)                                                                              0.013 (0.330)

                                                                                    PIN 1                                              0.299 (7.60) 0.420 (10.7)
                                                                                                                                       0.291 (7.39) 0.393 (9.98)
5.21 (0.205)
                                                                                                 .050 (1.27) BSC

              BOTTOM VIEW                    SIDE VIEW                                               0.513 (13.0)
                                                         0.38 (0.015)                                0.497 (12.6)

                                                                                                                                           0.105 (2.67)
                                                                                                                                           0.092 (2.34)

              8  1

              7  2

                                                                                                                        0.012 (0.305)
                                                                                                                        0.003 (0.076)

              6  3

0.75 (0.029)

              5  4                                                                  0 REF
1.48 (0.058)                                                                                                                0.013 (0.330)
                                                                                              0.035 (0.889)                 0.009 (0.229)
                                                                                              0.015 (0.381)
0.75 (0.029)                   1.33 (0.052)        0.52 (0.020)

* Controlling dimension: millimeters

Atmel Headquarters            Atmel Operations

Corporate Headquarters        Atmel Colorado Springs
  2325 Orchard Parkway          1150 E. Cheyenne Mtn. Blvd.
  San Jose, CA 95131            Colorado Springs, CO 80906
  TEL (408) 441-0311            TEL (719) 576-3300
  FAX (408) 487-2600            FAX (719) 540-1759

Europe                        Atmel Rousset
  Atmel U.K., Ltd.              Zone Industrielle
  Coliseum Business Centre      13106 Rousset Cedex
  Riverside Way                 France
  Camberley, Surrey GU15 3YL    TEL (33) 4-4253-6000
  England                       FAX (33) 4-4253-6001
  TEL (44) 1276-686-677
  FAX (44) 1276-686-697

  Atmel Asia, Ltd.
  Room 1219
  Chinachem Golden Plaza
  77 Mody Road Tsimhatsui
  East Kowloon
  Hong Kong
  TEL (852) 2721-9778
  FAX (852) 2722-1369

  Atmel Japan K.K.
  9F, Tonetsu Shinkawa Bldg.
  1-24-8 Shinkawa
  Chuo-ku, Tokyo 104-0033
  TEL (81) 3-3523-3551
  FAX (81) 3-3523-7581

                                                             North America:
                                                             1-(800) 292-8635
                                                             1-(408) 441-0732


                                                             Web Site

                                                             1-(408) 436-4309

Atmel Corporation 2000.
Atmel Corporation makes no warranty for the use of its products, other than those expressly contained in the Company's standard war-
ranty which is detailed in Atmel's Terms and Conditions located on the Company's web site. The Company assumes no responsibility for
any errors which may appear in this document, reserves the right to change devices or specifications detailed herein at any time without
notice, and does not make any commitment to update the information contained herein. No licenses to patents or other intellectual prop-
erty of Atmel are granted by the Company in connection with the sale of Atmel products, expressly or by implication. Atmel's products are
not authorized for use as critical components in life support devices or systems.

Marks bearing and/or TM are registered trademarks and trademarks of Atmel Corporation.  Printed on recycled paper.
Terms and product names in this document may be trademarks of others.                                      1116D07/00/xM
This datasheet has been downloaded from:

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company



About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017, Inc. All rights reserved