电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索
 

24-CERDIP

器件型号:24-CERDIP
厂商名称:Altera [Intel]
下载文档

文档预览

24-CERDIP器件文档内容

Altera Device Package Information

24-Pin Ceramic Dual In-Line Package (CerDIP)

       All dimensions and tolerances conform to ANSI Y14.5M 1994.
       Controlling dimension is in inches.
       N is the number of leads.

   Package Information                                                  Package Outline Figure Reference

        Description                         Specification                              Inches

Ordering Code Reference D                                               Symbol  Min. Nom. Max.

Package Acronym                   CerDIP                                    A                   0.200
                                                                           A1   0.015     0.028   0.041
Lead Material                     Alloy 42                                 A2   0.140             0.175
                                                                            b   0.015            0.021
Lead Finish                       Solder dip (60/40 typical)               b2   0.049     0.018   0.065
                                                                           E2   0.365     0.057   0.395
JEDEC Outline                     MS-030                                    e             0.380
                                                                            L   0.125  0.100 BSC   
JEDEC Option                      AF                                              0               15
                                                                            D                    1.280
Maximum Lead Coplanarity N/A                                                E   1.240            0.320
                                                                           E1   0.290     1.260   0.310
Weight                            4.1 g                                    E3   0.280     0.305   0.410
                                                                            N   0.325     0.295
Moisture Sensitivity Level Printed on moisture barrier bag                                   
                                                                                            24

Package Outline

              E  1                          B
                       0.005 Min            E1
        E3
        E                                       0.090 Max

                                            D                    A

                        Base Plane                               A1 A 2 A
                              C
0       E2                                                       L
                        Seating Plane

                                            b2                e

                                                            N2 Places
                                            b

24                                                                                     Altera Corporation

                                  Copyright 2002 Altera Corp.
This datasheet has been downloaded from:
             www.EEworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved