datasheet

电子工程世界电子工程世界电子工程世界

型号

产品描述

搜索

1M7802-60PNG4

器件型号:1M7802-60PNG4
器件类别:存储   
文件大小:2317.75KB,共10页
厂商名称:Texas Instruments
厂商官网:http://www.ti.com/
标准:
下载文档

器件描述

FIFO 1024x18 asynch FIFO memory

参数

产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
Texas Instruments
产品种类:
Product Category:
FIFO
RoHS:YES
Data Bus Width:18 bit
Bus Direction:Unidirectional
Memory Size:18 kbit
Timing Type:Asynchronous
Organization:1 k x 18
Number of Circuits:2
Access Time:30 ns
电源电压-最大:
Supply Voltage - Max:
5.5 V
电源电压-最小:
Supply Voltage - Min:
4.5 V
Supply Current - Max:0.4 mA
最小工作温度:
Minimum Operating Temperature:
0 C
最大工作温度:
Maximum Operating Temperature:
+ 70 C
封装 / 箱体:
Package / Case:
LQFP-80
封装:
Packaging:
Tray
高度:
Height:
1.4 mm
系列:
Series:
SN74ACT7802
宽度:
Width:
12 mm
商标:
Brand:
Texas Instruments
安装风格:
Mounting Style:
SMD/SMT
工作电源电压:
Operating Supply Voltage:
5 V
产品类型:
Product Type:
FIFO
工厂包装数量:
Factory Pack Quantity:
119
子类别:
Subcategory:
Memory & Data Storage
单位重量:
Unit Weight:
0.016427 oz

文档预览

1M7802-60PNG4器件文档内容

                                                                                                                   SN74ACT7802
                                                                       1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

D Member of the Texas Instruments                                                                 SCAS187D AUGUST 1990 REVISED APRIL 1998

     WidebusTM Family                                                  D Fast Access Times of 30 ns With a 50-pF

D Low-Power Advanced CMOS Technology                                        Load
D Load and Unload Clocks Can Be
                                                                       D Fall-Through Time Is 20 ns Typical
     Asynchronous or Coincident                                        D Data Rates up to 40 MHz
                                                                       D High-Output Drive for Direct Bus Interface
D 1024 Words 18 Bits                                                 D 3-State Outputs
D Programmable Almost-Full/Almost-Empty                                D Package Options Include 68-Pin (FN) and

     Flag                                                                   80-Pin Thin Quad Flat (PN) Packages

D Empty, Full, and Half-Full Flags

                                                                       FN PACKAGE
                                                                        (TOP VIEW)

      D15
         D16
              D17
                 GND
                      UNCK
                          NC
                              NC
                                  OE
                                      RESET
                                          VCC
                                               GND
                                                   EMPTY
                                                       VCC
                                                           Q17
                                                               Q16
                                                                   GND
                                                                       Q15

D14  9 8 7 6 5 4 3 2 1 68 67 66 65 64 63 62 61                                         VCC
D13                                                                                    Q14
D12  10                                                                            60  Q13
D11                                                                                    GND
D10  11                                                                            59  Q12
                                                                                        Q11
  D9  12                                                                            58  VCC
VCC                                                                                     Q10
      13                                                                            57  Q9
  D8                                                                                    GND
GND   14                                                                            56  Q8
                                                                                        Q7
  D7  15                                                                            55  VCC
  D6                                                                                    Q6
  D5  16                                                                            54  Q5
  D4                                                                                    GND
  D3  17                                                                            53  Q4
  D2
  D1  18                                                                            52
  D0
      19                                                                            51

      20                                                                            50

      21                                                                            49

      22                                                                            48

      23                                                                            47

      24                                                                            46

      25                                                                            45

      26                                                                            44

      27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43

      DAF
          GND
              LDCK

                  NC
                      NC
                          VCC
                              AF/AE
                                   GND
                                       FULL
                                           HF
                                              VCC
                                                   Q0
                                                       Q1
                                                           GND
                                                                Q2
                                                                    Q3
                                                                       VCC

NC No internal connection

Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of
Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.

Widebus is a trademark of Texas Instruments Incorporated.                           Copyright 1998, Texas Instruments Incorporated

PRODUCTION DATA information is current as of publication date.
Products conform to specifications per the terms of Texas Instruments
standard warranty. Production processing does not necessarily include
testing of all parameters.

          POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                                    1
SN74ACT7802
1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

SCAS187D AUGUST 1990 REVISED APRIL 1998

                                             PN PACKAGE
                                              (TOP VIEW)

                           Q15
                               VCC
                                   Q14
                                       Q13
                                           GND
                                               GND
                                                    Q12
                                                        Q11
                                                            VCC
                                                                Q10
                                                                    Q9
                                                                        GND
                                                                             Q8
                                                                                 Q7
                                                                                     VCC
                                                                                         Q6
                                                                                             Q5
                                                                                                 GND
                                                                                                      GND
                                                                                                          Q4

                           80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61

                   NC  1                                                                   60                 VCC
                GND                                                                                           VCC
                GND    2                                                                   59                 NC
                 Q16                                                                                          Q3
                 Q17   3                                                                   58                 Q2
                 VCC                                                                                          GND
             EMPTY     4                                                                   57                 Q1
                GND                                                                                           Q0
                 VCC   5                                                                   56                 VCC
             RESET                                                                                            HF
                       6                                                                   55                 FULL
                   OE                                                                                         GND
                   NC  7                                                                   54                 GND
                   NC                                                                                         AF/AE
              UNCK     8                                                                   53                 VCC
                GND                                                                                           NC
                 D17   9                                                                   52                 NC
                 D16                                                                                          LDCK
                 D15   10                                                                  51                 GND
                   NC                                                                                         NC
                   NC  11                                                                  50

                       12                                                                  49

                       13                                                                  48

                       14                                                                  47

                       15                                                                  46

                       16                                                                  45

                       17                                                                  44

                       18                                                                  43

                       19                                                                  42

                       20                                                                  41

                           21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40

                           NC
                              D14
                                   D13
                                       D12
                                           D11
                                               D10

                                                   D9
                                                       V CC

                                                            D8
                                                               GND

                                                                    D7
                                                                        D6
                                                                            D5
                                                                                D4
                                                                                     D3
                                                                                         D2
                                                                                             D1
                                                                                                 D0
                                                                                                     DAF
                                                                                                         NC

             NC No internal connection

description

   A FIFO memory is a storage device that allows data to be written into and read from its array at independent
   data rates. The SN74ACT7802 is a 1024-word by 18-bit FIFO for high-speed applications. It processes data
   in a bit-parallel format at rates up to 40 MHz and access times of 30 ns.

   Data is written into the FIFO memory on a low-to-high transition on the load-clock (LDCK) input and is read out
   on a low-to-high transition on the unload-clock (UNCK) input. The memory is full when the number of words
   clocked in exceeds by 1024 the number of words clocked out. When the memory is full, LDCK has no effect on
   the data in the memory; when the memory is empty, UNCK has no effect.

   A low level on the reset (RESET) input resets the FIFO internal clock stack pointers and sets full (FULL) high,
   almost full/almost empty (AF/AE) high, half full (HF) low, and empty (EMPTY) low. The Q outputs are not reset
   to any specific logic level. The FIFO must be reset upon power up. The Q outputs are noninverting and are in
   the high-impedance state when the output-enable (OE) input is low.

   When writing to the FIFO after a reset pulse or when the FIFO is empty, the first active transition on LDCK drives
   EMPTY high and causes the first word written to the FIFO to appear on the Q outputs. An active transition on
   UNCK is not required to read the first word written to the FIFO. Each subsequent read from the FIFO requires
   an active transition on UNCK.

   The SN74ACT7802 can be cascaded in the word-width direction but not in the word-depth direction.

   The SN74ACT7802 is characterized for operation from 0C to 70C.

2                                             POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                                          SN74ACT7802
                                                              1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

                                                                                                               SCAS187D AUGUST 1990 REVISED APRIL 1998

logic symbol                                                           
                                                              FIFO 1024 18
                                                1             SN74ACT7802
                                 RESET
                                                    RESET
                                                29
                                   LDCK                 LDCK                  FULL                35
                                                                                                         FULL
                                                5      UNCK              HALF FULL
                                  UNCK                                                            36
                                                    EN1             ALMOST FULL/EMPTY                    HF
                                                2
                                       OE               DEF ALMOST FULL       EMPTY               33
                                                                                                         AF/AE
                                                27
                                      DAF                                                         66
                                                                                                         EMPTY

          26                                        0                                 0           38
  D0                                                                                                     Q0
                                                              Data  Data 1
          25                                                                                      39
  D1                                                17                                17                 Q1

          24                                                                                      41
  D2                                                                                                     Q2

          23                                                                                      42
  D3                                                                                                     Q3

          22                                                                                      44
  D4                                                                                                     Q4

          21                                                                                      46
  D5                                                                                                     Q5

          20                                                                                      47
  D6                                                                                                     Q6

          19                                                                                      49
  D7                                                                                                     Q7

          17                                                                                      50
  D8                                                                                                     Q8

          15                                                                                      52
  D9                                                                                                     Q9

          14                                                                                      53
D10                                                                                                      Q10

          13                                                                                      55
D11                                                                                                      Q11

          12                                                                                      56
D12                                                                                                      Q12

          11                                                                                      58
D13                                                                                                      Q13

          10                                                                                      59
D14                                                                                                      Q14

          9                                                                                       61
D15                                                                                                      Q15

          8                                                                                       63
D16                                                                                                      Q16

          7                                                                                       64
D17                                                                                                      Q17

This symbol is in accordance with ANSI/IEEE Std 91-1984 and IEC Publication 617-12.
Pin numbers shown are for the FN package.

                                                    POST OFFICE BOX 655303 DALLAS, TEXAS 75265                3
SN74ACT7802
1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

SCAS187D AUGUST 1990 REVISED APRIL 1998

functional block diagram

           OE

    D0D17

       LDCK              Write                             Read                Location 1
                        Control                           Pointer              Location 2

   UNCK                  Read                              Write               1024 18 RAM
                        Control                           Pointer
                                                                               Location 1023
                                                                               Location 1024

   RESET                Reset                                      Status-                                                Q0Q17
      DAF               Logic                                        Flag
                                                                    Logic                                                 EMPTY
                                                                                                                          FULL
                                                                                                                          HF
                                                                                                                          AF/AE

                                                  Terminal Functions

         TERMINAL       I/O                                        DESCRIPTION

   NAME      NO.

                                 Almost-full/almost-empty flag. Depth-offset values can be programmed for AF/AE, or the default value

   AF/AE     33         O of 256 can be used for the almost-empty almost-full offset (X). AF/AE is high when memory contains X

                                 or fewer words or (1024 X) or more words. AF/AE is high after reset.

   DAF       27         I        Define almost-full flag. The high-to-low transition of DAF stores the binary value of data inputs as the
                                 AF/AE offset value (X). With DAF held low, a low pulse on RESET defines AF/AE using X.

   D0D17    715, 17,  I        18-bit data input port
               1926

   EMPTY     66         O Empty flag. EMPTY is low when the FIFO is empty. A FIFO reset also causes EMPTY to go low.

   FULL      35         O Full flag. FULL is low when the FIFO is full. A FIFO reset causes FULL to go high.

   HF        36         O Half-full flag. HF is high when the FIFO memory contains 512 or more words. HF is low after reset.

   LDCK      29         I        Load clock. Data is written to the FIFO on the rising edge of LDCK when FULL is high.

   OE        2          I        Output enable. When OE is low, the data outputs are in the high-impedance state.

                 3839, 4142,   18-bit data-output port
                    44, 4647,

   Q0Q17 4950, 5253, O
                 5556, 5859,
                    61, 6364

   RESET     1          I        Reset. A low level on RESET resets the FIFO and drives AF/AE and FULL high and HF and EMPTY low.

   UNCK      5          I        Unload clock. Data is read from the FIFO on the rising edge of UNCK when EMPTY is high.

Terminal numbers listed are for the FN package.

4                                 POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                           SN74ACT7802
                                               1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

                                                                                                                                                SCAS187D AUGUST 1990 REVISED APRIL 1998

offset value values for AF/AE

       The FIFO memory status is monitored by the FULL, EMPTY, HF, and AF/AE flags. The FULL output is low when
       the memory is full; the EMPTY output is low when the memory is empty. The HF output is high when the memory
       contains 512 or more words and low when it contains fewer than 512 words. The level of the AF/AE flag is
       determined by both the number of words in the FIFO and a user-definable offset X. AF/AE is high when the FIFO
       is almost full or almost empty, i.e., when it contains X or fewer words or (1024 X) or more words. The AF/AE
       offset value is either user-defined or the default value of 256; it is programmed during each reset cycle as follows:

user-defined X:

       Take DAF from high to low.

       If RESET is not already low, take RESET low.

       With DAF held low, take RESET high. This defines the AF/AE flag using X.

default X:

       To redefine the AF/AE flag using the default value of X = 256, hold DAF high during the reset cycle.

POST OFFICE BOX 655303 DALLAS, TEXAS 75265  5
6                                                                                                                                                                                              SN74ACT7802
                                                                                                                                                                                            1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY
                                              RESET                                                
                                                 DAF                                                                            SCAS187D AUGUST 1990 REVISED APRIL 1998
                                                                                                                 Don't Care

                                              LDCK

                                             
                                              D0D17 X                 W1  W2    WX+1      W512  W1024X  W1024                          Don't Care

POST OFFICE BOX 655303 DALLAS, TEXAS 75265  UNCK

                                                     OE                                W1                        W2 WX+1 WX+2 W513 W514 W1024X W1025X W1023 W1024
                                              Q0Q17
                                               EMPTY   

                                                AF/AE
                                                     HF

                                                 FULL

                                              Define the AF/AE Offset Value (X)                                                                      Define the AF/AE Offset Value (X)
                                                    Using the Data on D0 D8                                                                          Using the Default Value of 256

                                                                                       Figure 1. Write, Read, and Flag Timing Reference
                                                                                                         SN74ACT7802
                                                             1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

                                                                                                                                                SCAS187D AUGUST 1990 REVISED APRIL 1998

absolute maximum ratings over operating free-air temperature range (unless otherwise noted)

       Supply voltage range, VCC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0.5 V to 7 V
       Input voltage range, VI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0.5 V to 7 V
       Voltage range applied to a disabled 3-state output . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0.5 V to 5.5 V
       Package thermal impedance, JA (see Note 1): FN package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39C/W

                                                                       PN package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62C/W
       Storage temperature range, Tstg . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65C to 150C

Stresses beyond those listed under "absolute maximum ratings" may cause permanent damage to the device. These are stress ratings only, and
  functional operation of the device at these or any other conditions beyond those indicated under "recommended operating conditions" is not
  implied. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability.

NOTE 1: The package thermal impedance is calculated in accordance with JESD 51.

recommended operating conditions

                                                                       'ACT7802-25                   'ACT7802-40  'ACT7802-60  UNIT

                                                                       MIN MAX                       MIN MAX      MIN MAX        V
                                                                                                                                 V
VCC      Supply voltage                                                4.5 5.5                       4.5 5.5      4.5 5.5        V
VIH      High-level input voltage                                                                                               mA
VIL      Low-level input voltage                                       2                             2            2             mA
IOH      High-level output current                                                                                              C
IOL      Low-level output current                                                               0.8     0.8          0.8
TA       Operating free-air temperature
                                                                                                8      8           8

                                                                                                16      16           16

                                                                       0                        70   0  70        0  70

electrical characteristics over recommended operating free-air temperature range (unless
otherwise noted)

PARAMETER                                         TEST CONDITIONS                                       MIN TYP MAX UNIT

     VOH   VCC = 4.5 V,                           IOH = 8 mA                                           2.4                    V

     VOL   VCC = 4.5 V,                           IOL = 16 mA                                                        0.5 V

     II    VCC = 5.5 V,                           VI = VCC or 0                                                      5 A

     IOZ   VCC = 5.5 V,                           VO = VCC or 0                                                      5 A
     ICC  VI = VCC 0.2 V or 0                  One input at 3.4 V,
     ICC  VCC = 5.5 V,                                                                                              400 A

                                                                       Other inputs at VCC or GND                    1 mA

     Ci    VI = 0,                                f = 1 MHz                                                       4            pF

     Co    VO = 0,                                f = 1 MHz                                                       8            pF

All typical values are at VCC = 5 V, TA = 25C.
ICC tested with outputs open

                                                   POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                       7
SN74ACT7802
1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

SCAS187D AUGUST 1990 REVISED APRIL 1998

timing requirements over recommended operating conditions (see Figures 1 and 2)

   fclock  Clock frequency                                                   'ACT7802-25        'ACT7802-40        'ACT7802-60        UNIT
   tw                                                                          MIN MAX            MIN MAX            MIN MAX          MHz
   tsu                      LDCK high or low                                                40                 25               16.7   ns
   th                                                                            10                 14                 20
           Pulse duration   UNCK high or low                                     10                 14                 20              ns
                            DAF high                                             10                 10                 10
                                                                                 20                 25                 25              ns
                            RESET low                                             4                  5                  5
                                                                                  5                  5                  5
                            D0D7 before LDCK                                     5                  5                  5
                                                                                  7                  7                  7
                            RESET inactive (high) before LDCK                     5                  5                  5
                                                                                  1                  2                  2
           Setup time       Define AF/AE: D0D8 before DAF                        0                  0                  0
                                                                                  0                  0                  0
                            Define AF/AE: DAF before RESET                        0                  0                  0

                            Define AF/AE (default): DAF high before RESET

                            D0D7 after LDCK

           Hold time        Define AF/AE: D0D8 after DAF
                            Define AF/AE: DAF low after RESET

                            Define AF/AE (default): DAF high after RESET

switching characteristics over recommended ranges of supply voltage and operating free-air
temperature, CL = 50 pF (see Figures 1 and 2)

   PARAMETER                 FROM                   TO                    'ACT7802-25           'ACT7802-40 'ACT7802-60
                            (INPUT)            (OUTPUT)                                                                                 UNIT
                                                                MIN TYP MAX                     MIN MAX            MIN MAX

           fmax             LDCK or UNCK                        40                              25                 16.7               MHz
           tpd                   LDCK
           tpd                   UNCK          Any Q                      8  20             30  8   35             8     45           ns
           tPLH                  UNCK          Any Q
                                 LDCK          EMPTY            12                          30  12  35             12    45
           tPHL                  UNCK          EMPTY
                                RESET           FULL                         21                                                       ns
                                 LDCK
                                                                          4                 18  4   20             4     22 ns

                                                                          2                 18  2   20             2     22

                                                                          2                 18  2   20             2     22 ns

                                                                          4                 18  4   20             4     22

           tPLH             UNCK                                          4                 17  4   19             4     21           ns
                            RESET
                                               FULL                       2                 17  2   19             2     21

           tpd              LDCK               AF/AE                      2                 20  2   22             2     24           ns

                            UNCK                                          2                 20  2   22             2     24

           tPLH             RESET              AF/AE                      2                 17  2   19             2     21           ns
                             LDCK                HF
                                                                          2                 18  2   20             2     22

           tPHL             UNCK               HF                         2                 18  2   20             2     22           ns
                            RESET
                                                                          2                 17  2   19             2     21

           ten              OE                 Any Q                      2                 12  2   14             2     16 ns

           tdis             OE                 Any Q                      2                 14  2   16             2     18 ns

All typical values are at VCC = 5 V, TA = 25C.
This parameter is measured with CL = 30 pF (see Figure 3).

operating characteristics, VCC = 5 V, TA = 25C                                                TEST CONDITIONS           TYP UNIT
                                                                                            CL = 50 pF, f = 5 MHz          65 pF
                                                     PARAMETER
  Cpd Power dissipation capacitance per channel

8                                              POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                                                   SN74ACT7802
                                                       1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

                                                                                                                    SCAS187D AUGUST 1990 REVISED APRIL 1998

                     PARAMETER MEASUREMENT INFORMATIONFigure 1

                         7V

                                                                                        PARAMETER             S1
                                                                                                            Open
                     S1                                                                 ten   tPZH         Closed
                              500                                                             tPZL          Open
                                                                                                           Closed
From Output                                     Test                                    tdis  tPHZ          Open
  Under Test                                    Point                                         tPLZ          Open

         CL = 50 pF                 500                                                 tpd   tPLH
       (see Note A)                                                                           tPHL

                     LOAD CIRCUIT                                                                    tw

                                                                 Input    1.5 V                                               3V
                                                                                                                   1.5 V
Timing                                                   3V                  VOLTAGE WAVEFORMS
  Input                     1.5 V                                                PULSE DURATION                               0V

   Data                                                   0V
  Input
                     tsu    th

                                                            3V                                                     3V
                                                1.5 V
                     1.5 V                                       Output                       1.5 V        1.5 V
                                                             0V  Control

             VOLTAGE WAVEFORMS                                                                                     0V
            SETUP AND HOLD TIMES
                                                                          tPZL                       tPLZ

Input       1.5 V                  1.5 V               3V               Output                1.5 V                         3.5 V
      tPLH                                                       Waveform 1                     tPHZ       VOL + 0.3 V
                                                       0V
                                                tPHL                 S1 at 7 V                 1.5 V                        VOL

Output                     1.5 V                1.5 V  VOH                          tPZH                                    VOH
                                                       VOL              Output                             VOH 0.3 V
                VOLTAGE WAVEFORMS                                Waveform 2
            PROPAGATION DELAY TIMES                               S1 at Open                                                0 V

                                                                              VOLTAGE WAVEFORMS
                                                                          ENABLE AND DISABLE TIMES

NOTE A: CL includes probe and jig capacitance.

                            Figure 2. Load Circuit and Voltage Waveforms

                                           POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                             9
SN74ACT7802
1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

SCAS187D AUGUST 1990 REVISED APRIL 1998

                                               TYPICAL CHARACTERISTICS

    typ + 8            PROPAGATION DELAY TIME                                                                                              typ + 3   POWER DISSIPATION CAPACITANCE
    typ + 6                               vs                                                                                               typ + 2                             vs

                            LOAD CAPACITANCE                                                                                                                       SUPPLY VOLTAGE

                 VCC = 5 V                                                                                                                          f = 5 MHz
                 RL = 500                                                                                                                           TA = 25C
                 TA = 25C                                                                                                                          CL = 50 pF
t pd Propagation Delay Time ns
                                                                                                 Cpd Power Dissipation Capacitance pF  typ + 1

    typ + 4

                                                                                                                                           typ

    typ + 2

                                                                                                                                           typ 1

    typ                                                                                                                                    typ 2

    typ 2      50  100 150 200 250 300                                                                                                   typ 3
              0                                                                                                                                    4.5 4.6 4.7 4.8 4.9 5 5.1 5.2 5.3 5.4 5.5

                     CL Load Capacitance pF                                                                                                                      VCC Supply Voltage V

                     Figure 3                                                                                                                                 Figure 4

10                              POST OFFICE BOX 655303 DALLAS, TEXAS 75265
                                                                  SN74ACT7802
                     1024 18 STROBED FIRST-IN, FIRST-OUT MEMORY

                                                                                 SCAS187D AUGUST 1990 REVISED APRIL 1998

            APPLICATION INFORMATION

                  SN74ACT7802

     LDCK   LDCK               UNCK                        UNCK
      FULL
D18D35     FULL     EMPTY                                 EMPTY
            D0D17         OE                              OE
D0D17                                                    Q18Q35
                    Q0Q17

                  SN74ACT7802

            LDCK               UNCK

            FULL     EMPTY                                 Q0Q17
            D0D17        OE

                    Q0Q17

            Figure 5. Word-Width Expansion: 1024 36 Bit

             POST OFFICE BOX 655303 DALLAS, TEXAS 75265            11
                                                                                                    PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                                                28-Aug-2010

PACKAGING INFORMATION

  Orderable Device  Status (1) Package Type Package                Pins  Package Qty  Eco Plan (2)     Lead/     MSL Peak Temp (3)                              Samples
  1M7802-60PNG4                                           Drawing   80         119                  Ball Finish                                           (Requires Login)
SN74ACT7802-25FN                                                                      Green (RoHS                                                         Purchase Samples
SN74ACT7802-25PN    ACTIVE  LQFP  PN                                                   & no Sb/Br)  CU NIPDAU Level-3-260C-168 HR                         Purchase Samples
SN74ACT7802-40FN                                                                      Green (RoHS                                                         Purchase Samples
SN74ACT7802-40PN    ACTIVE  PLCC  FN                               68    18            & no Sb/Br)  CU NIPDAU Level-3-260C-168 HR                         Purchase Samples
SN74ACT7802-60PN                                                                      Green (RoHS                                                         Purchase Samples
                    ACTIVE  LQFP  PN                               80    119           & no Sb/Br)  CU NIPDAU Level-3-260C-168 HR                         Purchase Samples
                                                                                      Green (RoHS
                    ACTIVE  PLCC  FN                               68    18            & no Sb/Br)  CU NIPDAU Level-3-260C-168 HR
                                                                                      Green (RoHS
                    ACTIVE  LQFP  PN                               80    119           & no Sb/Br)  CU NIPDAU Level-3-260C-168 HR
                                                                                      Green (RoHS
                    ACTIVE  LQFP  PN                               80    119           & no Sb/Br)  CU NIPDAU Level-3-260C-168 HR

(1) The marketing status values are defined as follows:
ACTIVE: Product device recommended for new designs.
LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.
NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.
PREVIEW: Device has been announced but is not in production. Samples may or may not be available.
OBSOLETE: TI has discontinued the production of the device.

(2) Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check http://www.ti.com/productcontent for the latest availability
information and additional product content details.
TBD: The Pb-Free/Green conversion plan has not been defined.
Pb-Free (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements for all 6 substances, including the requirement that
lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes.
Pb-Free (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and package, or 2) lead-based die adhesive used between
the die and leadframe. The component is otherwise considered Pb-Free (RoHS compatible) as defined above.
Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame retardants (Br or Sb do not exceed 0.1% by weight
in homogeneous material)

(3) MSL, Peak Temp. -- The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information
provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and
continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals.
TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

                                                                         Addendum-Page 1
                             PACKAGE OPTION ADDENDUM

www.ti.com                                                                                                                                                                               28-Aug-2010

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

            Addendum-Page 2
                                                                                                    MECHANICAL DATA

FN (S-PQCC-J**)                                                                                                                MPLC004A OCTOBER 1994

20 PIN SHOWN                                                                                   PLASTIC J-LEADED CHIP CARRIER

                          D                                                                                   Seating Plane
                         D1                                                                                         0.004 (0,10)

                 3       1    19                                                                             0.180 (4,57) MAX
                                                                                                             0.120 (3,05)
      4                                                                          0.032 (0,81)                0.090 (2,29)

                                                                                 0.026 (0,66)                  0.020 (0,51) MIN
                                                                   18
                                                                                                                   D2 / E2

E E1

                                                                                                                  D2 / E2

      8                                                            14

                                                                        0.050 (1,27)                              0.021 (0,53)
                                                                                                                  0.013 (0,33)
                 9            13                                                                                  0.007 (0,18) M

                                                                        0.008 (0,20) NOM

         NO. OF          D/E                                            D1 / E1                     D2 / E2
          PINS
             **     MIN       MAX                                  MIN           MAX           MIN           MAX

         20      0.385 (9,78) 0.395 (10,03) 0.350 (8,89) 0.356 (9,04) 0.141 (3,58) 0.169 (4,29)

         28      0.485 (12,32) 0.495 (12,57) 0.450 (11,43) 0.456 (11,58) 0.191 (4,85) 0.219 (5,56)

         44      0.685 (17,40) 0.695 (17,65) 0.650 (16,51) 0.656 (16,66) 0.291 (7,39) 0.319 (8,10)

         52      0.785 (19,94) 0.795 (20,19) 0.750 (19,05) 0.756 (19,20) 0.341 (8,66) 0.369 (9,37)

         68      0.985 (25,02) 0.995 (25,27) 0.950 (24,13) 0.958 (24,33) 0.441 (11,20) 0.469 (11,91)

         84      1.185 (30,10) 1.195 (30,35) 1.150 (29,21) 1.158 (29,41) 0.541 (13,74) 0.569 (14,45)

                                                                                                                  4040005 / B 03/95

NOTES: A. All linear dimensions are in inches (millimeters).
             B. This drawing is subject to change without notice.
             C. Falls within JEDEC MS-018

                               POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                           1
                                                                                MECHANICAL DATA

PN (S-PQFP-G80)                                                                 MTQF010A JANUARY 1995 REVISED DECEMBER 1996

                            0,50                                                                  PLASTIC QUAD FLATPACK
                            60
                                  0,27                                  0,08 M
          61                      0,17

                                        41

                                                                        40

80                                                                                                                   0,13 NOM

                                                                        21

                 1                                                  20                                        0,25   Gage Plane
                                                                                0,05 MIN                                            0 7
    1,45                          9,50 TYP
    1,35                          12,20                                                                        0,75  4040135 / B 11/96
                                  11,80 SQ                                                                     0,45
                                  14,20
                                  13,80 SQ                                                     Seating Plane
                                                                                                0,08
           1,60 MAX

NOTES: A. All linear dimensions are in millimeters.
             B. This drawing is subject to change without notice.
             C. Falls within JEDEC MS-026

                                  POST OFFICE BOX 655303 DALLAS, TEXAS 75265                                                              1
                                                                IMPORTANT NOTICE

Texas Instruments Incorporated and its subsidiaries (TI) reserve the right to make corrections, modifications, enhancements, improvements,
and other changes to its products and services at any time and to discontinue any product or service without notice. Customers should
obtain the latest relevant information before placing orders and should verify that such information is current and complete. All products are
sold subject to TI's terms and conditions of sale supplied at the time of order acknowledgment.

TI warrants performance of its hardware products to the specifications applicable at the time of sale in accordance with TI's standard
warranty. Testing and other quality control techniques are used to the extent TI deems necessary to support this warranty. Except where
mandated by government requirements, testing of all parameters of each product is not necessarily performed.

TI assumes no liability for applications assistance or customer product design. Customers are responsible for their products and
applications using TI components. To minimize the risks associated with customer products and applications, customers should provide
adequate design and operating safeguards.

TI does not warrant or represent that any license, either express or implied, is granted under any TI patent right, copyright, mask work right,
or other TI intellectual property right relating to any combination, machine, or process in which TI products or services are used. Information
published by TI regarding third-party products or services does not constitute a license from TI to use such products or services or a
warranty or endorsement thereof. Use of such information may require a license from a third party under the patents or other intellectual
property of the third party, or a license from TI under the patents or other intellectual property of TI.

Reproduction of TI information in TI data books or data sheets is permissible only if reproduction is without alteration and is accompanied
by all associated warranties, conditions, limitations, and notices. Reproduction of this information with alteration is an unfair and deceptive
business practice. TI is not responsible or liable for such altered documentation. Information of third parties may be subject to additional
restrictions.

Resale of TI products or services with statements different from or beyond the parameters stated by TI for that product or service voids all
express and any implied warranties for the associated TI product or service and is an unfair and deceptive business practice. TI is not
responsible or liable for any such statements.

TI products are not authorized for use in safety-critical applications (such as life support) where a failure of the TI product would reasonably
be expected to cause severe personal injury or death, unless officers of the parties have executed an agreement specifically governing
such use. Buyers represent that they have all necessary expertise in the safety and regulatory ramifications of their applications, and
acknowledge and agree that they are solely responsible for all legal, regulatory and safety-related requirements concerning their products
and any use of TI products in such safety-critical applications, notwithstanding any applications-related information or support that may be
provided by TI. Further, Buyers must fully indemnify TI and its representatives against any damages arising out of the use of TI products in
such safety-critical applications.

TI products are neither designed nor intended for use in military/aerospace applications or environments unless the TI products are
specifically designated by TI as military-grade or "enhanced plastic." Only products designated by TI as military-grade meet military
specifications. Buyers acknowledge and agree that any such use of TI products which TI has not designated as military-grade is solely at
the Buyer's risk, and that they are solely responsible for compliance with all legal and regulatory requirements in connection with such use.

TI products are neither designed nor intended for use in automotive applications or environments unless the specific TI products are
designated by TI as compliant with ISO/TS 16949 requirements. Buyers acknowledge and agree that, if they use any non-designated
products in automotive applications, TI will not be responsible for any failure to meet such requirements.

Following are URLs where you can obtain information on other Texas Instruments products and application solutions:

Products           amplifier.ti.com          Applications          www.ti.com/audio
Amplifiers         dataconverter.ti.com      Audio                 www.ti.com/automotive
Data Converters    www.dlp.com               Automotive            www.ti.com/communications
DLP Products                                Communications and
                                             Telecom               www.ti.com/computers
DSP                dsp.ti.com                Computers and
                                             Peripherals           www.ti.com/consumer-apps
Clocks and Timers  www.ti.com/clocks         Consumer Electronics  www.ti.com/energy
Interface          interface.ti.com          Energy                www.ti.com/industrial
Logic              logic.ti.com              Industrial            www.ti.com/medical
Power Mgmt         power.ti.com              Medical               www.ti.com/security
Microcontrollers   microcontroller.ti.com    Security              www.ti.com/space-avionics-defense
RFID               www.ti-rfid.com           Space, Avionics &
                                             Defense               www.ti.com/video
RF/IF and ZigBee Solutions www.ti.com/lprf  Video and Imaging     www.ti.com/wireless-apps
                                             Wireless

                   Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265
                                        Copyright 2010, Texas Instruments Incorporated
This datasheet has been downloaded from:
            datasheet.eeworld.com.cn

                 Free Download
           Daily Updated Database
      100% Free Datasheet Search Site
  100% Free IC Replacement Search Site
     Convenient Electronic Dictionary

               Fast Search System
             www.EEworld.com.cn

                                                 All Datasheets Cannot Be Modified Without Permission
                                                                Copyright Each Manufacturing Company

小广播

1M7802-60PNG4器件购买:

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved