电子工程世界电子工程世界电子工程世界

产品描述

搜索
 

1256S08-UR

器件型号:1256S08-UR
器件类别:半导体    模拟混合信号IC   
厂商名称:THAT Corporation
厂商官网:http://www.thatcorp.com/
下载文档

器件描述

Audio Amplifiers Low Cost Bal Input Line Rec. -6dB SO-8

参数
产品属性属性值
Product AttributeAttribute Value
制造商:
Manufacturer:
THAT Corporation
产品种类:
Product Category:
Audio Amplifiers
系列:
Series:
1250
封装:
Packaging:
Reel
商标:
Brand:
THAT
产品类型:
Product Type:
Audio Amplifiers
工厂包装数量:
Factory Pack Quantity:
2000
子类别:
Subcategory:
Audio ICs

1256S08-UR器件文档内容

                                                                                                         Low Cost, Balanced

                                                                                                             Line Receiver ICs

                                                                                                 THAT 1250, 1253, 1256

                FEATURES                                                                     APPLICATIONS

• Good CMRR: typ. 50 dB at 60Hz                                                •     Balanced Audio Line Receivers

• Low cost, self-contained

• Excellent audio performance                                                  •     Instrumentation Amplifiers

–  Wide bandwidth: typ. >8.6 MHz

–  High slew rate: typ. 12 V/μs

–  Low distortion: typ. 0.0006% THD                                            •     Differential Amplifiers

–  Low noise: typ. -103 dBu

• Low current: typ. 2 mA                                                       •     Precision Summers

• Several gains: 0 dB, ±3 dB, ±6 dB

• Industry Standard Pinout                                                     •     Current Shunt Monitors

                                                         Description

   The    THAT       1250-series    of  precision      differential            discrete designs with the simplicity, reliability, matching

amplifiers was designed primarily for use as balanced                          and small size of an integrated solution.

line receivers for audio applications. Gains of 0 db, ±3                             All three versions of the part typically exhibit 50

dB, and ±6 dB are available to suit various applications                       dB of common-mode rejection. With 12 V/μs slew rate,

requirements.                                                                  >8.6  MHz     bandwidth,      and  0.0006%      THD,  these

                                                                               devices  are  sonically  transparent.  Moreover,      current

   These       devices  include   on-board    precision      thin-             consumption is typically a low 2 mA.          Both surface-

film resistors which offer good matching and excellent                         mount and DIP packages are available.

tracking  due   to      their     monolithic       construction.                     The  THAT  1256    is   pin-compatible    with  the    TI

Manufactured    in      THAT     Corporation’s         proprietary             INA137 and Analog Devices SSM2143, while the THAT

complementary   dielectric     isolation     (DI)  process,  the               1250 is pin-compatible with the TI INA134 and Analog

THAT      1250-series   provides    the   sonic    benefits  of                Devices SSM2141.

                                        Vcc                                                      Pin Name         DIP Pin            SO Pin

                                                                                                        Ref           1                1

          In-                                                           Sense                           In-           2                2

                        R1                         R2                                                   In+           3                3

                                                                                                 Vee                  4                4

                                                                        Vout                     Sense                5                5

                                                                                                 Vout                 6                6

                        R3                         R4                                                   Vcc           7                7

          In+                                                           Ref                             NC            8                8

                                                                                                 Table 1. 1250-series pin      assignments

                               Vee            NC

      Part no.          Gain              R1 , R3            R2      ,  R4                       Gain             Plastic DIP    Plastic SO

   THAT1250             0 dB                                                                     0 dB             1250P08-U      1250S08-U

   THAT1253             -3 dB                                                                    ±3 dB            1253P08-U      1253S08-U

   THAT1256             -6 dB                                                                    ±6 dB            1256P08-U      1256S08-U

          Figure 1.  THAT 1250-series equivalent       circuit diagram                                  Table 2. Ordering information

                        THAT Corporation; 45 Sumner Street; Milford, MA 01757-1656; USA

                        Tel: +1 508 478 9200; Fax: +1 508 478 0990; Web: www.thatcorp.com

                               Copyright © 2015, THAT Corporation; Document 600068 Rev 03
Document 600068 Rev 03                                                  Page 2 of 8                                                                      THAT 1250 Series

                                                                                                                 Low-cost Balanced Line Receiver ICs

                                                              SPECIFICATIONS1

                                                Absolute Maximum Ratings2,3

Supply Voltages (VCC - VEE)                                   40V                       Storage Temperature Range (TST)                                       -40 to +125 ºC

Maximum In- or In+ Voltage                      -50V + VCC, 50V + VEE                   Operating Temperature Range (TOP)                                     0 to +85 ºC

Max/Min Ref or Sense Voltage                    VCC + 0.5V, VEE - 0.5V                  Output Short-Circuit Duration (tSH)                                   Continuous

Maximum Output Voltage (VOM)                    VCC + 0.5V, VEE - 0.5V                  Junction Temperature (TJ)                                             +125 ºC

                                                     Electrical Characteristics2,4

Parameter                                       Symbol                           Conditions            Min         Typ                                   Max  Units

Supply Current                                  ICC                              No signal             —                             2.0                 2.8  mA

Supply Voltage                                  VCC-VEE                                                7                             —                   36                      V

Input Voltage Range                             VIN-DIFF      Differential (equal and opposite swing)

                                                              1250 (0dB gain)                          —           21.5                                  —    dBu

                                                              1253 (-3dB gain)                         —           24.4                                  —    dBu

                                                              1256 (-6dB gain)                         —           27.5                                  —    dBu

                                                VIN-CM        Common Mode

                                                              1250 (0dB gain)                          —           27.5                                  —    dBu

                                                              1253 (-3dB gain)                         —           29.1                                  —    dBu

                                                              1256 (-6dB gain)                         —                             31                  —    dBu

Input Impedance5                                ZIN-DIFF                         Differential

                                                              1250 (0dB gain)                          —                             18                  —                       kΩ

                                                              1253 (-3dB gain)                         —                             21                  —                       kΩ

                                                              1256 (-6dB gain)                         —                             24                  —                       kΩ

                                                ZIN-CM        Common Mode

                                                                                 All versions          —                             18                  —                       kΩ

Common Mode Rejection Ratio6                    CMRR          Matched source impedances; VCM = ±10V

                                                                                 DC                    40                            50                  —                       dB

                                                                                 60Hz                  40                            50                  —                       dB

                                                                                 20kHz                 —                             50                  —                       dB

Power Supply Rejection Ratio6                   PSRR          ±3V to ±18V; VCC = -VEE; all gains       —                             90                  —                       dB

Total Harmonic Distortion                       THD           VIN_DIFF = 10dBV, f = 1kHz, BW = 22kHz, RL = 2 kΩ

                                                                                                       —           0.0006                                —                       %

Output Noise                                    eOUT          22 Hz to 22kHz bandwidth

                                                              1250 (0dB gain)                          —           -103                                  —    dBu

                                                              1253 (-3dB gain)                         —           -105                                  —    dBu

                                                              1256 (-6dB gain)                         —           -106                                  —    dBu

Slew Rate                                       SR            RL = 2kΩ; CL = 300 pF, all gains         —                             12                  —    V/μs

1.  All specifications are subject to change without notice.

2.  Unless otherwise noted, TA=25ºC, VCC=+15V, VEE= -15V.

3.  Stresses above those listed under “Absolute Maximum Ratings” may cause permanent damage to the device. These are stress ratings       only; the functional operation of

the device at these or any other conditions above those indicated in the operational sections of this specification is not impli ed. Exposure to absolute maximum rating condi-

tions for extended periods may affect device reliability.

4.  0 dBu = 0.775 Vrms.

5. While specific resistor ratios are very closely trimmed, absolute resistance values can vary ±25% from the typical values show n. Input impedance is

monitored by lot sampling.

6.  Defined with respect to differential gain.

7.  Parameter guaranteed over the entire range of power supply and temperature.

                             THAT Corporation; 45 Sumner Street; Milford, MA 01757-1656; USA

                            Tel: +1 508 478 9200; Fax: +1 508 478 0990; Web: www.thatcorp.com

                                                Copyright © 2015, THAT Corporation; All rights reserved.
THAT 1250 Series                                                 Page 3 of 8                                            Document       600068 Rev     03

Low-cost Balanced Line Receiver ICs

                                   Electrical             Characteristics                      (c o n ’ t ) 2,4

Parameter                          Symbol                             Conditions                       Min        Typ         Max              Units

Small signal bandwidth             BW-3dB                      RL = 2kΩ; CL = 10 pF

                                                                 1250 (0dB gain)                       —          8.6         —                MHz

                                                                 1253 (-3dB gain)                      —          12.2        —                MHz

                                                                 1256 (-6dB gain)                      —          18          —                MHz

Output Gain Error                  GER-OUT                            f = 1 kHz                        -0.2       0           +0.2               dB

Output Voltage Swing                      VO+                 RL = 2kΩ; CL = 200 pF                 VCC-3        VCC-2        —                  V

                                          VO-                 RL = 2kΩ; CL = 200 pF                    —         VEE+2        VEE+3              V

Output Offset Voltage                     VOFF                        No signal                        -10        —           +10                mV

Output Short Circuit Current              ISC                         RL = 0 Ω                         —          ±25         —                  mA

Capacitive Load7                          CL                                                           —          —           200                pF

                                                                      VCC

                                   In-                R1         b                R2                    Sense

            ~   ½vIN(DIFF)

                                                                                                        Vout

                ½vIN(DIFF)

            ~                                                                                                            RL

                                   In+                R3                          R4                    Ref

                                                                 a                                                                       CL

                    VIN(CM)     ~

                                                                      VEE

                                                    Figure 2. THAT 1250 series test circuit

                                                      Theory of       Operation

The         THAT     1250-series   ICs          consist   of  high         trimming            is  performed.            As   a   result     of  their

performance opamps with integrated, thin-film resis-                       monolithic          construction,      the    R3/R4       ratio  generally

tors. These designs take full advantage of THAT fully                      matches             within   ±0.5%     of     the  R1/R2      ratio.  0.5%

complementary       dielectric    isolation     (DI)  process    to        matching is about 50 dB CMRR for the 1256 and 52

deliver   excellent      performance      with      low   current          dB for the 1250.

consumption.        The  devices   are    simple      to  apply  in                   However,     while     the  resistor       ratios  are     tightly

many applications.                                                         controlled, the actual value of any individual resistor

Resistor Matching, Values, and CMRR                                        is not. Lot-to-lot variations of up to ±30 % are to be

                                                                           expected.

The 1250-series devices rely upon the inherent                                        If  higher   CMRR      is   required    in    a  simple    input

matching    of      silicon-chromium      (Si-Cr),        thin-film,       stage,         consider     the   THAT       1240-series      ICs.    These

integrated  resistors      to  achieve    a     50  dB    common           parts          are  laser    trimmed      to  improve       the   inherent

mode     rejection  ratio  and     tight  gain  accuracy.        No        precision           of  our    thin-film     resistor     process.        For

                               THAT Corporation; 45 Sumner Street; Milford, MA 01757-1656; USA

                               Tel: +1 508 478 9200; Fax: +1 508 478 0990; Web: www.thatcorp.com

                                   Copyright © 2015, THAT Corporation; All rights reserved.
Document 600068 Rev 03                                                          Page 4 of 8                                                   THAT 1250 Series

                                                                                                                     Low-cost Balanced Line Receiver ICs

demanding applications in which the source imped-                                    THAT            recommends         dc-coupling           the  inputs        of  the

ance   balance         may    be      less     than    perfect,    the   1200-       1250-series devices.

series ICs offer exceptional CMRR performance via a

patented method of increasing common-mode input                                      Input Voltage Limitations

impedance.

                                                                                             When       configured,          respectively,         for   -3   dB     and

Input Considerations                                                                 -6 dB gain, the 1253 and 1256 devices are capable of

                                                                                     accepting input signals above the power supply rails.

      The 1250-series devices are internally protected                               This is because the internal opamp’s inputs connect

against input overload via an unusual arrangement of                                 to the outside world only through the on-chip resis-

diodes     connecting         the     +     and     -  Input       pins  to     the  tors    R1      through      R4    at   nodes   a    and      b    as  shown    in

power supply pins. The circuit of Figure 3 shows the                                 Figure 2.          Consider the following analysis.

arrangement used for the R3 / R4 side; a similar one

applies to the other side. The zener diodes prevent                                  Differential Input Signals

the   protection        network            from     conducting           until  an

input pin is raised at least 50 V above VCC or below                                         For differential signals (vIN(DIFF)), the limitation to

VEE.   Thus,       the      protection             networks        protect      the  signal handling will be output clipping. The outputs

devices       without       constraining           the    allowable      signal      of      all  the   devices      typically      clip  at  within        2V   of  the

swing     at  the      input     pins.     The     reference       (and  sense)      supply rails. Therefore, maximum differential input

pins   are     protected         via     more      conventional          reverse-    signal          levels  are     directly       related   to      the    gain    and

biased     diodes      which         will  conduct        if  these      pins   are  supply rails.

raised above VCC or below VEE.

      Because          the    1250-series              devices     are      input    Common-mode Input Signals

stages, their input pins are of necessity connected to

the outside world. This is likely to expose the parts                                        For     common-mode             input   signals,          there     is  very

to ESD when cables are connected and disconnected.                                   little output signal. The limitation on common-mode

Our testing indicates that the 1250-series devices will                              handling           is   the     point      at   which        the    inputs      are

typically withstand application of up to 1,000 volts                                 overloaded. So, we must consider the inputs of the

under the human body ESD model.                                                      opamp.

      To   reduce       risk      of   damage          from       ESD,   and    to           For common-mode signals (VIN(CM)), the common-

prevent RF from reaching the devices, THAT recom-                                    mode input current splits to flow through both R1/R2

mends the circuit of Figure 4.                     C3 through C5 should              and     through         R3/R4.         Because       vb  is   constrained       to

be located close to the point where the input signal                                 follow Va, we will consider only the voltage at node a.

comes      into    the      chassis,       preferably         directly   on     the          The voltage at a can be calculated as:

input      connector.            The        unusual           circuit    design                                       R4

minimizes the unbalancing impact of differences in                                           va = vIN(CM)            R3+R4   .

the   values       of  C4   and      C5    by  forcing        the  capacitance

from each input to chassis ground to depend primar-                                          Again, solving for VIN(CM),

ily on the value of C3. The circuit shown is approxi-                                        vIN(CM) = va             R3+R4

mately        ten      times     less      sensitive          to   mismatches                                           R4      .

between       C4       and    C5     than      the     more        conventional              For the 1250, (R3 + R4) / R4 = 2.                        For the 1253,

approach       in      which      the      junction       of  C4   and   C5     is   (R3 + R4) / R4 = 2.4.              For the 1256, (R3 + R4) / R4=3.

grounded directly6.                                                                  Furthermore, the same constraints apply to Va as in

      Designers frequently seek to improve RF bypass-                                the differential analysis.

ing   through          the  addition        of     R-C    networks       at     the          Following        the       same       reasoning       as    above,      the

inputs     (series      resistor       followed        by     a    capacitor    to   maximum common-mode input signal for the 1250 is

ground at each input). Generally, THAT recommends                                    (2VCC - 4) V, and the minimum is (2VEE + 4) V.                                  For

keeping any such series resistances under 50W, so                                    the     1253,      these     figures       are  (2.4VCC       -    4.8)    V,   and

as   not   to  upset        the      intrinsic     balance         between      the  (2.4VEE         +  4.8)     V.     For  the     1256,    these      figures     are

1250’s     internal         R1/R2        and       R3/R4      resistor   ratios.     (3VCC - 6) V, and (3VEE + 6) V.

Because the internal resistor absolute values are not

well   controlled,          the   external         resistors       can   interact            Therefore, for common-mode signals and ±15 V

with   the     internal       ones     in   unexpected            ways.  As     an   rails,       the   1250      will  accept       up   to  ~26        V   in  either

alternative        to   a     resistor         as   additional         build-out     direction.         As   an   ac    signal,     this  is  52      V    peak-peak,

impedance, THAT recommends the use of a ferrite                                      18.4         V  rms,    or   +27.5      dBu.    With     the      same      supply

bead or balun instead.                                                               rails,       the   1253      will  accept       up   to  ~31        V   in  either

      If it is necessary to ac-couple the inputs of the                              direction.         As an ac signal, this is 62 V peak-peak,

1250-series parts, the coupling capacitors should be                                 21.9 V rms, or +29 dBu. With the same supply rails,

sized to present negligible impedance at any frequen-                                the 1256 will accept up to ~39 V in either direction.

cies of interest for common mode rejection. Regard-                                  As an ac signal, this is 78 V peak-peak, 27.6 V rms,

less   of     the      type      of   coupling         capacitor         chosen,     or +31 dBu.

variations         in  the       values        of   the    two     capacitors,               Of      course,     in   the    real    world,       differential       and

working       against       the      1250-series         input     impedance,        common-mode                  signals       combine.          The       maximum

can unbalance common mode input signals, convert-                                    signal that can be accommodated will depend on the

ing   them     to      balanced          signals       which       will  not    be

rejected by the CMRR of the devices. For this reason,

                                         THAT Corporation; 45 Sumner Street; Milford, MA 01757-1656; USA

                                      Tel: +1 508 478 9200; Fax: +1 508 478 0990; Web: www.thatcorp.com

                                                   Copyright © 2015, THAT Corporation; All rights reserved.
THAT 1250 Series                                                              Page  5  of  8                                            Document 600068 Rev 03

Low-cost Balanced Line Receiver ICs

                                         -                                                 capacitors should be located within a few inches of

                                                                                           the supply pins on these parts, as shown in Figure 4.

                 VCC                     +                                                 Selecting a Gain Variation

                                                         VCC                                     The       three     different       parts    offer      different        gain

                                                                                           structures to suit different applications.                         The 1256 is

          In+                                                     Ref                      customarily configured for -6 dB gain, but by revers-

                                                                                           ing the resistor connections, can also be configured

                          R3             R4                                                for +6 dB. The 1253 is most often configured for -3

                                                                                           dB gain, but can also be configured for +3 dB.                                 The

                                                 VEE                                       choice      of     input    gain     is    determined          by      the  input

                                                                                           voltage     range       to  be      accommodated,            and    the     power

               VEE                                                                         supply voltages used within the circuit.

                                                                                                 To minimize noise and maximize signal-to-noise

      Figure 3. Representative input protection circuit                                    ratio, the input stage should be selected and config-

                                                                                           ured   for      the  highest        possible       gain      that  will     ensure

superposition    of       both  differential               and    common-                  that   maximum-level                input    signals     will      not   clip  the

mode limitations.                                                                          input stage or succeeding stages.                      For example, with

                                                                                           ±18    V    supply        rails,    the    1250-series         parts        have  a

Output Considerations                                                                      maximum output signal swing of +23 dBu.                                 In order

                                                                                           to    accommodate               +24        dBu     input         signals,      the

      The 1250-series devices are typically capable of                                     maximum            gain   for   the     stage  is  -1    dB.       With     ±15   V

supplying 25 mA into a short circuit.                        While they will               supply      rails,   the        maximum        output        signal     swing     is

survive a short, power dissipation will rise dramati-                                      ~+21.1 dBu; here, -3 dB is the maximum gain.                                      In

cally if the output is shorted.              Junction temperature                          each case, a 1253 configured for -3 dB gain is the

must be kept under 125 ºC to maintain the devices’                                         ideal   choice.          The    1250       (0dB        gain   only)      will  not

specifications.                                                                            provide enough headroom at its output to support a

      These devices       are   stable   with            up   to  300  pF    of            +24 dBu input signal.                    The 1256 (configured for -6

load capacitance.                                                                          dB gain) will increase noise, thus reducing dynamic

                                                                                           range,      by     attenuating       the     input     signal      more        than

Power Supply Considerations                                                                necessary to support a +24 dBu input.

                                                                                                 In fact, for most professional audio applications,

      The 1250-series parts are not particularly sensi-                                    THAT      recommends                the  -3    dB      input     configuration

tive  to  the  power      supply,  but       they        do   contain  wide                possible    only        with    the      1253      in  order       to   preserve

bandwidth opamps. Accordingly, small local bypass                                          dynamic         range    within      a   reasonable          range      of  power

                                                                                           supply voltages and external headroom limits.

                                        VCC                                                                                               U1

                                C2                                                                                              7         THAT1250

In-                             100n                                                              -In                  9k       VCC       9k

                                                                                                           2                                             5

                 C4             2        7                                                                    In-                             Sense

          C3     470p              In-  VCC           5

                                              Sens         6      Out                                                                                             Output

                                                      Out                                                                                                6

          47p    C5             3        VEE     Ref

                 470p              In+           1       U1                                                                                       Vout

                                              4          THAT1256/1253/1250

                                   C1                                                             +In      3           9k                 9k             1

In+                                                                                                                                               Ref

                                   100n                                                                       In+

                                                                                                                                VEE

                                         VEE                                                                                   4

               Figure 4.  RFI  and supply bypassing                                                             Figure     5.  Zero dB    line receiver

                                THAT Corporation; 45 Sumner Street; Milford, MA 01757-1656; USA

                                Tel: +1 508 478 9200; Fax: +1 508 478 0990; Web: www.thatcorp.com

                                         Copyright © 2015, THAT Corporation; All rights reserved.
Document 600068 Rev 03                                                  Page 6 of 8                                                               THAT 1250 Series

                                                                                                              Low-cost Balanced Line Receiver ICs

                                                                      Applications

    The      THAT        1250,       1253,  and        1256   are   usually  while    attenuating             the    noise           of    the    line   receivers     as

thought      of     as   precision      differential     amplifiers   with   well.

gains  of    zero,       -3     and     -6  dB    respectively.       These          The output noise of a THAT 1256 is -106 dBu.

devices      are    primarily           intended  as       balanced   line   Since there are two of them, and uncorrelated noise

receivers    for        audio     applications.          However,     their  sources       add   in        RMS         fashion,            the    total   noise     level

topology lends itself to other applications as well.                         going into the resistive pad will be 3 dB higher, or

Basic Balanced Receiver Applications                                         -103     dBu.       The       pad           reduces           the        noise     level   to

                                                                             -127 dBu at the input to the ADC.                                    The noise density

    Figures 5, 6, and 7, respectively, show the THAT                         resulting from the line receivers will therefore be

1250, 1256, and 1253 configured as zero, -6 dB, and                                                                  −127dBu

-3 dB line receivers.               Figures 8 and 9, respectively,                   e n line receiver     =    10       20       %0.775    = 2.45           nV

show the 1253 and 1256 configured as +3 dB and                                                                           20kHz                               Hz

+6 dB line receivers. The higher gains are achieved                                  The        thermal       noise          of      the   249        Ω   resistor      is

by  swapping            the  positions      of    the    resistors  within   2.05 nV/√Hz.        We can assume that the noise contri-

each pair in regard to signal input vs. Output. In all                       bution of R8 and R19 will be negligible, and therefore,

five cases, no external resistors are required to set                        the total noise density going into the input of the ADC

the desired gain.                                                            will be

    Figure 10 shows a THAT 1250 configured as a

precision summing amplifier.                    This circuit uses both               en total =  (2.45          nV       )2 + (2.06               nV  )2   = 3.2    nV

the In+ and Ref pins as inputs.                   Because of the good                                               Hz                            Hz                   Hz

matching         between        the     resistor  pairs,      the   output           The noise floor can then be calculated to be

voltage is precisely equal to the sum of the two input

voltages.                                                                                                           3.2  nV       %  20kHz

                                                                             Noise(dBu) = 20 log                         Hz                       = −124.7 dBu

More Complex Applications                                                                                                    0.775

    Figure 11 shows a convenient method of driving                                   Figure 12 shows the recommended method for

a   typical  audio           ADC    with    balanced       inputs.    This   controlling         gain      in       a    balanced                 system.    In     such

circuit accepts +24 dBu in. By using a pair of THAT                          circuits,     designers            are      sometimes                tempted       to  keep

1256   ICs       connected          in  anti-phase,      the  signal  level  the signal balanced and use two Voltage Controlled

between      their       respective     outputs   is     +24  dBu.    An     Amplifiers (VCAs) to independently control the gain

attenuator network brings this signal down by 24 dB                          on      each  half  of        the  balanced                 signal.      Unfortunately,

                                                                             this can result in common-mode to differential-mode

                                            U1

                                    7       THAT1253

                                     VCC                                                                                             U1

       -In       2       10.5k              7.5k           5                                                             7           THAT1253

                                                                                                                10.5k        VCC     7.5k

                    In-                           Sense                                                 2                                         5

                                                                                           -In             In-                             Sense

                                                           6  Output                                                                                       Out

                                                                                                                                                  6

                                                  Vout                                     +In                                             Vout

       +In               10.5k              7.5k                                                        3       10.5k                7.5k         1

                 3                                         1                                               In+                             Ref

                    In+                           Ref                                                                        VEE

                                     VEE                                                                                 4

                                    4

                        Figure  6.  -3 dB   line receiver                                        Figure         8. +3    dB       line receiver

                                            U1

                                    7       THAT1256

                                     VCC                                                                                             U1

       -In       2       12k                6k             5                                                             7           THAT1256

                                                                                                                12k          VCC     6k

                    In-                           Sense                                                 2                                         5

                                                                                           -In             In-                             Sense

                                                           6  Output                                                                                      Output

                                                                                                                                                  6

                                                  Vout                                     +In                                             Vout

       +In               12k                6k                                                          3       12k                  6k           1

                 3                                         1                                               In+                             Ref

                    In+                           Ref                                                                        VEE

                                     VEE                                                                                 4

                                    4

                        Figure 7. -6 dB line receiver                                            Figure         9. +6    dB       line receiver

                                        THAT Corporation; 45 Sumner Street; Milford, MA 01757-1656; USA

                                        Tel: +1 508 478 9200; Fax: +1 508 478 0990; Web: www.thatcorp.com

                                            Copyright © 2015, THAT Corporation; All rights reserved.
Document 600068 Rev 03                                         Page  7   of  8                                                 THAT 1250 Series

                                                                                                           Low-cost Balanced Line Receiver ICs

                             U1                                              conversion       (degrading       CMRR)   when    there     are  even

                        7    THAT1250                                        slight differences in gain between the VCAs. A better

                 9k     VCC  9k                                              approach         is  to   convert  the    signal  to  single-ended,

         2                                5                                  alter the gain, and then convert back to balanced.

            In-                  Sense

                                          6    Output                               In  Figure     12  we     use  a   THAT    1253  -3  dB   line

                                    Vout                                     receiver   to    do      the  balanced-to-single-ended      conver-

                                                                             sion.   The VCA section also has a static gain of -3 dB

Input 1  3       9k          9k           1                                  due to the ratio of R2 to R3.             This circuit can accept

            In+                     Ref                                      +24 dBu at its input, since the THAT 1253 output

                        VEE                                                  stage is capable of delivering 21 dBu without distor-

                        4                                                    tion.   Reducing R3 to 14 kΩ results in a 3 dB reduc-

Input 2                                                                      tion in VCA output noise.             This arrangement results

                                                                             in 3 dB greater dynamic range compared to the case

                                                                             where a -6 dB line receiver and a VCA with zero dB

Figure 10. Precision two-input summing circuit                               static     gain  are      used.    After  the  VCA,    the  signal  is

                                                                             restored to 24 dBu by the THAT 1606.

                                                       2          5

                                                          In-                                                      AIN- to ADC

                                                          Sense              6          R8

            In Hi                                                    Vout               2k10

                                                       3       Ref

                                                          In+        U1

                                                               1     THAT

                                                                     1256

                                                                             +24  dBu             C4       R9         Zero dBu Out

                                                                                                  6n8      249R

+24 dBu In                       2

                                    In-      5

                                          Sense        6                                R19

                                                Vout                                    2k10

                             3            Ref                                                                      AIN+ to ADC

                                    In+          U2

            In Lo                         1      THAT

                                                 1256                                   1/2 Vref of    ADC

                                    Figure 11. Circuit    for audio ADCs with balanced inputs

                                    Figure 12. Automated gain control of a balanced signal

                           THAT Corporation; 45 Sumner Street; Milford, MA 01757-1656; USA

                           Tel: +1 508 478 9200; Fax: +1 508 478 0990; Web: www.thatcorp.com

                                    Copyright © 2015, THAT Corporation; All rights reserved.
Document 600068 Rev 03                                     Page 8 of 8                                           THAT 1250 Series

                                                                                           Low-cost Balanced Line Receiver ICs

                                           Package         Information

   The THAT 1250 series is available in 8-pin PDIP                      Neither      the   lead-frames      nor  the  plastic     mold

and 8-pin surface mount (SOIC) packages. Package           compounds                 used  in    the  1250-series     contains    any

dimensions are shown below;                                hazardous substances as specified in the European

   The 1250 series packages are entirely lead-free.        Union's            Directive    on    the  Restriction     of  the  Use    of

The lead-frames are copper, plated with successive         Certain             Hazardous         Substances      in  Electrical   and

layers of nickel, palladium, and gold. This approach       Electronic Equipment 2002/95/EG of July 21, 2011.

makes it possible to solder these devices using lead-      The surface-mount package is suitable for use in a

free and lead-bearing solders.                             100% tin solder process

                                           Package Characteristics

Parameter                       Symbol                     Conditions                     Min       Typ      Max               Units

Through-hole package                            See Fig. 13 for dimensions                       8 Pin PDIP

Thermal Resistance                 θJA          DIP package soldered to board                       100                        ºC/W

Environmental Regulation       Compliance                               Complies with July 21, 2011 RoHS 2 requirements

Surface mount package                           See Fig. 14 for dimensions                       8 Pin SOP

Thermal Resistance                 θJA          SO package soldered to board                        150                        ºC/W

Soldering Reflow Profile                                                           JEDEC JESD22-A113-D (260 ºC)

Moisture Sensitivity Level         MSL     Above-referenced JEDEC soldering profile                   1

Environmental Regulation       Compliance                               Complies with July 21, 2011 RoHS 2 requirements

                                                                                E                                           F

                            B      C                    J

   1                                                                                             B       C

           A                               G

                                                                                                                               H

K                           F

                                                                        D                                        G

                                H

                                                                                   A

D             E

   ITEM    MILLIMETERS             INCHES

      A    9.52±0.10               0.375±0.004

      B    6.35±0.10               0.250±0.004

      C    7.49/8.13               0.295/0.320                          ITEM         MILLIMETERS             INCHES

      D    0.46                    0.018                                   A          4.80/4.98              0.189/0.196

      E    2.54                    0.100                                   B         3.81/3.99               0.150/0.157

      F    3.68/4.32               0.145/0.170                             C         5.80/6.20               0.228/0.244

      G    0.25                    0.010                                   D         0.36/0.46               0.014/0.018

      H    3.18±0.10               0.125±0.004                             E         1.27                    0.050

      J    8.13/9.40               0.320/0.370                             F         1.35/1.73               0.053/0.068

      K    3.30±0.10               0.130±0.004                             G         0.19/0.25               0.0075/0.0098

                                                                           H         0.41/1.27               0.016/0.05

   Figure 13. -P (DIP) version package outline drawing                  Figure  14.  -S (SO) version     package outline drawing

                            THAT Corporation; 45 Sumner Street; Milford, MA 01757-1656; USA

                          Tel: +1 508 478 9200; Fax: +1 508 478 0990; Web: www.thatcorp.com

                                Copyright © 2015, THAT Corporation; All rights reserved.
Mouser Electronics

Authorized Distributor

Click to View Pricing, Inventory,   Delivery  &  Lifecycle  Information:

THAT Corporation:

1250S08-UR  1256S08-UR  1253S08-UR
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved