电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 

TA75W558FUTE12L

器件型号:TA75W558FUTE12L
器件类别:模拟混合信号IC    放大器电路   
厂商名称:Toshiba(东芝)
厂商官网:http://toshiba-semicon-storage.com/
前往下载

器件替换

器件名 厂商 描述
抱歉,暂无替代料信息

参数描述

TA75W558FUTE12L放大器基础信息:

TA75W558FUTE12L是一款OPERATIONAL AMPLIFIER。常用的包装方式为SOP, TSSOP8,.16

TA75W558FUTE12L放大器核心信息:

TA75W558FUTE12L的最低工作温度是-40 °C,最高工作温度是85 °C。其峰值回流温度为NOT SPECIFIED25℃下的最大偏置电流为:0.5 µA

如何简单看一个放大器效率?看它的压摆率,TA75W558FUTE12L的标称压摆率有1 V/us。其最小电压增益为20000。而在运放闭环使用时,某个指定闭环增益(一般为 1 或者 2、 10 等)下,TA75W558FUTE12L增益变为低频增益的 0.707 倍时的频率为3000 kHz。

TA75W558FUTE12L的标称供电电压为15 V,其对应的标称负供电电压为-15 V。而其供电电源的范围为:+-15 V。TA75W558FUTE12L的输入失调电压为6000 µV(输入失调电压:使运算放大器输出端为0V(或接近0V)所需加于两输入端之间的补偿电压。)

TA75W558FUTE12L的相关尺寸:

TA75W558FUTE12L拥有8个端子.其端子位置类型为:DUAL。端子节距为0.635 mm。共有针脚:8

TA75W558FUTE12L放大器其他信息:

TA75W558FUTE12L采用了VOLTAGE-FEEDBACK的架构。其不属于低失调类放大器。TA75W558FUTE12L的频率补偿情况是:YES。其温度等级为:INDUSTRIAL。TA75W558FUTE12L不符合Rohs认证。

其对应的的JESD-30代码为:R-PDSO-G8。其对应的的JESD-609代码为:e0。TA75W558FUTE12L的封装代码是:SOP。TA75W558FUTE12L封装的材料多为PLASTIC/EPOXY。而其封装形状为RECTANGULAR。

TA75W558FUTE12L封装引脚的形式有:SMALL OUTLINE。其端子形式有:GULL WING。

比赛之前闭关之际/偷闲发几份电源的资料/望大家一起分享
实用电源技术比赛之前闭关之际/偷闲发几份电源的资料/望大家一起分享...
破茧佼龙 电源技术
atmel /AVR单片机Atmega 128如何做一个回显?及有没有相关资料?
atmel/AVR单片机Atmega128如何做一个回显?及有没有相关资料?atmel/AVR单片机Atmega128如何做一个回显?及有没有相关资料?atmel/AVR单片机Atmega128如何做一个回显?及有没有相关资料?求教各位大神。 atmel/AVR单片机Atmega128如何做一个回显?及有没有相关资料?...
菜00財 Microchip MCU
请教一个KEIL编译问题
我的一个程序编译OK,连接的时候有警告,虽然警告可以忽略,但是我想知道警告原因 向各位请教下,谢谢 [本帖最后由simonprince于2010-6-915:26编辑]请教一个KEIL编译问题...
simonprince 单片机
Wince 5.0唤醒后USB不能用
现象: 1,正常启动,若此时插入usb同步线,连接正常;但是此时再休眠,唤醒后死机 2,正常启动,若先休眠再唤醒,此时插入USB同步线,同步不上 3,休眠唤醒期间USB_DEVICE的USB_EN脚一直是高,USB驱动里在休眠的时候给置低了,不知道谁又把它置高 其他未发现异常,串口唤醒后能用Wince5.0唤醒后USB不能用...
jjww WindowsCE
MSP430F449的MCLK不能选择XT2???
最近在一个数据采集器中用到MSP430F449,觉着外部高频晶振的稳定性好,就想利用XT2(4M)作为MCLK,项目做好了,测量结果总是出问题,结果不对,我的采样周期通过定时器控制,调试中发现,采样频率高于一定值之后之后,采样周期并不随定时器设置改变而是固定到一个值上,反复思考,怀疑是XT2根本就没有选择高频晶振,而是选择了默认的DCO频率。索性不用XT2作为MCLK,而直接用DCO,只不过设置寄存器设置DCO的频率为4M左右,再次下载运行,结果正确。 以前论坛里有个老帖也是关于MCL...
mun0000 微控制器 MCU
实现allegro brd版图文件版本从17.2降低到16.6
本帖最后由yepeda于2019-5-517:26编辑 由于cadence对版本的限制比较严格,一旦升级到高的版本,就很难降低到原来的版本了,特别是升级到17.x后,完全不支持低版本了。通过这个yepedaskill程序可以实现brd文件从17.2高版本降低到16.6低版本的转换。填补cadence降低brd文件版本的功能空白。 实现allegrobrd版图文件版本从17.2降低到16.6...
yepeda PCB设计

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
搜索索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2022 EEWORLD.com.cn, Inc. All rights reserved